計算機(jī)組成原理真題練習(xí)題模擬題附答案_第1頁
計算機(jī)組成原理真題練習(xí)題模擬題附答案_第2頁
計算機(jī)組成原理真題練習(xí)題模擬題附答案_第3頁
計算機(jī)組成原理真題練習(xí)題模擬題附答案_第4頁
計算機(jī)組成原理真題練習(xí)題模擬題附答案_第5頁
已閱讀5頁,還剩53頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、題號一二三四五六七八九總分分?jǐn)?shù)評卷人開卷(范圍):只允許參考教材,其他資料一律不能帶入考場注意:前三大題大案必須填寫在后面的答題欄中,寫在題目上的答案無效! 名簽生學(xué)號學(xué)級班業(yè)專華東交通大學(xué)2003 2004學(xué)年第二學(xué)期考試卷計算機(jī)組成原理與系統(tǒng)結(jié)構(gòu)課程 課程類別:必修課果后切一的起引此由擔(dān)承,果后重嚴(yán)的弊作、紀(jì)違試考道知并,律紀(jì)場考守遵格嚴(yán)將我:諾承一、填空題(每空2分,共20分)1. 中央處理器CPU和主存儲器合稱主機(jī)?1。2 .每條指令都是由2操作碼和地址碼兩部分組成。3. 在補(bǔ)碼一位乘法中,如果判斷位 YnYn+1=10則下一步(但不是最后一步)的操作是將部分積加上3【-x】補(bǔ)_,再向

2、 右4 移一位。4. 控制器的實現(xiàn)方法有三種,它們是以邏輯代數(shù)為基礎(chǔ)的硬布線邏輯5和PLA設(shè)計,以及采用存儲邏輯實現(xiàn)的_微程序控制_ 6設(shè)計。9.當(dāng)前正在執(zhí)行的指令保存在 CPU的指令 P168_7寄存器中;運(yùn)算結(jié)果進(jìn)位標(biāo)志 C保存在CPU勺通用(狀態(tài)條件? 8寄存器中。15.字節(jié)多路通道是一種簡單的共享通道,它是建立在時間分割9的基礎(chǔ)上,輪流為多臺低速和中速外設(shè)服務(wù)。選擇通道數(shù)據(jù)的傳送是以字節(jié)10方式進(jìn)行,因此傳送速率高。二、選擇題(單項選擇,每題2分,共20分)1. 兩個不為0的五位二進(jìn)制的定點小數(shù),經(jīng)補(bǔ)碼加法運(yùn)算后結(jié)果為1.00000 ,若此結(jié)果不表示溢出,則下列推論中正確的是(C )A

3、. 兩個都為正定點小數(shù),和為1.00000B. 兩個數(shù)符號相反,被加數(shù)比加數(shù)大 1.00000C. 兩個都為負(fù)定點小數(shù),和為1.00000D. 兩個數(shù)符號相反,被加數(shù)比加數(shù)小 1.000002. 算術(shù)右移指令執(zhí)行的操作是( A )。A. 符號位填0,并順次右移1位,最低位移至進(jìn)位標(biāo)志位;B. 符號位不變,并順次右移1位,最低位移至進(jìn)位標(biāo)志位;C. 進(jìn)位標(biāo)志位移至符號位,順次右移1位,最低位移至進(jìn)位標(biāo)志 位;D. 符號位填1,并順次右移1位,最低位移至進(jìn)位標(biāo)志位;3. 用原碼一位除法進(jìn)行兩定點數(shù)相除,在執(zhí)行運(yùn)算之前首先要進(jìn)行 的操作是(a )A. 判商是否溢出B.判商是否為負(fù)數(shù)C.判商是否為0D

4、.判商是否為正數(shù)5. 存儲器進(jìn)行兩次連續(xù)、獨(dú)立的操作(讀或?qū)懀┧璧臅r間間隔, 通常稱為(BB.存儲器的存取速度D.存儲周期時間A. 存儲器的讀寫時間C .存儲器的平均無故障時間6. 指令系統(tǒng)采用不同尋址方式的目的是( B )A. 實現(xiàn)存貯程序和程序控制;B. 縮短指令長度,擴(kuò)大尋址空間,提高編程靈活性;C. 可直接訪問外存;D. 提供擴(kuò)展操作碼的可能并降低指令譯碼的難度;7. 間接訪內(nèi)指令STAA(以主存A單元中的內(nèi)容作為地址,將累加 器的內(nèi)容存入該主存單元)的指令周期包含CPU周期至少有( b )A. 一個B. 二個 C. 三個D. 四個8. 具有自同步能力的記錄方式是 ( d )D. M

5、FMA. NRZ 0 B. NRZ 1 C. 不歸零制9. 下述 I/O 控制方式中, ( b) 主要由程序?qū)崿F(xiàn)。A.PPU方式 B.中斷方式 C.DMA方式(完全由硬件執(zhí)行 的) D. 通道方式10. 設(shè)置中斷排隊判優(yōu)邏輯的目的是( B? )A. 產(chǎn)生中斷源編碼B. 使同時提出的請求中的優(yōu)先級別最高者,得到及時響應(yīng)C. 使CPU能方便地轉(zhuǎn)入中斷服務(wù)子程序D. 提高中斷響應(yīng)速度三、判斷題(每題2分,共10分)1. 馮。諾依曼計算機(jī)以存儲器為中心,采用存儲程序的方案設(shè)計, 現(xiàn)代計算機(jī)習(xí)慣上仍然稱為馮。諾依曼計算機(jī)。( X )2. SN74184型ALU是一個4位的運(yùn)算器,能進(jìn)行16種算術(shù)運(yùn)算和

6、16種邏輯運(yùn)算。(V )3. 為具有8個二進(jìn)制數(shù)據(jù)位的海明碼能夠達(dá)到發(fā)先兩位錯誤,并能自動糾正一位錯誤,則需要校驗位的個數(shù)為4。( X )4. CRC碼中,若G (x) =X3+X+1,且二進(jìn)制數(shù)100101的CRC碼為1001010111,則表示沒有錯誤發(fā)生。(X)5. RISC計算機(jī)的特點是指令長度固定,指令條數(shù)少,尋址方式少,采用微程序控制方法。(X指令格式種類少尋址方式種類少)四、簡答題(每題4分,共12分)1. 什么是字長,字長和指令長度有何關(guān)系?為什么字長是計算機(jī)的 一個重要技術(shù)指標(biāo)?答:P131字長是指計算機(jī)能直接處理的二進(jìn)制數(shù)據(jù)的位數(shù),它與計 算機(jī)的功能和用途有很大的關(guān)系,是計

7、算機(jī)的一個重要的技術(shù)指標(biāo)。 因為字長決定了計算機(jī)的運(yùn)算精度,字長越長計算機(jī)的運(yùn)算精度越 高。2. 試比較主存輔存層次與 Cache-主存層次的異同點。P2433什么是DMA方式?DNA控制器可采用哪幾種方式與 CPU分時使用內(nèi)存?答:P338 DMA是I/O設(shè)備與主存器之間由硬件組成的直接數(shù)據(jù)通道,。用于I/O設(shè)備與主存之間的成組數(shù)據(jù)傳送。有二種工作方式:CPU暫存方式 CPU周期竊取方式直接訪問存儲器工作方式五、分析與計算(每題6分,18分)1某計算機(jī)系統(tǒng)的內(nèi)存儲器由 cache和主存構(gòu)成,cache的存取周期 為45ns,主存的存取周期為200ns。已知在一段給定的時間內(nèi),CPU 共訪問內(nèi)

8、存4500次,其中340次訪問主存。問:(1) cache 的命中率是多少? h=(4500-340) /4500CPU訪問內(nèi)存的平均時間是多少 ns? (1-h)*45ns+h*(45+200)2試分析下圖,寫出圖中的寫電流波形屬于何種磁記錄方式。n ! tI t I n答:1是FM調(diào)頻制。2見1就翻的RZ1 3是MFM 改進(jìn)調(diào)頻 制4是見1就翻得RZ1 5是NRZ不歸零制。4. 有一主存Cache層次的存儲器,其主存容量 1MB,Cache容量64KB,每塊8KB,若采用直接映象方式,求:主存的地址格 式?主存地址為25301H,問它在主存的哪一塊?答:(1)主存地址包括字塊內(nèi)地址,字塊地

9、址,主存字塊標(biāo)記。(2)六、綜合題(共2題,20分)1.用4kx 8位/片的SRAM存儲器芯片設(shè)計一個16KX 16位的存儲 器。已知地址總線為A15A0(低),雙向數(shù)據(jù)總線為D15D0(低), 讀寫控制信號為 。(1 )這 種擴(kuò)展方式是什么?字位擴(kuò)展。共需要多少片這樣的 SRAM 芯片?8片(2)該存儲器地址線多少位?哪幾位用做地址譯碼?數(shù)據(jù)線多少 位?14根地址線。后 2位當(dāng)做地址譯碼。 16根數(shù)據(jù)線(3)請畫出該存儲器邏輯圖, 注明各種信號線, 列出各片選邏輯式。2下圖是一個二維中斷系統(tǒng),其中IRi為中斷請求,IMi中斷屏蔽位(IMi=O為中斷允許,IMi=1為中斷屏蔽),請問:(1)在

10、中斷情況下,CPU和設(shè)備的優(yōu)先級如何考慮?請按降序排 列各設(shè)備的中斷優(yōu)先級。(2) 若CPU現(xiàn)執(zhí)行設(shè)備B的中斷服務(wù)程序,IM0,IM1,IM2的狀態(tài) 是什么?如果CPU的執(zhí)行設(shè)備D的中斷服務(wù)程序,IM0,IM1,IM2 的狀態(tài)又是什么?(3) 每一級的IM能否對某個優(yōu)先級的個別設(shè)備單獨(dú)進(jìn)行屏蔽?如 果不能,采取什么方法可達(dá)到目的?(4)若設(shè)備C 一提出中斷請求,CPU立即進(jìn)行響應(yīng),如何調(diào)整才 能滿足此要求?-ft先優(yōu)Ral2設(shè)備EfiRbi JlaiIftRI級Ojr!f中斷優(yōu)先 級排賦電 路與中斷控制 邏輯計算機(jī)組成原理試題Y=?J求寫出計算過程。10分)3說明海明旳能實現(xiàn)檢借糾悟的基*麻理

11、?為什么能發(fā)現(xiàn)畀改正一位旅也能發(fā)現(xiàn)位h校驗 位和數(shù)據(jù)位棄位數(shù)上應(yīng)満足什么條件?(5分4舉例說明運(yùn)尊器中的ALL通??梢宰焦┑慕鹕?種運(yùn)缽功能?運(yùn)習(xí)器中使用女累加器的好處是 什么?柔蔚奮存器的基本功能是什么?(5分)二、01 30 分)1. 存設(shè)計拆令系統(tǒng)虬通常應(yīng)從MN個方面考館?(每個2分共8分)2簡戲說明喊法指令SUB R3.R2和子程序調(diào)用指的執(zhí)行步驟(每個4分.共8分)3在微程序的控制8S中通常有哪5種得到下一條折令地址的方式?!镜趥€2分.刃10分)4.簡妥地說明組合邏訓(xùn)擰制器應(yīng)由厲幾個功能冊件紐成? 4分三、(共22分)I靜念存儲器和動念仃儲器憑件的特性右哪空主婪M別?孑自主丈應(yīng)用仔什

12、么地方? (7分)2. CACHE右W3種基本映象方丸 備R的主52特點是什么?衝盤高速緩沖行儲器(CACHE)性能 的錄巫住的指標(biāo)足什么?(】0分)3便用陣列破盤的目的是什么?陣列險盤中的RAIDO. RAIDU RA1D L RA1D5各有什么樣的容錯 能力?(5分四、(共18分)I比軟羽宇松制方丸卅宇中斷方咒、戊按存儲器訪問方罠存完成輸入愉出操作対的優(yōu)缺點 (9分)2 比較付式吹星式.激光3類打卬機(jī)孑自的優(yōu)缺點和主娑應(yīng)用場所.(9分)答案一、(共30分)1.仃0分)(1)0107/128)w = (*1101011/10000000)1 = (H). 1101011), - 00.153

13、)、= (PB)“(2)二一卜進(jìn)制円即8421碼.即4個基2碼位的權(quán)從贏到低分別為8.4.2.1.使用基碼的0000. 0001. 0010. 1001這i種組合分別茨樂0至9這十個值.4位基二碼之何摘足二進(jìn)制的規(guī)則. 而十進(jìn)制數(shù)位之網(wǎng)劃諭足十逬制規(guī)則.冇權(quán)碼足拆一個十進(jìn)制數(shù)位的4位基2円的毎一位WMfilt的權(quán)。尢權(quán)円於捋一個十進(jìn)制數(shù)位的 4位基:碼沒許確定的權(quán)。訕者的例了為卜進(jìn)制堀的(BCD) W.肓者的例了為余3碼2.已3UI X-0.110LY- 0.010L用爆碼一位乘法計算XYg求寫出計算過程.10分)00000O0011001100(11IO000(001100011T 0110

14、10100000010CQQ(1Q00010000010高位那分枳結(jié)果符號位為正.3.答案::L0000000低位部分積乘數(shù) 0o|i 0ooX20和-0 0011 20轉(zhuǎn)換成規(guī)格化數(shù)7. X=0 1011 Y= 0 1010 求X補(bǔ)+ Y補(bǔ)=0.0001 (丟掉了最前面的1)8. X=0 1100 Y=0 0110 求 兇補(bǔ)Y補(bǔ)=9. X=0.1011 Y=0.0111 求X補(bǔ)+ Y補(bǔ)=10. 設(shè):兩浮點數(shù)為 x = 201 1101, y = 211 (.1010)。假設(shè)尾數(shù)在計算機(jī)中以補(bǔ)碼表示,以 4位尾數(shù),2位符號位表示;階碼2位以原碼表示(2位階符),求x+y。解:將x,y轉(zhuǎn)換成浮點

15、數(shù)據(jù)格式x浮=0001,00.1101兇浮=0011,11.0110(1)對階:求得階差為 11-01=10,即2,因此將x的尾數(shù)右移兩位,得:x浮=00 11, 00.0011 01(2)對尾數(shù)求和,得:x+y浮=00 11, 11.1001 01(3 )規(guī)格化:由于符號位和第一位數(shù)相等,不是規(guī)格化數(shù),向左規(guī)格化,得:x+y浮=00 10, 11.0010 10(4)舍入:米用 0舍1入法。得:x+y浮=00 10, 11.0011(5) 判溢:數(shù)據(jù)無溢出,因此結(jié)果為011x+y =20.1101)? ? 11.設(shè)CACHE為1K,主存為64K,試寫出當(dāng)采用如下三種映像方式時,主存和CACH

16、E的分組情況和 CPU給出的訪問地址的格式:設(shè)每塊大小為128個字節(jié)。若 CACHE分組,則每組包括2塊。1)全相聯(lián)映像方式答:主存、CACHE不分組。訪問地址格式:標(biāo)記位 9位,塊內(nèi)地址 7位。怎么算的?行號是什么2) 直接映像方式答: cache 的字塊號 = 主存的字塊號 mod2 的 c 次方 =2) 主存分 64 組, CACHE 不分組。訪問地址格式:標(biāo)記位 6 位,行號 3 位,塊內(nèi)地址 7 位。3) 組相聯(lián)映像方式 答:主存和 cache 都分組,主存中一個組內(nèi)的塊數(shù)與 cache 中的分組數(shù)相同。主存分 128 組, CACHE 分 4組。訪問地址格式:標(biāo)記位 7 位,行號

17、2 位,塊內(nèi)地址 7 位。12. 若機(jī)器字長 36 位,采用三地址格式訪存指令, 共完成 54 種操作, 操作數(shù)可在 1K 地址 范圍內(nèi)尋找,畫出該機(jī)器的指令格式。13. 一個虛擬存儲器有 8 個頁面,頁面大小為 1024 字,內(nèi)存有 4 個頁面框架。頁表的內(nèi) 容為:虛頁號 實頁號031 12 -3 -4 25 -6 07-(1) 問哪些虛擬地址將引起頁面失效?答: 2357(2) 對應(yīng)于以下虛擬地址的主存地址是什么?(a) 0 (b) 3728 (c) 1023 (d) 1024 (e) 1025(f) 7800 (g) 4096答: 實地址由實頁號與頁內(nèi)偏移拼接得到 頁表地址由頁表起始地址

18、 +虛頁號得到(a) 虛頁號 =0,頁內(nèi)地址 =0,實頁號 =3,主存地址為 3x1024=3072(b) 虛頁號 =3,頁面失效(c) 虛頁號 =0,頁內(nèi)地址 =1023 ,實頁號 =3,主存地址為 3x1024+1023=4095(d) 虛頁號 =1,頁內(nèi)地址 =0,實頁號 =1,主存地址為 1024(e) 虛頁號 =1,頁內(nèi)地址 =1,實頁號 =1,主存地址為 1x1024+1=1025(f) 虛頁號 =7,頁面失效(g) 虛頁號 =4,頁內(nèi)地址 =0,實頁號 =2,主存地址為 2x1024=2048存儲系統(tǒng):某臺計算機(jī)的內(nèi)存儲器設(shè)置有 32 位的地址線, 16 位并行數(shù)據(jù)輸入 /輸出端

19、,它的最大存儲 容量是()。解:最大存儲量為232 X 16位某SRAM的單元存放有一個數(shù)據(jù)如3CH,CPU將它讀取后,該單元的內(nèi)容是( )。解:3CH只要不斷電,靜態(tài) RAM的數(shù)據(jù)就不會丟失三級存儲系統(tǒng)是由()、主存儲器和()構(gòu)成。解:Cache、輔(外)存一個具有8KB直接映像Cache的32位計算機(jī)系統(tǒng),主存容量為32MB ,假定該Cache中塊 的大小為4個32位字。主存地址中區(qū)號( )位,塊號( )位,塊內(nèi)地址( ) 位。主存地址為 ABCDEF 16的單元在 Cache中的位置是()。解:區(qū)號:32MB/8KB=4K ,12 位塊號:8KB/4*4B=512 ,9 位塊內(nèi)地址:4*

20、32/8=16 ,4位(字節(jié)地址)主存地址為 ABCDEF 16的單元在 Cache中的位置是 0 1101 1110 1111,即DEF16主存容量為4MB,虛存容量為1GB,則虛擬地址()位,物理地址()位,若頁面大小為4KB,則頁表長度是(11)。解:1GB=230,虛擬地址30位;4MB=2 22,物理地址22位主存有4MB/4KB=1024頁,虛存容量為1GB ,可有1GB/4KB=256*1024 頁,頁表長度218=256k 地址線A15A0 (低),若選取用16KX1存儲芯片構(gòu)成64KB存儲器,則應(yīng)由地址碼(12) 譯碼產(chǎn)生片選信號。解:用16KX1芯片構(gòu)成 64KB的存儲器,

21、需要的芯片數(shù)量為:(64KX8”(16K X)=32,每8片一組分成4組,每組按位擴(kuò)展方式組成一個16KX8位的模塊,4個模塊按字?jǐn)U展方式構(gòu)成64KB的存儲器。存儲器的容量為 64K=2 16,需要16位地址,選用A15-A0為地址線;每 個模塊的容量為 16K=214需要14位地址,選用 A13-A0為每個模塊提供地址;A15、A14通過2-4譯碼器對4個模塊進(jìn)行片選。利用( 字位(13)擴(kuò)展法將2KX4位/片的RAM存儲芯片構(gòu)成一個 8KB的存儲器,所需的 芯片數(shù)量(14)片,需要(15)根地址線尋址該存儲器,每個芯片需要(16)位地址,它們是(17),片選信號由(18)提供。解:用2KX

22、4位/片的RAM存儲芯片構(gòu)成一個 8KB (8KX8位)的存儲器,所需的芯片數(shù) 量為:(8KX8) /(2KX4) =8片,每兩片作為一組共 4組,每組內(nèi)采用位擴(kuò)展法組成一個2KX8的模塊,4個2KX8的模塊按字?jǐn)U展法構(gòu)成 8KX8的存儲器,即8KB的存儲器。此存儲器的 容量為 8KB,需13位地址/ 213=8K),詵用 A12-A0 作為地址線: A13 : A14 : A15不用: 各芯片的容量均為 2K,需11位地址,用A10A0向每個芯片提供地址,All , A12通過一個2-4譯碼器對4個模塊進(jìn)行選擇,每個輸出控制一個模塊內(nèi)的兩個芯片,各個模塊的片選控制信號CS對應(yīng)的輸入分別為:0

23、0, 01, 10, 11。相聯(lián)存儲器是一種按/內(nèi)容)訪問的存儲器。cache的存取周期是 20ns,主存的存取周期是 200ns, cache /主存系統(tǒng)平均訪問時間為30ns,則cache的命中率為/ 95% )。解:命中率 h, 30=h*20+ / 1-h) * / 200+20)半導(dǎo)體靜態(tài)存儲器 SRAM的存儲原理是/)。A .依靠雙穩(wěn)態(tài)電路B.依靠定時刷新 C.依靠讀后再生D.信息不再變化解析:半導(dǎo)體靜態(tài)存儲器 SRAM是由雙穩(wěn)態(tài)電路構(gòu)成, 并依靠其穩(wěn)態(tài)特性來保存信息;動態(tài)存儲器DRAM是利用電容器存儲電荷的特性存儲數(shù)據(jù),依靠定時刷新和讀后再生對信息進(jìn)行保存,而 ROM中的信息一經(jīng)

24、寫入就不再變化。在下列Cache替換算法中,一般說來哪一種比較好()。A 隨機(jī)法B 先進(jìn)先出法C.后進(jìn)先出法_D .近期最少使用法_解析:在Cache替換算法中,隨機(jī)法是隨機(jī)地確定替換的存儲單元,先進(jìn)先出法是替換 最早調(diào)入的存儲單元,它們都沒有根據(jù)程序訪存局部性原理,命中率較低;近期最少使用 法比較正確地利用了程序訪存局部性原理,替換出近期用得最少的存儲塊,命中率較高, 是一種比較好的替換算法。而后進(jìn)先出法不是Cache所使用的替換算法,此法在堆棧存儲結(jié)構(gòu)中使用。存儲器的隨機(jī)訪問方式是指()。A 可隨意訪問存儲器B 按隨機(jī)文件訪問存儲器C 可對存儲器進(jìn)行讀出與寫入D 可按地址訪問存儲器任一編址

25、單元,其訪問時間相同且與地址無關(guān)高速緩沖存儲器(cache)的存取速度()。A 比內(nèi)存慢,比外存快B 比內(nèi)存慢,比內(nèi)部寄存器快C.比內(nèi)存快,比內(nèi)部寄存器慢某計算機(jī)的主存為 3KB,則內(nèi)存地址寄存器需要()位就足夠了。A 10 B 11C 12 D 13解析:3KB小于212,在微機(jī)中,CPU訪問各類存儲器的頻率由高到低的次序為()。A 高速緩存、內(nèi)存、磁盤、磁帶B 內(nèi)存、磁盤、磁帶、高速緩存C 磁盤、內(nèi)存、磁帶、高速緩存D 磁盤、高速緩存、內(nèi)存、磁帶常用的虛擬存儲器尋址系統(tǒng)由()兩級存儲器組成。A 主存一輔存B cache主存C cache輔存D cachecache下面說法中,正確的是(A

26、EPROM是不能改寫的C EPROM只能改寫一次)。B EPROM是可改寫的,所以也是一種讀 /寫存儲器 _D EPROM是可改寫的,但它不能作為讀 /寫存儲器在一個具有24條地址線的微機(jī)系統(tǒng)中,裝有 說明其內(nèi)存容量為()。16KB ROM, 480KB RAM和100MB的硬盤,A 496KB B 16KBC 100MBD.480KB解析:內(nèi)存由 ROM和RAM構(gòu)成對于地址總線為 32位的微處理器來說,其直接尋址的范圍可達(dá)()。A 1MB B. 16MB C 64MB D 4GB解析:32根地址線,尋址空間 232計算機(jī)組成原理試卷1一、選擇題(共 20 分,每題 1 分) 1CPU 響應(yīng)中

27、斷的時間是 。A 中斷源提出請求;B 取指周期結(jié)束;C 執(zhí)行周期結(jié)束;D .間址周期結(jié)束。2下列說法中 是正確的。A .加法指令的執(zhí)行周期一定要訪存;B .加法指令的執(zhí)行周期一定不訪存;C 指令的地址碼給出存儲器地址的加法指令,在執(zhí)行周期一定訪存;D .指令的地址碼給出存儲器地址的加法指令,在執(zhí)行周期不一定訪存。3. 垂直型微指令的特點是 。A .微指令格式垂直表示;B .控制信號經(jīng)過編碼產(chǎn)生;C 采用微操作碼;D .采用微指令碼。4. 基址尋址方式中,操作數(shù)的有效地址是 。A .基址寄存器內(nèi)容加上形式地址(位移量) ;B .程序計數(shù)器內(nèi)容加上形式地址;C .變址寄存器內(nèi)容加上形式地址;D .

28、寄存器內(nèi)容加上形式地址。5. 常用的虛擬存儲器尋址系統(tǒng)由 兩級存儲器組成。A .主存輔存;B . Cache主存;C. Cache輔存;D 主存硬盤。6DMA 訪問主存時,讓 CPU 處于等待狀態(tài),等 DMA 的一批數(shù)據(jù)訪問結(jié)束后,CPU 再恢復(fù)工作,這種情況稱作 。A 停止 CPU 訪問主存;B 周期挪用;C DMA 與 CPU 交替訪問;D DMA 。7在運(yùn)算器中不包含 。A 狀態(tài)寄存器;B 數(shù)據(jù)總線;C ALU ;D 地址寄存器。8計算機(jī)操作的最小單位時間是 。A 時鐘周期;B 指令周期;CCPU 周期;D 中斷周期。9用以指定待執(zhí)行指令所在地址的是 。A 指令寄存器;B 數(shù)據(jù)計數(shù)器;C

29、 程序計數(shù)器;D 累加器。10.下列描述中是正確的。A 控制器能理解、解釋并執(zhí)行所有的指令及存儲結(jié)果;B 一臺計算機(jī)包括輸入、輸出、控制、存儲及算邏運(yùn)算五個單元;C 所有的數(shù)據(jù)運(yùn)算都在 CPU的控制器中完成;D 以上答案都正確。11 總線通信中的同步控制是 。A 只適合于 CPU 控制的方式;B .由統(tǒng)一時序控制的方式;C 只適合于外圍設(shè)備控制的方式;D 只適合于主存。12. 一個16K X 32位的存儲器,其地址線和數(shù)據(jù)線的總和是 。A 48 ;B 46;C. 36;D 32。13 .某計算機(jī)字長是16位,它的存儲容量是1MB,按字編址,它的尋址范圍是 (存儲器 5)A 512K;B1M;C 512KB ;D1MB。 14以下 是錯誤的。(輸入輸出 4)A 中斷服務(wù)程序可以是操作系統(tǒng)模塊;B 中斷向量

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論