[理學(xué)]數(shù)字電子技術(shù)試題及答案題庫(kù)_第1頁(yè)
[理學(xué)]數(shù)字電子技術(shù)試題及答案題庫(kù)_第2頁(yè)
[理學(xué)]數(shù)字電子技術(shù)試題及答案題庫(kù)_第3頁(yè)
[理學(xué)]數(shù)字電子技術(shù)試題及答案題庫(kù)_第4頁(yè)
[理學(xué)]數(shù)字電子技術(shù)試題及答案題庫(kù)_第5頁(yè)
已閱讀5頁(yè),還剩58頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字電子技術(shù)試卷姓名:_ _ 班級(jí):_ 考號(hào):_ 成績(jī):_本試卷共 6 頁(yè),滿分100 分;考試時(shí)間:90 分鐘;考試方式:閉卷題 號(hào)一二三四(1)四(2)四(3)四(4)總 分得 分一、填空題(每空1分,共20分)1.有一數(shù)碼10010011,作為自然二進(jìn)制數(shù)時(shí),它相當(dāng)于十進(jìn)制數(shù)( ),作為8421bcd碼時(shí),它相當(dāng)于十進(jìn)制數(shù)( )。2.三態(tài)門電路的輸出有高電平、低電平和( )3種狀態(tài)。3ttl與非門多余的輸入端應(yīng)接( )。 4ttl集成jk觸發(fā)器正常工作時(shí),其和端應(yīng)接( )電平。5. 已知某函數(shù),該函數(shù)的反函數(shù)=( )。 6. 如果對(duì)鍵盤上108個(gè)符號(hào)進(jìn)行二進(jìn)制編碼,則至少要( )位二進(jìn)制

2、數(shù)碼。7. 典型的ttl與非門電路使用的電路為電源電壓為( )v,其輸出高電平為( )v,輸出低電平為( )v, cmos電路的電源電壓為( ) v 。874ls138是3線8線譯碼器,譯碼為輸出低電平有效,若輸入為a2a1a0=110時(shí),輸出 應(yīng)為( )。9將一個(gè)包含有32768個(gè)基本存儲(chǔ)單元的存儲(chǔ)電路設(shè)計(jì)16位為一個(gè)字節(jié)的rom。該rom有( )根地址線,有( )根數(shù)據(jù)讀出線。10. 兩片中規(guī)模集成電路10進(jìn)制計(jì)數(shù)器串聯(lián)后,最大計(jì)數(shù)容量為( )位。11. 下圖所示電路中, y1aby1y2y3( );y2 ( );y3 ( )。12. 某計(jì)數(shù)器的輸出波形如圖1所示,該計(jì)數(shù)器是( )進(jìn)制計(jì)數(shù)

3、器。13驅(qū)動(dòng)共陽(yáng)極七段數(shù)碼管的譯碼器的輸出電平為( )有效。二、單項(xiàng)選擇題(本大題共15小題,每小題2分,共30分)(在每小題列出的四個(gè)備選項(xiàng)中只有一個(gè)是最符合題目要求的,請(qǐng)將其代碼填寫在題后的括號(hào)內(nèi)。錯(cuò)選、多選或未選均無(wú)分。)1.函數(shù)f(a,b,c)=ab+bc+ac的最小項(xiàng)表達(dá)式為( ) 。af(a,b,c)=m(0,2,4) b. (a,b,c)=m(3,5,6,7)cf(a,b,c)=m(0,2,3,4) d. f(a,b,c)=m(2,4,6,7)28線3線優(yōu)先編碼器的輸入為i0i7 ,當(dāng)優(yōu)先級(jí)別最高的i7有效時(shí),其輸出的值是( )。a111 b. 010 c. 000 d. 101

4、3十六路數(shù)據(jù)選擇器的地址輸入(選擇控制)端有( )個(gè)。 a16 b.2 c.4 d.84. 有一個(gè)左移移位寄存器,當(dāng)預(yù)先置入1011后,其串行輸入固定接0,在4個(gè)移位脈沖cp作用下,四位數(shù)據(jù)的移位過(guò)程是( )。 a. 1011-0110-1100-1000-0000 b. 1011-0101-0010-0001-0000 c. 1011-1100-1101-1110-1111 d. 1011-1010-1001-1000-01115已知74ls138譯碼器的輸入三個(gè)使能端(e1=1, e2a = e2b=0)時(shí),地址碼a2a1a0=011,則輸出 y7 y0是( ) 。 a. 11111101

5、 b. 10111111 c. 11110111 d. 111111116. 一只四輸入端或非門,使其輸出為1的輸入變量取值組合有( )種。a15b8 c7d17. 隨機(jī)存取存儲(chǔ)器具有( )功能。a.讀/寫 b.無(wú)讀/寫 c.只讀 d.只寫8n個(gè)觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長(zhǎng)度(進(jìn)制數(shù))為( )的計(jì)數(shù)器。000001010011100101110111 a.n b.2n c.n2 d.2n9某計(jì)數(shù)器的狀態(tài)轉(zhuǎn)換圖如下,其計(jì)數(shù)的容量為( )a 八 b. 五 c. 四 d. 三10已知某觸發(fā)的特性表如下(a、b為觸發(fā)器的輸入)其輸出信號(hào)的邏輯表達(dá)式為( )。abqn+1說(shuō)明00qn保持010置0101置1

6、11qn翻轉(zhuǎn)a qn+1 a b. c. d. qn+1 b11 有一個(gè)4位的d/a轉(zhuǎn)換器,設(shè)它的滿刻度輸出電壓為10v,當(dāng)輸入數(shù)字量為1101時(shí),輸出電壓為( )。a 8.125v b.4v c. 6.25v d.9.375v12函數(shù)f=ab+bc,使f=1的輸入abc組合為( )aabc=000babc=010 cabc=101dabc=11013已知某電路的真值表如下,該電路的邏輯表達(dá)式為( )。a b. c dabcyabcy0000100000111011010011010111111114四個(gè)觸發(fā)器組成的環(huán)行計(jì)數(shù)器最多有( )個(gè)有效狀態(tài)。 a.4 b. 6 c. 8 d. 16 三

7、、判斷說(shuō)明題(本大題共2小題,每小題5分,共10分)(判斷下列各題正誤,正確的在題后括號(hào)內(nèi)打“”,錯(cuò)誤的打“”。)1、邏輯變量的取值,比大。( )2、d/a轉(zhuǎn)換器的位數(shù)越多,能夠分辨的最小輸出電壓變化量就越?。?)。 3八路數(shù)據(jù)分配器的地址輸入(選擇控制)端有8個(gè)。( )4、因?yàn)檫壿嫳磉_(dá)式a+b+ab=a+b成立,所以ab=0成立。( )5、利用反饋歸零法獲得n進(jìn)制計(jì)數(shù)器時(shí),若為異步置零方式,則狀態(tài)sn只是短暫的過(guò)渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。( )6在時(shí)間和幅度上都斷續(xù)變化的信號(hào)是數(shù)字信號(hào),語(yǔ)音信號(hào)不是數(shù)字信號(hào)。( )7.約束項(xiàng)就是邏輯函數(shù)中不允許出現(xiàn)的變量取值組合,用卡諾圖化簡(jiǎn)時(shí),可

8、將約束項(xiàng)當(dāng)作1,也可當(dāng)作 0。( )8時(shí)序電路不含有記憶功能的器件。( )9計(jì)數(shù)器除了能對(duì)輸入脈沖進(jìn)行計(jì)數(shù),還能作為分頻器用。( )10優(yōu)先編碼器只對(duì)同時(shí)輸入的信號(hào)中的優(yōu)先級(jí)別最高的一個(gè)信號(hào)編碼. ( )四、綜合題(共30分)1對(duì)下列z函數(shù)要求:(1)列出真值表;(2)用卡諾圖化簡(jiǎn);(3)畫出化簡(jiǎn)后的邏輯圖。(8分)z= bc=0()真值表 (2分) (2)卡諾圖化簡(jiǎn)(2分) (3) 表達(dá)式(2分) 邏輯圖(2分) 2試用3線8線譯碼器74ls138和門電路實(shí)現(xiàn)下列函數(shù)。(8分) z(a、b、c)=ab+c stay7y5y6y4y3y2y1y0stcstba0a1a274ls138 374l

9、s161是同步4位二進(jìn)制加法計(jì)數(shù)器,其邏輯功能表如下,試分析下列電路是幾進(jìn)制計(jì)數(shù)器,并畫出其狀態(tài)圖。(8分)74ls161邏輯功能表ctpcttcpq3 q2 q1 q00111cr ld ctp ctt d3 d2 d1 d0q3 q2 q1 q0co74ls161cpcp&“1”“1”“1”101110101 0 0 0 0d3 d2 d1 d0q3 q2 q1 q0q3 q2 q1 q0 加法計(jì)數(shù)4觸發(fā)器電路如下圖所示,試根據(jù)cp及輸入波形畫出輸出端q1 、q2 的波形。設(shè)各觸發(fā)器的初始狀態(tài)均為“0”(6分)。cpaq1q2數(shù)字電子技術(shù)a卷標(biāo)準(zhǔn)答案一、填空題(每空1分,共20分)1. 1

10、47 , 93 2. 高阻 3 高電平或懸空 4 高 5. = 6. 7 7. 5 , 3.6 ,0.35 , 318 8 10111111 9 11 ,16 10. 100 11. y1a b; y2a b + a b;y3a b13. 5 14低 二、選擇題(共30分,每題2分)123456789101112131415accacaadbcadcdb三、判斷題(每題2分,共20分)12345678910四、綜合題(共30分,每題10分)1解:()真值表 (2分) (2)卡諾圖化簡(jiǎn)(2分) a b c10bca010010111111 z 0 0 0 0 0 0 1 1 0 1 0 1 0

11、1 1 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 ( 3 ) 表達(dá)式(2分, ( 4 ) 邏輯圖(2分)=11zcba z=ab+c bc=0 2 解:z(a、b、c)=ab+c=ab(c+)+c(b+)stay7y5y6y4y3y2y1y0stcstba0a1a274ls138cba“1”&z=abc+ab+bc+c= m 1+ m 3+ m 6+ m 7= (4分)(4分)cr ld ctp ctt d3 d2 d1 d0q3 q2 q1 q0co74ls161cpcp&“1”“1”“1”3解:1當(dāng)74ls161從0000開始順序計(jì)數(shù)到1010時(shí),與非門輸出“0”,清零信

12、號(hào)到來(lái),異步清零。(2分)2該電路構(gòu)成同步十進(jìn)制加法計(jì)數(shù)器。(2分)00000001100110001010001101110010010101100100876542319103狀態(tài)圖(4分)cpaq1q24q1、q2的波形各3分。數(shù)字電子技術(shù)試卷姓名:_ _ 班級(jí):_ 考號(hào):_ 成績(jī):_本試卷共 6 頁(yè),滿分100 分;考試時(shí)間:90 分鐘;考試方式:閉卷題 號(hào)一二三四(1)四(2)四(3)四(4)總 分得 分一、填空題(每空1分,共20分)1.有一數(shù)碼10010011,作為自然二進(jìn)制數(shù)時(shí),它相當(dāng)于十進(jìn)制數(shù)( ),作為8421bcd碼時(shí),它相當(dāng)于十進(jìn)制數(shù)( )。2.三態(tài)門電路的輸出有高電平

13、、低電平和( )3種狀態(tài)。3ttl與非門多余的輸入端應(yīng)接( )。 4ttl集成jk觸發(fā)器正常工作時(shí),其和端應(yīng)接( )電平。5. 已知某函數(shù),該函數(shù)的反函數(shù)=( )。 6. 如果對(duì)鍵盤上108個(gè)符號(hào)進(jìn)行二進(jìn)制編碼,則至少要( )位二進(jìn)制數(shù)碼。7. 典型的ttl與非門電路使用的電路為電源電壓為( )v,其輸出高電平為( )v,輸出低電平為( )v, cmos電路的電源電壓為( ) v 。874ls138是3線8線譯碼器,譯碼為輸出低電平有效,若輸入為a2a1a0=110時(shí),輸出 應(yīng)為( )。9將一個(gè)包含有32768個(gè)基本存儲(chǔ)單元的存儲(chǔ)電路設(shè)計(jì)16位為一個(gè)字節(jié)的rom。該rom有( )根地址線,有(

14、 )根數(shù)據(jù)讀出線。10. 兩片中規(guī)模集成電路10進(jìn)制計(jì)數(shù)器串聯(lián)后,最大計(jì)數(shù)容量為( )位。11. 下圖所示電路中, y1aby1y2y3( );y2 ( );y3 ( )。12. 某計(jì)數(shù)器的輸出波形如圖1所示,該計(jì)數(shù)器是( )進(jìn)制計(jì)數(shù)器。13驅(qū)動(dòng)共陽(yáng)極七段數(shù)碼管的譯碼器的輸出電平為( )有效。二、單項(xiàng)選擇題(本大題共15小題,每小題2分,共30分)(在每小題列出的四個(gè)備選項(xiàng)中只有一個(gè)是最符合題目要求的,請(qǐng)將其代碼填寫在題后的括號(hào)內(nèi)。錯(cuò)選、多選或未選均無(wú)分。)1.函數(shù)f(a,b,c)=ab+bc+ac的最小項(xiàng)表達(dá)式為( ) 。af(a,b,c)=m(0,2,4) b. (a,b,c)=m(3,5

15、,6,7)cf(a,b,c)=m(0,2,3,4) d. f(a,b,c)=m(2,4,6,7)28線3線優(yōu)先編碼器的輸入為i0i7 ,當(dāng)優(yōu)先級(jí)別最高的i7有效時(shí),其輸出的值是( )。a111 b. 010 c. 000 d. 1013十六路數(shù)據(jù)選擇器的地址輸入(選擇控制)端有( )個(gè)。 a16 b.2 c.4 d.84. 有一個(gè)左移移位寄存器,當(dāng)預(yù)先置入1011后,其串行輸入固定接0,在4個(gè)移位脈沖cp作用下,四位數(shù)據(jù)的移位過(guò)程是( )。 a. 1011-0110-1100-1000-0000 b. 1011-0101-0010-0001-0000 c. 1011-1100-1101-111

16、0-1111 d. 1011-1010-1001-1000-01115已知74ls138譯碼器的輸入三個(gè)使能端(e1=1, e2a = e2b=0)時(shí),地址碼a2a1a0=011,則輸出 y7 y0是( ) 。 a. 11111101 b. 10111111 c. 11110111 d. 111111116. 一只四輸入端或非門,使其輸出為1的輸入變量取值組合有( )種。a15b8 c7d17. 隨機(jī)存取存儲(chǔ)器具有( )功能。a.讀/寫 b.無(wú)讀/寫 c.只讀 d.只寫8n個(gè)觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長(zhǎng)度(進(jìn)制數(shù))為( )的計(jì)數(shù)器。000001010011100101110111 a.n b.2n

17、 c.n2 d.2n9某計(jì)數(shù)器的狀態(tài)轉(zhuǎn)換圖如下,其計(jì)數(shù)的容量為( )a 八 b. 五 c. 四 d. 三10已知某觸發(fā)的特性表如下(a、b為觸發(fā)器的輸入)其輸出信號(hào)的邏輯表達(dá)式為( )。abqn+1說(shuō)明00qn保持010置0101置111qn翻轉(zhuǎn)a qn+1 a b. c. d. qn+1 b11 有一個(gè)4位的d/a轉(zhuǎn)換器,設(shè)它的滿刻度輸出電壓為10v,當(dāng)輸入數(shù)字量為1101時(shí),輸出電壓為( )。a 8.125v b.4v c. 6.25v d.9.375v12函數(shù)f=ab+bc,使f=1的輸入abc組合為( )aabc=000babc=010 cabc=101dabc=11013已知某電路的

18、真值表如下,該電路的邏輯表達(dá)式為( )。a b. c dabcyabcy0000100000111011010011010111111114四個(gè)觸發(fā)器組成的環(huán)行計(jì)數(shù)器最多有( )個(gè)有效狀態(tài)。 a.4 b. 6 c. 8 d. 16 三、判斷說(shuō)明題(本大題共2小題,每小題5分,共10分)(判斷下列各題正誤,正確的在題后括號(hào)內(nèi)打“”,錯(cuò)誤的打“”。)1、邏輯變量的取值,比大。( )2、d/a轉(zhuǎn)換器的位數(shù)越多,能夠分辨的最小輸出電壓變化量就越小( )。 3八路數(shù)據(jù)分配器的地址輸入(選擇控制)端有8個(gè)。( )4、因?yàn)檫壿嫳磉_(dá)式a+b+ab=a+b成立,所以ab=0成立。( )5、利用反饋歸零法獲得n進(jìn)

19、制計(jì)數(shù)器時(shí),若為異步置零方式,則狀態(tài)sn只是短暫的過(guò)渡狀態(tài),不能穩(wěn)定而是立刻變?yōu)?狀態(tài)。( )6在時(shí)間和幅度上都斷續(xù)變化的信號(hào)是數(shù)字信號(hào),語(yǔ)音信號(hào)不是數(shù)字信號(hào)。( )7.約束項(xiàng)就是邏輯函數(shù)中不允許出現(xiàn)的變量取值組合,用卡諾圖化簡(jiǎn)時(shí),可將約束項(xiàng)當(dāng)作1,也可當(dāng)作 0。( )8時(shí)序電路不含有記憶功能的器件。( )9計(jì)數(shù)器除了能對(duì)輸入脈沖進(jìn)行計(jì)數(shù),還能作為分頻器用。( )10優(yōu)先編碼器只對(duì)同時(shí)輸入的信號(hào)中的優(yōu)先級(jí)別最高的一個(gè)信號(hào)編碼. ( )四、綜合題(共30分)1對(duì)下列z函數(shù)要求:(1)列出真值表;(2)用卡諾圖化簡(jiǎn);(3)畫出化簡(jiǎn)后的邏輯圖。(8分)z= bc=0()真值表 (2分) (2)卡諾圖

20、化簡(jiǎn)(2分) (3) 表達(dá)式(2分) 邏輯圖(2分) 2試用3線8線譯碼器74ls138和門電路實(shí)現(xiàn)下列函數(shù)。(8分) z(a、b、c)=ab+c stay7y5y6y4y3y2y1y0stcstba0a1a274ls138 374ls161是同步4位二進(jìn)制加法計(jì)數(shù)器,其邏輯功能表如下,試分析下列電路是幾進(jìn)制計(jì)數(shù)器,并畫出其狀態(tài)圖。(8分)74ls161邏輯功能表ctpcttcpq3 q2 q1 q00111cr ld ctp ctt d3 d2 d1 d0q3 q2 q1 q0co74ls161cpcp&“1”“1”“1”101110101 0 0 0 0d3 d2 d1 d0q3 q2 q

21、1 q0q3 q2 q1 q0 加法計(jì)數(shù)4觸發(fā)器電路如下圖所示,試根據(jù)cp及輸入波形畫出輸出端q1 、q2 的波形。設(shè)各觸發(fā)器的初始狀態(tài)均為“0”(6分)。cpaq1q2數(shù)字電子技術(shù)a卷標(biāo)準(zhǔn)答案一、填空題(每空1分,共20分)1. 147 , 93 2. 高阻 3 高電平或懸空 4 高 5. = 6. 7 7. 5 , 3.6 ,0.35 , 318 8 10111111 9 11 ,16 10. 100 11. y1a b; y2a b + a b;y3a b13. 5 14低 二、選擇題(共30分,每題2分)123456789101112131415accacaadbcadcdb三、判斷題

22、(每題2分,共20分)12345678910四、綜合題(共30分,每題10分)1解:()真值表 (2分) (2)卡諾圖化簡(jiǎn)(2分) a b c10bca010010111111 z 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 1 0 0 1 1 0 1 1 1 1 0 0 1 1 1 ( 3 ) 表達(dá)式(2分, ( 4 ) 邏輯圖(2分)=11zcba z=ab+c bc=0 2 解:z(a、b、c)=ab+c=ab(c+)+c(b+)stay7y5y6y4y3y2y1y0stcstba0a1a274ls138cba“1”&z=abc+ab+bc+c= m 1+ m 3+ m

23、6+ m 7= (4分)(4分)cr ld ctp ctt d3 d2 d1 d0q3 q2 q1 q0co74ls161cpcp&“1”“1”“1”3解:1當(dāng)74ls161從0000開始順序計(jì)數(shù)到1010時(shí),與非門輸出“0”,清零信號(hào)到來(lái),異步清零。(2分)2該電路構(gòu)成同步十進(jìn)制加法計(jì)數(shù)器。(2分)00000001100110001010001101110010010101100100876542319103狀態(tài)圖(4分)cpaq1q24q1、q2的波形各3分。一、填空題:(每空3分,共15分)1邏輯函數(shù)有四種表示方法,它們分別是( 真值表、)、( 邏輯圖式 )、( 、邏輯表達(dá) )和( 卡諾

24、圖 )。2將2004個(gè)“1”異或起來(lái)得到的結(jié)果是( )。3由555定時(shí)器構(gòu)成的三種電路中,( )和( )是脈沖的整形電路。4ttl器件輸入腳懸空相當(dāng)于輸入( )電平。5基本邏輯運(yùn)算有: ( )、( )和( )運(yùn)算。6采用四位比較器對(duì)兩個(gè)四位數(shù)比較時(shí),先比較( )位。7觸發(fā)器按動(dòng)作特點(diǎn)可分為基本型、( )、( )和邊沿型;8如果要把一寬脈沖變換為窄脈沖應(yīng)采用 ( ) 觸發(fā)器9目前我們所學(xué)的雙極型集成電路和單極型集成電路的典型電路分別是( )電路和( )電路。10施密特觸發(fā)器有( )個(gè)穩(wěn)定狀態(tài).,多諧振蕩器有( )個(gè)穩(wěn)定狀態(tài)。11數(shù)字系統(tǒng)按組成方式可分為 、 兩種;12兩二進(jìn)制數(shù)相加時(shí),不考慮低位

25、的進(jìn)位信號(hào)是 ( ) 加器。13不僅考慮兩個(gè)_相加,而且還考慮來(lái)自_相加的運(yùn)算電路,稱為全加器。14時(shí)序邏輯電路的輸出不僅和_有關(guān),而且還與_有關(guān)。15計(jì)數(shù)器按cp脈沖的輸入方式可分為_和_。16觸發(fā)器根據(jù)邏輯功能的不同,可分為_、_、_、_、_等。17根據(jù)不同需要,在集成計(jì)數(shù)器芯片的基礎(chǔ)上,通過(guò)采用_、_、_等方法可以實(shí)現(xiàn)任意進(jìn)制的技術(shù)器。184. 一個(gè) jk 觸發(fā)器有 個(gè)穩(wěn)態(tài),它可存儲(chǔ) 位二進(jìn)制數(shù)。 19若將一個(gè)正弦波電壓信號(hào)轉(zhuǎn)換成同一頻率的矩形波,應(yīng)采用 電路。20 把jk觸發(fā)器改成t觸發(fā)器的方法是 。21n個(gè)觸發(fā)器組成的計(jì)數(shù)器最多可以組成 進(jìn)制的計(jì)數(shù)器。22基本rs觸發(fā)器的約束條件是

26、。23對(duì)于jk觸發(fā)器,若,則可完成 t 觸發(fā)器的邏輯功能;若,則可完成 d 觸發(fā)器的邏輯功能。二數(shù)制轉(zhuǎn)換(5分):1、()()()2、()()()3、()()( )4、()原碼()反碼=( )補(bǔ)碼5、()原碼()反碼=( )補(bǔ)碼三函數(shù)化簡(jiǎn)題:(5分)1、化簡(jiǎn)等式,給定約束條件為:2 用卡諾圖化簡(jiǎn)函數(shù)為最簡(jiǎn)單的與或式(畫圖)。 四畫圖題:(5分)1試畫出下列觸發(fā)器的輸出波形 (設(shè)觸發(fā)器的初態(tài)為0)。 (12分) 1. 2.3.2已知輸入信號(hào)x,y,z的波形如圖3所示,試畫出的波形。圖3 波形圖五分析題(30分)1、分析如圖所示組合邏輯電路的功能。2試分析如圖3所示的組合邏輯電路。 (15分)1)

27、. 寫出輸出邏輯表達(dá)式;2). 化為最簡(jiǎn)與或式;3). 列出真值表;4). 說(shuō)明邏輯功能。3. 七、分析如下時(shí)序電路的邏輯功能,寫出電路的驅(qū)動(dòng)方程、狀態(tài)方程和輸出方程,畫出電路的狀態(tài)轉(zhuǎn)換圖。()圖4474161組成的電路如題37圖所示,分析電路,并回答以下問(wèn)題 (1)畫出電路的狀態(tài)轉(zhuǎn)換圖(q3q2q1q0); (2)說(shuō)出電路的功能。(74161的功能見表) 題37圖六設(shè)計(jì)題:(30分)1要求用與非門設(shè)計(jì)一個(gè)三人表決用的組合邏輯電路圖,只要有2票或3票同意,表決就通過(guò)(要求有真值表等)。2. 試用jk觸發(fā)器和門電路設(shè)計(jì)一個(gè)十三進(jìn)制的計(jì)數(shù)器, 并檢查設(shè)計(jì)的電路能否自啟動(dòng)。(14分)七(10分)試說(shuō)

28、明如圖 5所示的用555 定時(shí)器構(gòu)成的電路功能,求出u t+ 、u t- 和u t ,并畫出其輸出波形。 (10分) 圖5答案:一填空題1 真值表、邏輯圖、邏輯表達(dá)式、卡諾圖;20;3施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器4高5與 、或 、非6最高7同步型 、主從型 ;8積分型單穩(wěn)態(tài)9ttl 、 cmos ;10兩、0 ;11功能擴(kuò)展電路、功能綜合電路 ;12半 13本位(低位),低位進(jìn)位14該時(shí)刻輸入變量的取值,該時(shí)刻電路所處的狀態(tài)15同步計(jì)數(shù)器,異步計(jì)數(shù)器16rs觸發(fā)器 ,t觸發(fā)器 ,jk觸發(fā)器 ,t觸發(fā)器,d觸發(fā)器17反饋歸零法,預(yù)置數(shù)法,進(jìn)位輸出置最小數(shù)法18兩 , 一 19多諧振蕩器 20j=k

29、=t212n22rs=0二數(shù)制轉(zhuǎn)換():1、()()()2、()()()3、()()( )4、()原碼()反碼=( )補(bǔ)碼5、()原碼()反碼=( )補(bǔ)碼三化簡(jiǎn)題: :1、利用摩根定律證明公式=+=babababa反演律(摩根定律):2、畫出卡諾圖化簡(jiǎn)得 四畫圖題:2 五分析題20分)11、寫出表達(dá)式2、畫出真值表3、當(dāng)輸入a、b、c中有2個(gè)或3個(gè)為1時(shí),輸出y為1,否則輸出y為0。所以這個(gè)電路實(shí)際上是一種3人表決用的組合電路:只要有2票或3票同意,表決就通過(guò)。2 (1)邏輯表達(dá)式(2)最簡(jiǎn)與或式:(3) 真值表a b c y1y20 0 0000 0 1100 1 0100 1 1011 0

30、 0101 0 1 011 1 0011 1 111(4)邏輯功能為:全加器。3. )據(jù)邏輯圖寫出電路的驅(qū)動(dòng)方程: ) 求出狀態(tài)方程:) 寫出輸出方程:c) 列出狀態(tài)轉(zhuǎn)換表或狀態(tài)轉(zhuǎn)換圖或時(shí)序圖:5) 從以上看出,每經(jīng)過(guò)16個(gè)時(shí)鐘信號(hào)以后電路的狀態(tài)循環(huán)變化一次;同時(shí),每經(jīng)過(guò)16個(gè)時(shí)鐘脈沖作用后輸出端c輸出一個(gè)脈沖,所以,這是一個(gè)十六進(jìn)制記數(shù)器,c端的輸出就是進(jìn)位。 cp q3 q2 q1 q0 等效十進(jìn)制數(shù) c 0 0 0 0 0 0 0 1 0 0 0 1 1 0 2 0 0 1 0 2 0 15 1 1 1 1 15 016 0 0 0 0 0 0解:(1)狀態(tài)轉(zhuǎn)換表:qn3qn2qn1qn

31、0qn+13qn+12qn+11qn+10000000010001001000100011001101000100010101010110011001110111100010001001100110101010101110110000狀態(tài)轉(zhuǎn)換圖:000000010010001101000101011001111000100110101011q3q2q1q0(2)功能:11進(jìn)制計(jì)數(shù)器。從0000開始計(jì)數(shù),當(dāng)q3q2q1q0 為1011時(shí),通過(guò)與非門異步清零,完成一個(gè)計(jì)數(shù)周期。六設(shè)計(jì)題:1.1、畫出真值表2寫出表達(dá)式3畫出邏輯圖2.解:根據(jù)題意,得狀態(tài)轉(zhuǎn)換圖如下:所以:能自啟動(dòng)。因?yàn)椋浩? , ,

32、波形如圖5 所示 圖 5 數(shù)字電子技術(shù)基礎(chǔ)試題(一) 一、填空題 : (每空1分,共10分) 1 (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 邏輯函數(shù)l = + a+ b+ c +d = 。 3 . 三態(tài)門輸出的三種狀態(tài)分別為: 、 和 。 4 . 主從型jk觸發(fā)器的特性方程 = 。 5 . 用4個(gè)觸發(fā)器可以存儲(chǔ) 位二進(jìn)制數(shù)。 6 . 存儲(chǔ)容量為4k8位的ram存儲(chǔ)器,其地址線為 條、數(shù)據(jù)線為 條。 二、選擇題: (選擇一個(gè)正確的答案填入括號(hào)內(nèi),每題3分,共30分 ) 1.設(shè)圖1中所有觸發(fā)器的初始狀態(tài)皆為0,找出圖中觸發(fā)器在時(shí)鐘信號(hào)作用下,輸出電壓波形恒為0的是:( )

33、圖。 圖 1 2.下列幾種ttl電路中,輸出端可實(shí)現(xiàn)線與功能的電路是( )。 a、或非門 b、與非門 c、異或門 d、oc門 3.對(duì)cmos與非門電路,其多余輸入端正確的處理方法是( )。 a、通過(guò)大電阻接地(1.5k) b、懸空 c、通過(guò)小電阻接地(1k) d、通過(guò)電阻接v cc 4.圖2所示電路為由555定時(shí)器構(gòu)成的( )。 a、施密特觸發(fā)器 b、多諧振蕩器 c、單穩(wěn)態(tài)觸發(fā)器 d、t觸發(fā)器 5.請(qǐng)判斷以下哪個(gè)電路不是時(shí)序邏輯電路( )。圖2a、計(jì)數(shù)器 b、寄存器c、譯碼器 d、觸發(fā)器 6下列幾種a/d轉(zhuǎn)換器中,轉(zhuǎn)換速度最快的是( )。 圖2 a、并行a/d轉(zhuǎn)換器 b、計(jì)數(shù)型a/d轉(zhuǎn)換器 c

34、、逐次漸進(jìn)型a/d轉(zhuǎn)換器 d、雙積分a/d轉(zhuǎn)換器 7某電路的輸入波形 u i 和輸出波形 u o 如圖 3所示,則該電路為( )。 圖3 a、施密特觸發(fā)器 b、反相器 c、單穩(wěn)態(tài)觸發(fā)器 d、jk觸發(fā)器 8要將方波脈沖的周期擴(kuò)展10倍,可采用( )。 a、10級(jí)施密特觸發(fā)器 b、10位二進(jìn)制計(jì)數(shù)器 c、十進(jìn)制計(jì)數(shù)器 d、10位d/a轉(zhuǎn)換器 9、已知邏輯函數(shù) 與其相等的函數(shù)為( )。 a、 b、 c、 d、 10、一個(gè)數(shù)據(jù)選擇器的地址輸入端有3個(gè)時(shí),最多可以有( )個(gè)數(shù)據(jù)信號(hào)輸出。 a、4 b、6 c、8 d、16 三、邏輯函數(shù)化簡(jiǎn) (每題5分,共10分) 1、用代數(shù)法化簡(jiǎn)為最簡(jiǎn)與或式 y= a

35、+ 2、用卡諾圖法化簡(jiǎn)為最簡(jiǎn)或與式 y= + c +a d,約束條件:a c + a cd+ab=0 四、分析下列電路。 (每題6分,共12分) 1、寫出如圖4所示電路的真值表及最簡(jiǎn)邏輯表達(dá)式。 圖 4 2、寫出如圖5所示電路的最簡(jiǎn)邏輯表達(dá)式。 圖 5 五、判斷如圖 6所示電路的邏輯功能。若已知 u b =-20v,設(shè)二極管為理想二極管,試根據(jù) u a 輸入波形,畫出 u 0 的輸出波形 (8分) t 圖 6 六、用如圖 7所示的8選1數(shù)據(jù)選擇器ct74ls151實(shí)現(xiàn)下列函數(shù)。(8分) y(a,b,c,d)=m(1,5,6,7,9,11,12,13,14) 圖 7 七、用 4位二進(jìn)制計(jì)數(shù)集成芯

36、片ct74ls161采用兩種方法實(shí)現(xiàn)模值為10的計(jì)數(shù)器,要求畫出接線圖和全狀態(tài)轉(zhuǎn)換圖。(ct74ls161如圖8所示,其ld端為同步置數(shù)端,cr為異步復(fù)位端)。(10分) 圖 8 八、電路如圖 9所示,試寫出電路的激勵(lì)方程,狀態(tài)轉(zhuǎn)移方程,求出z 1 、z 2 、z 3 的輸出邏輯表達(dá)式,并畫出在cp脈沖作用下,q 0 、q 1 、z 1 、z 2 、z 3 的輸出波形。 (設(shè) q 0 、q 1 的初態(tài)為0。) (12分) 數(shù)字電子技術(shù)基礎(chǔ)試題(一)參考答案 一、填空題 : 1 (30.25) 10 = ( 11110.01 ) 2 = ( 1e.4 ) 16 。 2 . 1。 3 . 高電平、

37、低電平和高阻態(tài)。 4 . 。 5 . 四。 6 . 12、 8 二、選擇題: 1.c 2.d 3.d 4.a 5.c 6.a 7.c 8.c 9.d 10.c 三、邏輯函數(shù)化簡(jiǎn) 1、y=a+b 2、用卡諾圖圈0的方法可得:y=( +d)(a+ )( + ) 四、 1、 該電路為三變量判一致電路,當(dāng)三個(gè)變量都相同時(shí)輸出為1,否則輸出為0。 2、 b =1, y = a , b =0 y 呈高阻態(tài)。 五、 u 0 = u a u b ,輸出波形 u 0 如圖 10所示: 圖 10 六、如圖 11所示: d 圖11 七、接線如圖 12所示: 圖 12 全狀態(tài)轉(zhuǎn)換圖如圖 13 所示: ( a ) ( b ) 圖 13 八、 , , 波形如圖 14所示: 數(shù)字電子技術(shù)基礎(chǔ)試題(二) 一、填空題 : (每空1分,共10分)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論