版圖課程設(shè)計(jì)課件_第1頁
版圖課程設(shè)計(jì)課件_第2頁
版圖課程設(shè)計(jì)課件_第3頁
版圖課程設(shè)計(jì)課件_第4頁
版圖課程設(shè)計(jì)課件_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、課 程 設(shè) 計(jì)題目 CMOS集成電路版圖課程設(shè)計(jì)學(xué)院 專業(yè) 電子科學(xué)與技術(shù)年級 班級 1011班姓名 學(xué)號 指導(dǎo)老師 2013年 6 月CMOS集成電路版圖課程設(shè)計(jì)摘要 首先在理論上介紹了集成電路版圖設(shè)計(jì)方法的詳細(xì)步驟以及設(shè)計(jì)規(guī)則的特點(diǎn)。并結(jié)合幾個(gè)觸發(fā)器的版圖設(shè)計(jì)實(shí)例詳細(xì)講解了集成電路版圖設(shè)計(jì)的基本步驟技巧與準(zhǔn)則。由于模擬集成電路的性能與版圖設(shè)計(jì)密切相關(guān),所以著重介紹CMOS 模擬電路版圖設(shè)計(jì)的一般思路,優(yōu)化器件結(jié)構(gòu)和平面布局使寄生效應(yīng)對電路性能的影響降至最低。集成電路版圖設(shè)計(jì)是把設(shè)計(jì)思想轉(zhuǎn)化為設(shè)計(jì)圖紙的過程,包括數(shù)字電路和模擬電路設(shè)計(jì)。本文針對版圖設(shè)計(jì)過程,驗(yàn)證方法,以及如何通過合理的布局規(guī)

2、劃,設(shè)計(jì)出高性能、低功耗、低成本、能實(shí)際可靠工作的芯片版圖。關(guān)鍵詞:版圖設(shè)計(jì);MOS; 面積; 設(shè)計(jì)規(guī)則AbstractFirst of all, in theory, introduces the detailed steps of integrated circuit layout design method and the characteristics of the design rules. And combined with the landscape design of several triggers in detail the basic steps of integrate

3、d circuit layout design skills and standards. Due to the performance of the analog integrated circuit and layout design are closely related, so the landscape design of CMOS analog circuits is introduced the general train of thought, optimize the device structure and plane layout of parasitic effects

4、 on circuit performance impact to a minimum. Integrated circuit layout design is to put the design into the process of design drawing, including digital circuit and analog circuit design. This article in view of the landscape design process, the authentication methods, and how to through the reasona

5、ble layout planning, design a high performance, low power consumption, low cost, practical and reliable working of the chip layout. Key words: landscape design; MOS; Area; Design rules 目錄第1章 緒論31.1 簡介31.2軟件介紹31.3 版圖設(shè)計(jì)定義41.4 版圖設(shè)計(jì)方法41.5 設(shè)計(jì)規(guī)則4第2章 二輸入與非門72.2 設(shè)計(jì)方法與過程7 2.2 設(shè)計(jì)內(nèi)容 72.2.1 設(shè)計(jì)原理圖 72.2.2 版圖實(shí)現(xiàn) 7第

6、3章 jk觸發(fā)器的設(shè)計(jì)原理 83.1電路圖的設(shè)計(jì)原理 83.1.2特征表與特征方程 83.1.2狀態(tài)轉(zhuǎn)換圖 83.2 版圖設(shè)計(jì)9第4章 D觸發(fā)器94.1鐘控D 觸發(fā)器94.1.1 特征表和特征方程104.1.2 狀態(tài)轉(zhuǎn)換圖和時(shí)序圖104.2 鐘控D觸發(fā)器版圖繪制11第5章:課程設(shè)計(jì)總結(jié)11參考文獻(xiàn):12第1章 緒論1.1 簡介集成電路(integrated circuit,港臺稱之為積體電路)是一種微型電子器件或部件。采用一定的工藝,把一個(gè)電路中所需的晶體管、二極管、電阻、電容和電感等元件及布線互連一起,制作在一小塊或幾小塊半導(dǎo)體晶片或介質(zhì)基片上,然后封裝在一個(gè)管殼內(nèi),成為具有所需電路功能的微

7、型結(jié)構(gòu);其中所有元件在結(jié)構(gòu)上已組成一個(gè)整體,這樣,整個(gè)電路的體積大大縮小,且引出線和焊接點(diǎn)的數(shù)目也大為減少,從而使電子元件向著微小型化、低功耗和高可靠性方面邁進(jìn)了一大步。集成電路從60年代開始,經(jīng)歷了小規(guī)模集成,中規(guī)模集成,大規(guī)模集成,到目前的超大規(guī)模集成。單個(gè)芯片上已經(jīng)可以制作含幾百萬個(gè)晶體管的一個(gè)完整的數(shù)字系統(tǒng)或數(shù)?;旌系碾娮酉到y(tǒng)。在整個(gè)設(shè)計(jì)過程中,版圖(layout)設(shè)計(jì)或者稱作物理設(shè)計(jì)(physicaldesign)是其中重要的一環(huán)。他是把每個(gè)原件的電路表示轉(zhuǎn)換成集合表示,同時(shí),元件間連接的線網(wǎng)也被轉(zhuǎn)換成幾何連線圖形。對于復(fù)雜的版圖設(shè)計(jì),一般把版圖設(shè)計(jì)分成若干個(gè)子步驟進(jìn)行: 劃分 為了

8、將處理問題的規(guī)??s小,通常把整個(gè)電路劃分成若干個(gè)模塊。 版圖 規(guī)劃和布局是為了每個(gè)模塊和整個(gè)芯片選擇一個(gè)好的布圖方案。 布線 完成模塊間的互連,并進(jìn)一步優(yōu)化布線結(jié)果。 壓縮 是布線完成后的優(yōu)化處理過程,他試圖進(jìn)一步減小芯片的面積。 版圖(Layout)是集成電路設(shè)計(jì)者將設(shè)計(jì)并模擬優(yōu)化后的電路轉(zhuǎn)化成的一系列幾何圖形,包含了集成電路尺寸大小、各層拓?fù)涠x等有關(guān)器件的所有物理信息。集成電路制造廠家根據(jù) 版圖 來制造掩膜。版圖的設(shè)計(jì)有特定的規(guī)則,這些規(guī)則是集成電路制造廠家根據(jù)自己的工藝特點(diǎn)而制定的。不同的工藝,有不同的設(shè)計(jì)規(guī)則。設(shè)計(jì)者只有得到了廠家提供的規(guī)則以后,才能開始設(shè)計(jì)。版圖在設(shè)計(jì)的過程中要進(jìn)行

9、定期的檢查,避免錯(cuò)誤的積累而導(dǎo)致難以修改。很多集成電路的設(shè)計(jì)軟件都有設(shè)計(jì)版圖的功能,Cadence 的Virtuoso的版圖設(shè)計(jì)軟件幫助設(shè)計(jì)者在圖形方式下繪制版圖。 1.2軟件介紹目前大部分IC 公司采用的是UNIX 系統(tǒng), 使用版本是SunSolaris。版圖設(shè)計(jì)軟件通常為Cadence , 它是一個(gè)大型的EDA 軟件,它幾乎可以完成電子設(shè)計(jì)的方方面面,包括ASIC 設(shè)計(jì)、FPGA設(shè)計(jì)和PCB 設(shè)計(jì)。軟件操作界面人性化,使用方便,安全可靠,但價(jià)格較昂貴。1.3 版圖設(shè)計(jì)定義版圖設(shè)計(jì)是創(chuàng)建工程制圖的精確物理描述的過程,而這一物理遵循制造工藝,設(shè)計(jì)流程,通過仿真顯示為可行的性能要求所帶來的約束。

10、1.4 版圖設(shè)計(jì)方法 可以從不同角度對版圖設(shè)計(jì)方法進(jìn)行分類。如果按設(shè)計(jì)自動(dòng)化程度來分,可將版圖設(shè)計(jì)方法分成手工設(shè)計(jì)和自動(dòng)設(shè)計(jì)2大類。如果按照對布局布線位置的限制和布局模塊的限制來分,則可把設(shè)計(jì)方法分成全定制(fullcustom)和半定制(semicustom)2大類。而對于全定制設(shè)計(jì)模式,目前有3種CAD工具服務(wù)于他:幾何圖形的交互圖形編輯、符號法和積木塊自動(dòng)布圖。對于兩極運(yùn)算放大器版圖設(shè)計(jì)的例子,采用的是Tanner公司的LEdit軟件。這是一種廣泛使用在微機(jī)上的交互圖形編輯器。設(shè)計(jì)者將手工設(shè)計(jì)好的版圖草圖用一個(gè)交互圖形編輯器輸入計(jì)算機(jī)并進(jìn)行編輯。因而此方法也被分類成手工設(shè)計(jì)方法。因?yàn)槭止?/p>

11、設(shè)計(jì)方法不可避免的會產(chǎn)生誤會,因此,必須在版圖編輯后進(jìn)行版圖驗(yàn)證。版圖驗(yàn)證包括設(shè)計(jì)規(guī)則檢查DRC(adesignrulechecker)、電學(xué)規(guī)則檢查ERC(aelectricsrulechecker)、版圖參數(shù)提取LPE(layoutparameterextraction)、版圖和原理圖對照檢查LVS(layoutvsschematic)。當(dāng)然這些驗(yàn)證LEdit就可以完成。1.5 設(shè)計(jì)規(guī)則版圖設(shè)計(jì)總的原則是既要充分利用硅片面積,又要在工藝條件允許的限度內(nèi)盡可能提高成品率版圖面積(包括壓焊點(diǎn)在內(nèi))盡可能小而接近方形,以減少每個(gè)電路實(shí)際占有面積;生產(chǎn)實(shí)踐表明,當(dāng)芯片面積降低10%,則每個(gè)大圓片上

12、的管芯成品率可以提高1525%。下面討論版圖設(shè)計(jì)時(shí)所應(yīng)遵循的一般原則。隔離區(qū)的數(shù)目盡可能少 pn結(jié)隔離的隔離框面積約為管芯面積的三分之一,隔離區(qū)數(shù)目少,有利于減小芯片面積。集電極電位相同的晶體管,可以放在同一隔離區(qū)。二極管按晶體管原則處理。全部電阻可以放在同一隔離區(qū)內(nèi),但隔離區(qū)不宜太大,否則會造成漏電大,耐壓低。為了走線方便,電阻也可以分別放在幾個(gè)隔離區(qū)內(nèi)。各壓焊塊(地壓焊塊除外)都故在隔離區(qū)內(nèi),以防止壓焊時(shí)壓穿SiO2,造成與襯底短路,管芯外圍也要進(jìn)行大面積隔離擴(kuò)散,以減少輸入端箝位二極管的串聯(lián)電阻。 注意防止各種寄生效應(yīng)隔離槽要接電路最負(fù)電位,電阻島的外延層接最高電位。這是保證pn隔離效果

13、的必要條件,使pn隔離區(qū)結(jié)始終處于反偏置狀態(tài)。輸入與輸出端應(yīng)盡可能遠(yuǎn)離,以防止發(fā)生不應(yīng)有的影響。電阻等發(fā)熱元件要故在芯片中央。使芯片溫度分布均勻。設(shè)計(jì)鋁條時(shí),希望鋁條盡量短而寬。鋁條本身也要引入串連電阻,因此也需計(jì)算鋁條引入的串聯(lián)電阻對線路的影響。鋁條不能相交,在不可避免的交叉線時(shí),可讓一條或幾條鋁條通過多發(fā)射極管的發(fā)射極區(qū)間距或發(fā)射區(qū)與基區(qū)間距,也可從電阻上穿過,但不應(yīng)跨過三次氧化層。 必須采用“磷橋”穿接時(shí),要計(jì)算“磷橋”引入的附加電阻對電路特性的影響。一般不允許“磷橋”加在地線上。但是在設(shè)計(jì)IC時(shí)應(yīng)盡可能避免使用擴(kuò)散條穿接方式,因?yàn)閿U(kuò)散條不僅帶來附加電阻和寄生電容,同時(shí)還占據(jù)一定面積。在

14、LSI中,當(dāng)一層布線無法保證實(shí)現(xiàn)元件之間的必要聯(lián)接時(shí),普遍使用多層布線,如圖所示。鋁條壓焊點(diǎn)電極要有合理分布,應(yīng)符合引出腳排列。保證元件的對稱性參數(shù)要求相互一致的元件,應(yīng)放在鄰近的區(qū)域。幾何結(jié)構(gòu)盡可能對稱,不能只考慮走線方便而破壞對稱性。接地孔盡可能開大些凡需接地的發(fā)射極、電阻等,不能只靠在隔離槽上開的接觸孔接地,要盡可能讓地線直接通過該處。接地線盡可能地沿隔離槽走線。接電源的引線應(yīng)短而寬,接Vcc的電源孔應(yīng)盡可能開大些。集電極等擴(kuò)磷孔應(yīng)比其它接觸孔大。鋁條適當(dāng)蓋住接觸孔(一般每邊復(fù)蓋2m),在位置空的地方可多復(fù)蓋一些,走線太緊時(shí),也可只復(fù)蓋一邊。為了減小版面同時(shí)又使走線方便、布局合理,各電阻

15、的形狀可以靈活多樣,小電阻可用隱埋電阻。各管電極位置可以平放或立放。凡是可能,所設(shè)計(jì)的電路應(yīng)留有適當(dāng)?shù)倪^載能力,并避免使用易損壞的元件。壓焊塊的數(shù)目以及排列順序應(yīng)該與外殼引出腳排列相符合,電極分布應(yīng)均勻。確定光刻的基本尺寸。根據(jù)工藝水平和光刻精度定出圖形及各個(gè)擴(kuò)散間距的最小尺寸,其中最關(guān)鍵的是發(fā)射極接觸孔的尺寸和套刻間距。集成晶體管是由一系列相互套合的圖形所組成,其中最小的圖形是發(fā)射極接觸孔的寬度,所以往往選用設(shè)計(jì)規(guī)則中的最小圖形尺寸作為發(fā)射接觸孔。其它圖形都是在此基礎(chǔ)上考慮圖形間的最小間距面進(jìn)行逐步套合、放大。最小圖形尺寸受到掩膜對中容差,在擴(kuò)散過程中的橫向擴(kuò)散、耗盡層擴(kuò)展等多種因素的限制。

16、如果最小圖形尺寸取得過小,則會使成品率下降。如取得過大,則會使芯片面積增大,使電路性能和成本都受到影響。所以選取最小圖形尺寸應(yīng)切實(shí)根據(jù)生產(chǎn)上具體光刻、制版設(shè)備的精度,操作人員的熟練程度以及具體工藝條件來確定。在一定的工藝水平下,版圖上光刻基本尺寸放得越寬,則版圖面積越大,瞬態(tài)特性因寄生電容大而受到影響。如尺寸扣得越緊,則為光刻套刻帶來困難,光刻質(zhì)量越難保證。這兩種情況都會影響成品率。通常是在保證電路性能的前提下適當(dāng)放寬尺寸。第 2 章 二輸入與非門2.1設(shè)計(jì)方法過程1、 打開VMware Workstation進(jìn)入cadence軟件,用icfb打開calibre。A、 建庫filenewlib

17、rary新庫命名為nand,點(diǎn)擊OKB、 選擇工藝庫為新庫的類型,點(diǎn)擊OK,此時(shí)我們的庫就建好了。C、 在所建的庫中新建一個(gè)cellview。新建cellview步驟:filenewcellview2、 繪制版圖,利用彈出窗口中左邊的工具繪制出合適的版圖,并考慮匹配問題,器件寬長比問題等。2.2 設(shè)計(jì)內(nèi)容2.2.1 設(shè)計(jì)原理圖CMOS與非門的原理圖如下,由兩個(gè)pmos并聯(lián)并且串上兩個(gè)nmos的串連,構(gòu)成一個(gè)與非門:2.2.2 版圖實(shí)現(xiàn)畫出上述晶體管對應(yīng)的版圖,并要求畫出的版圖在電學(xué)上,物理幾何上,以及功能一致性上正確,注意工藝的最小線寬或者最小的距離要求,在版圖的布局中要注意布局的要求,盡量能

18、夠減小面積,如果是大型的電路中的一個(gè)模塊的話,則要綜合考慮引線的布局。版圖如下:第 3 章 jk觸發(fā)器的設(shè)計(jì)3.1電路圖的設(shè)計(jì)原理觸發(fā)器:具有記憶功能的基本邏輯電路,能存儲二進(jìn)制信息(數(shù)字信息)。觸發(fā)器有三個(gè)基本特性:(1)有兩個(gè)穩(wěn)態(tài),可分別表示二進(jìn)制數(shù)碼0和1,無外觸發(fā)時(shí)可維持穩(wěn)態(tài);(2)外觸發(fā)下,兩個(gè)穩(wěn)態(tài)可相互轉(zhuǎn)換(稱翻轉(zhuǎn)),已轉(zhuǎn)換的穩(wěn)定狀態(tài)可長期保持下來,這就使得觸發(fā)器能夠記憶二進(jìn)制信息,常用作二進(jìn)制存儲單元。3.1.1特征表與特征方程3.1.2狀態(tài)轉(zhuǎn)換圖3.2 版圖設(shè)計(jì)第4章 D觸發(fā)器4.1鐘控D觸發(fā)器簡單的鐘控D觸發(fā)器的邏輯電路如圖5.4.1所示。它也是在基本的RS觸發(fā)器的基礎(chǔ)上發(fā)展

19、而來的。D觸發(fā)器只有一個(gè)數(shù)據(jù)端。下面結(jié)合其電路結(jié)構(gòu)分析其工作原理。當(dāng)時(shí)鐘信號CP = 0時(shí),經(jīng)G3和G4與非門后,得、,所以D觸發(fā)器得邏輯狀態(tài)保持不變。 當(dāng)時(shí)鐘信號CP = 1時(shí),經(jīng)G3和G4與非門后,得、,代入基本RS觸發(fā)器得特性方程可得: (5.4.1)上式即為D觸發(fā)器特性方程,根據(jù)基本RS觸發(fā)器約束條件: 所以鐘控D觸發(fā)器輸入端沒有約束條件得限制。從式(5.4.1)的特性方程可以看出其工作得特點(diǎn)為:CP = 0時(shí),觸發(fā)器狀態(tài)保持不變;CP = 1時(shí),觸發(fā)器的輸出端接收輸入端D的數(shù)據(jù),保存在輸出端。根據(jù)這一特性可以作出其狀態(tài)圖如圖5.4.2所示,其邏輯狀態(tài)轉(zhuǎn)移真值表如表5.4.1所示。4.1.1特征表與特征方程 (5.4.1)4.1.2狀態(tài)轉(zhuǎn)換圖與時(shí)序圖4.2 鐘控D觸發(fā)器版圖繪制第5 章課程設(shè)計(jì)總結(jié)這次版圖設(shè)計(jì)課程讓我受益匪淺,首先我對于D觸發(fā)器的工作原理有進(jìn)一步理解。同時(shí)從D觸發(fā)器版圖設(shè)計(jì)中,我對于設(shè)計(jì)規(guī)則更加熟悉,對于設(shè)計(jì)版圖的一些技巧以及快捷鍵使用更加熟練,進(jìn)一步加深熟悉設(shè)計(jì)規(guī)則中應(yīng)該注意到的一些地方。在這次最大的收獲還是提高自己的動(dòng)手能力,完全有自己完成電路圖到版圖的設(shè)計(jì),

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論