計算機(jī)電路基礎(chǔ)觸發(fā)器和時序邏輯電路PPT課件_第1頁
計算機(jī)電路基礎(chǔ)觸發(fā)器和時序邏輯電路PPT課件_第2頁
計算機(jī)電路基礎(chǔ)觸發(fā)器和時序邏輯電路PPT課件_第3頁
計算機(jī)電路基礎(chǔ)觸發(fā)器和時序邏輯電路PPT課件_第4頁
計算機(jī)電路基礎(chǔ)觸發(fā)器和時序邏輯電路PPT課件_第5頁
已閱讀5頁,還剩75頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、教學(xué)提示:組合電路的輸出狀態(tài)完全是由某一時刻的輸入狀態(tài)而定,與電路的原狀態(tài)無關(guān)。因此組合電路不具有記憶功能。在數(shù)字系統(tǒng)中,不僅需要邏輯運算的電路,還需要將電路將有關(guān)的信號和結(jié)果保留下來.即具有記憶功能的時序邏輯電路。教學(xué)目標(biāo):(1)掌握RS觸發(fā)器、主從RS觸發(fā)器、D觸發(fā)器、JK觸發(fā)器的邏輯功能;(2)理解計數(shù)器和寄存器的工作原理;(3)掌握施密特觸發(fā)器的工作原理;(4)了解555定時器的工作原理和應(yīng)用。第1頁/共80頁時序邏輯電路:組成的組合邏輯電路的特點:是輸出信號隨著輸入信號的改變而改變。為了連續(xù)運算和控制等需要,還要將有關(guān)的運算結(jié)果及其信號內(nèi)容(代碼)保存起來,這就需要有記憶功能的時序邏

2、輯電路。時序邏輯電路的輸出狀態(tài)不僅決定于當(dāng)時的輸入狀態(tài),而且還與電路的原始狀態(tài)有關(guān),即有記憶的功能。時序邏輯電路的基本邏輯單元是各種類型的觸發(fā)器。觸發(fā)器是一種具有“0”和“1”兩種穩(wěn)定狀態(tài)的電路,分別代表了觸發(fā)器中所儲存的兩個代碼。觸發(fā)器是一個能存放一位二進(jìn)制代碼的存儲單元。第2頁/共80頁10.1 觸 發(fā) 器 觸發(fā)器的分類:按邏輯功能: RS觸發(fā)器、JK觸發(fā)器、T(T)觸發(fā)器、D觸發(fā)器等;按其穩(wěn)定工作狀態(tài); 雙穩(wěn)態(tài)觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器、無穩(wěn)態(tài) (多諧振蕩器)等?;綬S觸發(fā)器 1. 基本RS觸發(fā)器組成: 1).由兩個與非門構(gòu)成如下圖10.1(a) .基本RS觸發(fā)器的邏輯符號如下圖10.1(b

3、)所示,其中 輸入端引線靠近方框的小圓圈表示負(fù)脈沖有效。 第3頁/共80頁圖 10.12)觸發(fā)器狀態(tài)第4頁/共80頁2.基本RS觸發(fā)器的工作原理第5頁/共80頁3.邏輯狀態(tài)表: 表10.1 4.基本RS觸發(fā)器的工作波形如下圖10.2所示.第6頁/共80頁 5.應(yīng)用. 圖10.3 -4位二進(jìn)制數(shù)碼寄存器。 有兩個控制信號:清零信號CR低電平有效;置數(shù)控制信號LD高電平有效。 D0D3為二進(jìn)制數(shù)碼, 從Q0Q3寄存器輸出。CR加低電平,寄存器Q端置0,則CR處于高電平。置數(shù)時,置數(shù)控制信號LD給高電平,接收D0D3二進(jìn)制數(shù)碼并使基本RS觸發(fā)器做相應(yīng)的翻轉(zhuǎn)。第7頁/共80頁同步觸發(fā)器要求觸發(fā)器按一個

4、信號同時動作,這個信號稱為同步信號.同步信號是受外加的時鐘脈沖CP控制。觸發(fā)器的狀態(tài)何時發(fā)生翻轉(zhuǎn),是受時鐘脈沖CP的控制,而翻轉(zhuǎn)成何種狀態(tài),則取決于各自觸發(fā)器的輸入信號。 受時鐘控制同步工作的觸發(fā)器,稱為同步觸發(fā)器.1.同步RS觸發(fā)器 (1)電路組成與符號電路如圖10.4(a)、 邏輯符號圖10.4(b)所示。同步RS觸發(fā)器由與非門G1和G2組成基本RS觸發(fā)器,由G3和G4組成輸入的控制門電路,輸入信號R和S均為高電平有效。第8頁/共80頁圖 10.4第9頁/共80頁(2)邏輯表達(dá)式:從電路邏輯圖中寫出邏輯表達(dá)式:式中,等號右邊的Q和左邊的Q其含意是不同的。等號右邊的Q表明在每一個同步脈沖來之

5、前觸發(fā)器的狀態(tài); 等號左邊的Q則表明在每一個同步脈沖來之后觸發(fā)器新的狀態(tài)。為了區(qū)分兩者,前者Q用Qn表示,稱為觸發(fā)器現(xiàn)態(tài); 后者Q用Qn+1表示,稱為次態(tài)。第10頁/共80頁(3).工作原理第11頁/共80頁由上可得出同步RS觸發(fā)器狀態(tài)轉(zhuǎn)換真值表如表10.2第12頁/共80頁由表中可寫出同步RS觸發(fā)器的邏輯功能表達(dá)式第13頁/共80頁同步RS觸發(fā)器的狀態(tài)如表10.3所示,工作波形如圖10.5所示。 第14頁/共80頁2.同步D觸發(fā)器(1) 電路的組成 和符號(2)工作原理分析可知,同步脈沖CP把輸入端D的狀態(tài)傳送到輸出端Q。第15頁/共80頁 (3)列出同步D觸發(fā)器的狀態(tài)轉(zhuǎn)換真值表,如表10.

6、4所示。第16頁/共80頁(4)同步D觸發(fā)器工作的波形如圖10.7所示。第17頁/共80頁 主從觸發(fā)器 1.主從RS觸發(fā)器 (1)主從RS觸發(fā)器組成 右圖10.10:由兩個同步RS觸發(fā)器組成。G5G8門構(gòu)成主觸發(fā)器,G1G4門構(gòu)成從觸發(fā)器,CP直接加到主觸發(fā)器,同步的時鐘脈沖經(jīng)過G9非門后,加到從觸發(fā)器,兩個觸發(fā)器的脈沖是互補(bǔ)的。圖 10.10第18頁/共80頁 (2).工作原理由此可知:在CP=1的期間,主觸發(fā)器僅接收R和S輸入信號,置成相應(yīng)的狀態(tài),從RS觸發(fā)器狀態(tài)不變。只有當(dāng)CP出現(xiàn)負(fù)脈沖(下降沿)到來時,從觸發(fā)器按照主觸發(fā)器的狀態(tài),輸出端做相應(yīng)翻轉(zhuǎn)。這樣的觸發(fā)翻轉(zhuǎn)稱為下降沿觸發(fā)。第19頁

7、/共80頁 主從觸發(fā)器狀態(tài)僅取決于CP下降沿到來前的R、S的狀態(tài)。因此,在其他任何時候輸入信號R和S都不會直接影響到輸出端Q和的狀態(tài),有效地控制了觸發(fā)器的翻轉(zhuǎn)。 (3).主從RS觸發(fā)器的工作的波形如下圖(a),邏輯符號如下圖(b)。第20頁/共80頁(4)主從RS觸發(fā)器的狀態(tài)特性 第21頁/共80頁2.主從JK觸發(fā)器電路如圖10.12。主從JK觸發(fā)器是在主從RS觸發(fā)器的基礎(chǔ)上,把輸出端的兩個狀態(tài)作為一對附加控制信號引回到輸入端而構(gòu)成的。CP接在主觸發(fā)器,CP取反后加到觸發(fā)器。 輸入端J 稱為置位端, K 稱為復(fù)位端。(1)工作原理觸發(fā)器的工作過程四種情況:圖 10.12第22頁/共80頁第23

8、頁/共80頁圖 10.12第24頁/共80頁第25頁/共80頁圖 10.12第26頁/共80頁第27頁/共80頁 結(jié)論:在J=K=1時候,來一個時鐘脈沖,使JK觸發(fā)器翻轉(zhuǎn)一次。觸發(fā)器具有計數(shù)功能。用邏輯關(guān)系可表示為主從JK觸發(fā)器在J=K=1時的工作波形,如圖10.13所示。nnQQ1第28頁/共80頁 (2) 邏輯狀態(tài)表第29頁/共80頁10.2 計 數(shù) 器記憶脈沖個數(shù)叫計數(shù),實現(xiàn)計數(shù)操作的電路稱為計數(shù)器。計數(shù)器還可以進(jìn)行定時、分頻和產(chǎn)生脈沖序列等。計數(shù)器的種類:按照時鐘輸入方式,可分為同步計數(shù)器和異步計數(shù)器;按照計數(shù)方式,可分為加法、減法和可逆計數(shù)器;按照計數(shù)長度,可分為二進(jìn)制、十進(jìn)制和N進(jìn)

9、制計數(shù)器。1.同步二進(jìn)制加法計數(shù)器1)電路結(jié)構(gòu) 當(dāng)J=K=1時,主從JK觸發(fā)器具有計數(shù)功能。每一個主從JK觸發(fā)器可以計一位二進(jìn)制數(shù),因此若用4個JK觸發(fā)器,可以對16個脈沖進(jìn)行計數(shù)。圖10.15中是一個同步4位二進(jìn)制加法計數(shù)器電路。第30頁/共80頁 4個JK觸發(fā)器(F0F3)組成,接同一個計數(shù)脈沖CP上,時鐘方程為:CP0 = CP1 = CP2 = CP3 = CP 各個觸發(fā)器的驅(qū)動信號分別為(稱為電路的驅(qū)動方程) J0 = K0 =1 J1 = K1 = Q0 J2 = K2 = Q0 Q1 J3 = K3 = Q0 Q1 Q2 (10-9)CP圖10.15第31頁/共80頁 2)特征方

10、程和輸出方程第32頁/共80頁 3).4位二進(jìn)制加法計數(shù)器狀態(tài)表 第33頁/共80頁 4)計數(shù)器時序圖。各位觸發(fā)器的時鐘脈沖輸入端接到同一個計數(shù)脈沖CP上,各位觸發(fā)器的翻轉(zhuǎn)都是同步的,稱為同步加法計數(shù)器。圖10.16為該電路計數(shù)器的時序。第34頁/共80頁2.異步二進(jìn)制加法計數(shù)器圖10.17,是由4個JK觸發(fā)器(F0F3)組成,所有的J、K懸空,處在計數(shù)狀態(tài)。由F0觸發(fā)器的CP輸入端輸入計數(shù)脈沖,從F0觸發(fā)器的輸出Q0作為第二個觸發(fā)器F1的CP輸入,移次類推。4個JK觸發(fā)器的輸出端(Q0Q3)為4位二進(jìn)制計數(shù)器計數(shù)鏈輸出,在開始計數(shù)前,在(F0F3)觸發(fā)器的置“0”端上加一負(fù)脈沖,給(F0F3

11、)觸發(fā)器清零。第35頁/共80頁 對于每一個計數(shù)脈沖CP,都是從最低位的觸發(fā)器開始翻轉(zhuǎn)一次,而高位的觸發(fā)器要在它相鄰低位觸發(fā)器從“1”翻轉(zhuǎn)為“0”時才翻轉(zhuǎn)。觸發(fā)器狀態(tài)的翻轉(zhuǎn)是從低位向高位有先有后的,所以稱為異步。 如果從每位的輸出端Q作為信號引出,不難看出觸發(fā)器的輸出(Q0Q3)分別是其輸入脈沖信號頻率的2分頻、4分頻、8分頻、16分頻。因此,可以利用電路結(jié)構(gòu),實現(xiàn)分頻功能。第36頁/共80頁十進(jìn)制計數(shù)器常用的是8421編碼十進(jìn)制計數(shù)器,用4個JK觸發(fā)器來實現(xiàn),形成16種狀態(tài),取其中10種(00001001)表示09數(shù)字,而對10101111棄之不用。 1. 圖10.18所示為一個8421碼的

12、同步十進(jìn)制計數(shù)器。電路中4個JK觸發(fā)器,直接使用置0端清零,計數(shù)脈沖加在所有觸發(fā)器的CP輸入端,計數(shù)數(shù)碼由各觸發(fā)器的(Q0Q3)端輸出。觸發(fā)器的時鐘方程為CP0 = CP1 = CP2 = CP3 = CP圖10.18第37頁/共80頁2.電路狀態(tài)方程: 第38頁/共80頁3.狀態(tài)轉(zhuǎn)移表:從Q3nQ2n Q1n Q0n = 0000開始,依次代入式(10-13)進(jìn)行計算,得出同步十進(jìn)制計數(shù)器的狀態(tài)轉(zhuǎn)移表如表10.8所示。表表 1 10 0. .8 8 同同步步十十進(jìn)進(jìn)制制計計數(shù)數(shù)器器的的狀狀態(tài)態(tài)轉(zhuǎn)轉(zhuǎn)移移表表 CP 序序號號 Q3n Q2n Q1n Q0n Q3n+1 Q2n+1 Q1n+1 Q

13、0n+1 輸輸出出 Z 0 0 0 0 0 0 0 0 1 0 1 0 0 0 1 0 0 1 0 0 2 0 0 1 0 0 0 1 1 0 3 0 0 1 1 0 1 0 0 0 4 0 1 0 0 0 1 0 1 0 5 0 1 0 1 0 1 1 0 0 6 0 1 1 0 0 1 1 1 0 7 0 1 1 1 1 0 0 0 0 8 1 0 0 0 1 0 0 1 0 9 1 0 0 1 1 0 1 0 1 10 1 0 1 0 1 0 1 1 0 11 1 0 1 1 1 1 0 0 1 12 1 1 0 0 1 1 0 1 0 13 1 1 0 1 1 1 1 0 1 14 1

14、 1 1 0 1 1 1 1 0 15 1 1 1 1 0 0 0 0 1 第39頁/共80頁4.電路的工作波形如圖10.19所示。 第40頁/共80頁集成計數(shù)器: 以74LS1614位二進(jìn)制加法計數(shù)器為例說明其功能和典型應(yīng)用。一. 74LS161集成電路管腳圖:下圖10.20所示第41頁/共80頁二.邏輯電路圖:圖10.21。第42頁/共80頁第43頁/共80頁三.控制端功能第44頁/共80頁第45頁/共80頁四.計數(shù)功能見表10.9第46頁/共80頁五.基本應(yīng)用第47頁/共80頁10.3 寄 存 器寄存器主要是由觸發(fā)器組成,一個觸發(fā)器可以存放一位二進(jìn)制代碼,所以要存放n位二進(jìn)制代碼,寄存器

15、就需要用n個觸發(fā)器。寄存器常分為:數(shù)碼寄存器和移位寄存器。數(shù)碼寄存器數(shù)碼寄存器只具有接收數(shù)碼和清除原有數(shù)碼的功能。圖10.23是74LS175的邏輯電路圖: - 由4個D觸發(fā)器組成的4位數(shù)碼寄存器。在寄存數(shù)碼前,必須先復(fù)位(清零),使四個D觸發(fā)器全處于0態(tài)。 在CP接收脈沖上升沿作用下,D0、D 1、D 2和D 3數(shù)據(jù)被并行 存入寄存器。寄存的數(shù)據(jù)從Q0、Q1、Q2和Q3上并行輸出。第48頁/共80頁74LS175的功能如表10.10所示。第49頁/共80頁移位寄存器移位是指在移位命令下,寄存器中各位的內(nèi)容依次向左或向右單向移動。能執(zhí)行移位操作的寄存器稱為移位寄存器。移位寄存器又分為單向移位寄

16、存器和雙向移位寄存器。 1.單向移位寄存器觸發(fā)器前級的輸出端接到下一級的信號輸入端,若干個觸發(fā)器依次如此串行連接,就可構(gòu)成一個移位寄存器。圖10.24是一個4位移位寄存器.在CP脈沖作用下數(shù)碼是向右移位寄存,稱為右向移位寄存器。第50頁/共80頁圖10.24第51頁/共80頁下圖10.25所示的為輸入數(shù)碼D0D1D2D3=1101的移位波形。第52頁/共80頁2.雙向移位寄存器數(shù)據(jù)能向左、右邊逐位移位的移位寄存器稱為雙向移位寄存器。圖10.26是用4個D觸發(fā)器組成的雙向移位寄存器。每一個觸發(fā)器的數(shù)據(jù)輸入端D是和移向轉(zhuǎn)換控制的與或非門(G0G3)輸出端相連接。移向轉(zhuǎn)換控制的與或非門是由控制門S的

17、狀態(tài)決定移位的方向。當(dāng)S=1時,右向移位寄存;當(dāng)S=0時,左向移位寄存。第53頁/共80頁第54頁/共80頁第55頁/共80頁10.4 脈沖波形的產(chǎn)生與變換數(shù)字電路中采用兩種方法獲得脈沖波形: 一.利用脈沖振蕩器直接產(chǎn)生所需的脈沖波形; 二.利用脈沖整形電路,把已有的波形變換成所需的脈沖波形.矩形脈沖信號1.矩形脈沖的參數(shù)。矩形脈沖波形如圖10.29。(1).脈沖周期T 是指在周期性重復(fù)的脈沖序列中, 兩個相鄰脈沖間的時間間隔。 (2).脈沖幅度Um 是指脈沖信號電壓最大的變化量。 (3). 脈沖寬度TW 是指脈沖前后沿0.5Um處的時間間隔。圖10.29第56頁/共80頁(4)上升時間tr是

18、指脈沖前沿從0.1Um上升到0.9Um所需的時間。(5)下降時間tf是指脈沖后沿從0.9Um下降到0.1Um所需的時間。(6)脈寬比脈沖信號的寬度TW與其周期T的比稱為脈寬比,用 TW / T表示,亦稱為占空比。第57頁/共80頁多諧振蕩器振蕩電路只要參數(shù)合適,電路自身能產(chǎn)生一定頻率和幅值的矩形脈沖信號,這種電路稱為多諧振蕩器。由于多諧振蕩器在工作時不存在穩(wěn)定狀態(tài),又稱為無穩(wěn)態(tài)電路。1.電路的組成1). 特點: 第一:電路中含有能產(chǎn)生高、低電平的開關(guān)器件.如門電路、電壓比較器等; 第二:電路中都具有反饋網(wǎng)絡(luò).將輸出信號電壓反饋給開關(guān)器件使之改變輸出狀態(tài); 第三:電路中還具有定時環(huán)節(jié).利用RC電

19、路的充放電特性,改變開關(guān)器件 兩種狀態(tài)的時間,實現(xiàn)延時,可獲得所需的脈沖信號的振蕩頻率。第58頁/共80頁2).由兩個TTL與非門電路和RC組成的多諧振蕩器。 從圖10.30中看到電容C構(gòu)成了正反饋網(wǎng)絡(luò),RC是電路的定時元件。2.工作原理1)第一個暫穩(wěn)態(tài)過程 設(shè)G1處于導(dǎo)通(開)的狀態(tài),有: u01為低電平(0.3V)G2處于關(guān)的狀態(tài), u02為高電平(3.6V)。這時電容處于放電狀態(tài)。 R、C與TTL內(nèi)電路的連接 如圖10.31(a). 電容放電導(dǎo)致G1輸入端電壓ui逐 漸下降。當(dāng)ui的電壓低于閥值電 壓UTH(1.4V)時,電路產(chǎn)生正反饋過程:圖 10.30圖 10.3(a)第59頁/共8

20、0頁正反饋使G1截止,而G2導(dǎo)通,振蕩器進(jìn)入了G1關(guān)、G2開的第一個暫穩(wěn)態(tài)過程。這一過程中: u02的電壓從3.6V下跳至0.3V(下跳3.3V),但電容兩端電壓不能突變,u02的下跳反映在輸入端電壓ui上,ui從閥值電壓UTH(1.4V)也要下跳3.3V, 所以 ui(0+)=1.4V-3.3V = -1.9V2)第一個暫穩(wěn)態(tài)過程u01通過電阻R向電容C充電,如圖10.31(b)所示。電容C上的充電則是從ui(0+) = -1.9V 開始,以指數(shù)式上升直至ui=閥值電壓UTH(1.4V),正反饋使G1開、G2關(guān),振蕩器進(jìn)入了第二個暫穩(wěn)態(tài)過程。這時候,u01 從3.6V下跳至0.3V,u02

21、從0.3V上跳到3.6V(上跳3.3V)。所以 ui(0+)= 1.4 V + 3.3 V = 4.7 V , 上跳到4.7V。隨之又開始電容放電,反復(fù)上述的兩個暫穩(wěn)態(tài)過程,振蕩的波形如圖10.32所示。圖10.31(b)第60頁/共80頁3.振蕩的波形如下圖10.32所示。第61頁/共80頁4.主要參數(shù)第62頁/共80頁單穩(wěn)態(tài)觸發(fā)器 三個特點:(1).電路有一個穩(wěn)定狀態(tài)和一個暫穩(wěn)定狀態(tài);(2).在外來脈沖作用下,電路能從穩(wěn)態(tài)翻轉(zhuǎn)到暫穩(wěn)態(tài);(3).暫穩(wěn)態(tài)是一個不能保持的狀態(tài). 故稱為單穩(wěn)態(tài)觸發(fā)器。單穩(wěn)態(tài)觸發(fā)器的電路結(jié)構(gòu)有微分型和積分型兩種類型.本節(jié)分析微分型單穩(wěn)態(tài)觸發(fā)器有多種電路,圖10.33

22、(a)由兩個或非門G 1和G 2構(gòu)成,R和C組成微分定時電路。圖10.33(b)所示是單穩(wěn)態(tài)觸發(fā)器通用邏輯符號。圖 10.33第63頁/共80頁1.工作原理(1)無觸發(fā)信號ui=0時,電路處于穩(wěn)態(tài)G2門輸入端經(jīng)電阻R與電源UDD相連接,為高電位,uo2低電位。 而ui=0,G1門的兩個輸入端均為低電平,uo1高電位。這時電容C上的 電壓近似為零。電路處于穩(wěn)定狀態(tài)。 (2)外加觸發(fā)信號,電路由穩(wěn)態(tài)翻轉(zhuǎn)為暫穩(wěn)態(tài)當(dāng)t1時,外加正跳變觸發(fā)信號ui,uo1由高電平跳到低電平,經(jīng)電容C 藕合,u1電壓由高點位下跳到低電位,uo2為高電平。Uo2的高電位接至G1門的輸入端,導(dǎo)致正反饋:使G1的導(dǎo)通,G2的截

23、止。此時把外加觸發(fā)信號ui撤除,由于uo2的高電位和G1門的或邏輯關(guān)系,使G1門輸出端維持低電位。電路由穩(wěn)態(tài)翻轉(zhuǎn)為暫穩(wěn)態(tài)。第64頁/共80頁(3)通過對電容的充電,使電路返回到穩(wěn)態(tài): 由于uo1為低電平,正電源+UDD通過R對電容C充電,充電回路為+UDD RC u o1 地。u 1隨C的充電而上升。在t 2時刻,u 1升高到G2的閥值電壓UTH時,G 2門的uo2從高電位下跳到低電位。這時,G1門的兩個輸入端均為低電位,G1門迅速截止,G2門很快導(dǎo)通。所以電路由暫穩(wěn)態(tài)自動返回到穩(wěn)態(tài)。(4)恢復(fù)到穩(wěn)態(tài): 暫穩(wěn)態(tài)結(jié)束,電容將通過電阻R放電,使電容上的電壓恢復(fù)到穩(wěn)態(tài)時的初始值。電路各點的工作波形如

24、右圖10.34所示。第65頁/共80頁第66頁/共80頁第67頁/共80頁施密特觸發(fā)器特點:把輸入脈沖波形整形成適合于數(shù)字電路的矩形脈沖,有很強(qiáng)的抗干擾能力。1.電路組成由兩級CMOS反相器構(gòu)成的施密特觸發(fā)器,如圖10.35(a).圖(b)為其邏輯符號。圖中u i通R1和R2分壓來控制G1門的狀態(tài)。假定反相器的閥值電壓UTH =UDD/2,R1 R2,輸入信號ui設(shè)為三角波。據(jù)疊加定理: u1 = (10-20)21iO1212RRuuRRRR圖10.35第68頁/共80頁2.工作過程:(結(jié)合圖10.36(a)和(b) 波形和曲線,理解其工作狀態(tài))1).當(dāng)ui=0時,G1門截止,輸出高電位uO

25、1=UDD;G2門導(dǎo)通,輸出uo=0為低電位。2).當(dāng)ui上升時,據(jù)式(10-20),G1門電壓u1也隨之上升。只要在u1UTH,電路的狀態(tài)就維持在uo =UDD不變。5).當(dāng)ui上升到最大后開始下降到u1=UTH時,電路又會產(chǎn)生如下正反饋過程:使G1門截止,G2門導(dǎo)通,電路的狀態(tài)轉(zhuǎn)換為uo= 0。此時的輸入信號ui的電壓值為施密特觸發(fā)器下降時的轉(zhuǎn)換電壓,稱為負(fù)向轉(zhuǎn)換電壓,用UT-表示。 式據(jù)(10-20 、21),有 (10-21)據(jù)前設(shè)定UTH =UDD/2代入上式,可求得負(fù)向轉(zhuǎn)換電壓UT- : 只要能滿足輸入信號ui的電壓值小于UT-,施密特觸發(fā)器就會穩(wěn)定在uo = 0的狀態(tài)上。第72頁/共80頁 3.工作特點:第一.有兩個穩(wěn)定狀態(tài),兩個穩(wěn)態(tài)都必須靠觸發(fā)信號來維持。第二.兩個穩(wěn)態(tài)的翻轉(zhuǎn)必需由外信號的觸發(fā)電壓決定:當(dāng)觸發(fā)信號大于UT+ 時,施密特觸發(fā)器從低電平轉(zhuǎn)為高電平;當(dāng)觸發(fā)信號小于UT-時,施密特觸發(fā)器從高電平轉(zhuǎn)為低電平。一般有UT+ UT - ,通常稱UT + 為上限觸發(fā)電壓,UT-為下限觸發(fā)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論