第6章 組合邏輯電路_第1頁(yè)
第6章 組合邏輯電路_第2頁(yè)
第6章 組合邏輯電路_第3頁(yè)
第6章 組合邏輯電路_第4頁(yè)
第6章 組合邏輯電路_第5頁(yè)
已閱讀5頁(yè),還剩56頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、電子技術(shù)基礎(chǔ)電子技術(shù)基礎(chǔ)電子技術(shù)基礎(chǔ)本章要求本章要求組合邏輯電路的基本概念;組合邏輯電路的基本概念;掌握掌握組合邏輯電路的分析方法和設(shè)計(jì)方組合邏輯電路的分析方法和設(shè)計(jì)方法;法;理解理解全加器、譯碼器、編碼器、數(shù)全加器、譯碼器、編碼器、數(shù)據(jù)選擇器、數(shù)據(jù)比較器等基本組合邏輯據(jù)選擇器、數(shù)據(jù)比較器等基本組合邏輯部件的概念和功能。部件的概念和功能。掌握掌握計(jì)算機(jī)中常用計(jì)算機(jī)中常用集成邏輯部件的功能和應(yīng)用。集成邏輯部件的功能和應(yīng)用。電子技術(shù)基礎(chǔ)數(shù)字電路就結(jié)構(gòu)和工作原理而言,可分為:數(shù)字電路就結(jié)構(gòu)和工作原理而言,可分為:組合邏輯電路組合邏輯電路時(shí)序邏輯電路時(shí)序邏輯電路無(wú)記憶元件無(wú)記憶元件有記憶元件有記憶元件

2、組合邏輯電路定義:任意時(shí)刻的輸出狀態(tài)只決定組合邏輯電路定義:任意時(shí)刻的輸出狀態(tài)只決定于該時(shí)刻的輸入狀態(tài),而與從前的狀態(tài)無(wú)關(guān)。于該時(shí)刻的輸入狀態(tài),而與從前的狀態(tài)無(wú)關(guān)。電子技術(shù)基礎(chǔ)特點(diǎn)特點(diǎn)(1)電路主要由各種門電路組)電路主要由各種門電路組成。成。(2)電路輸入變量組合一旦確)電路輸入變量組合一旦確定,輸出狀態(tài)便被唯一確定。定,輸出狀態(tài)便被唯一確定。(3)電路的輸出狀態(tài)不影響輸)電路的輸出狀態(tài)不影響輸入狀態(tài),電路的歷史狀態(tài)也不入狀態(tài),電路的歷史狀態(tài)也不影響輸出狀態(tài)。影響輸出狀態(tài)。(4)電路中不存在輸出端到輸)電路中不存在輸出端到輸入端的反饋通路。入端的反饋通路。三輸入表決器電路三輸入表決器電路組合

3、邏輯電路是指由各種門電路組合邏輯電路是指由各種門電路組合而成的邏輯電路。組合而成的邏輯電路。電子技術(shù)基礎(chǔ)X1X2X3:XnZ1Z2Z3:ZmZ1= f1(X1, X2, Xn)Z2= f2(X1, X2, Xn)Zm= fm(X1, X2, Xn)它們之間的關(guān)系是:它們之間的關(guān)系是:電子技術(shù)基礎(chǔ) 根據(jù)邏輯圖,根據(jù)邏輯圖,寫出寫出邏輯函數(shù)的表達(dá)式,然后列出邏輯函數(shù)的表達(dá)式,然后列出真值真值表表,經(jīng),經(jīng)卡諾圖卡諾圖化簡(jiǎn)變換后,得知電路功能。這個(gè)過(guò)程就是化簡(jiǎn)變換后,得知電路功能。這個(gè)過(guò)程就是組合邏輯電路的組合邏輯電路的分析分析。分析的目的:是為了確定電路的的邏輯功能。分析的目的:是為了確定電路的的邏

4、輯功能。電子技術(shù)基礎(chǔ)組合邏輯電路的分析是指根據(jù)給定的邏輯電路圖確定其邏輯功能。組合邏輯電路的分析是指根據(jù)給定的邏輯電路圖確定其邏輯功能。組合電路的分析步驟一般如下:組合電路的分析步驟一般如下:1. 根據(jù)邏輯電路圖,由輸入到輸出逐級(jí)推導(dǎo),得到輸出端的邏輯函數(shù)表達(dá)式;根據(jù)邏輯電路圖,由輸入到輸出逐級(jí)推導(dǎo),得到輸出端的邏輯函數(shù)表達(dá)式;2. 進(jìn)行化簡(jiǎn),得到簡(jiǎn)化表達(dá)式;進(jìn)行化簡(jiǎn),得到簡(jiǎn)化表達(dá)式;3. 列出真值表;列出真值表;4. 從真值表概括出邏輯功能;從真值表概括出邏輯功能;化簡(jiǎn)化簡(jiǎn)得出結(jié)論(邏輯功能)。得出結(jié)論(邏輯功能)。邏輯電路圖邏輯電路圖寫出邏輯表達(dá)式寫出邏輯表達(dá)式分析方法:分析方法:電子技術(shù)

5、基礎(chǔ)電子技術(shù)基礎(chǔ)同或邏輯功能同或邏輯功能電子技術(shù)基礎(chǔ)電子技術(shù)基礎(chǔ)S為異或邏輯,為異或邏輯,C為與邏輯。為與邏輯。電子技術(shù)基礎(chǔ)電子技術(shù)基礎(chǔ)電路功能分析:電路功能分析:數(shù)據(jù)選擇器數(shù)據(jù)選擇器電子技術(shù)基礎(chǔ)【解【解】(1)寫表達(dá)式:)寫表達(dá)式:(2)簡(jiǎn)化表達(dá)式:)簡(jiǎn)化表達(dá)式:【例例】試分析如圖所示邏輯電路的邏輯功能 電子技術(shù)基礎(chǔ) (3)列出真值表)列出真值表 (4)描述功能)描述功能 從真值表可以看出,當(dāng)輸入從真值表可以看出,當(dāng)輸入A、B、C中有中有2個(gè)或個(gè)或3個(gè)為個(gè)為1時(shí),輸出時(shí),輸出F為為1,否則輸出否則輸出F為為0。所以這個(gè)電路實(shí)際上是一種。所以這個(gè)電路實(shí)際上是一種3人表決用的組合電路:只人表決用

6、的組合電路:只要有要有2票或票或3票同意,表決就通過(guò)。票同意,表決就通過(guò)。 電子技術(shù)基礎(chǔ) 組合邏輯電路的設(shè)計(jì)是指根據(jù)給定的邏輯要求,設(shè)計(jì)出滿足功能且經(jīng)濟(jì)合理的邏組合邏輯電路的設(shè)計(jì)是指根據(jù)給定的邏輯要求,設(shè)計(jì)出滿足功能且經(jīng)濟(jì)合理的邏輯電路。輯電路。組合電路的設(shè)計(jì)步驟一般如下:組合電路的設(shè)計(jì)步驟一般如下:1. 將文字描述的邏輯問(wèn)題變換為真值表。通過(guò)對(duì)設(shè)計(jì)要求的仔細(xì)理解,明確哪將文字描述的邏輯問(wèn)題變換為真值表。通過(guò)對(duì)設(shè)計(jì)要求的仔細(xì)理解,明確哪些是輸入變量,哪些是輸出變量以及它們之間的相互關(guān)系,然后列出真值表;些是輸入變量,哪些是輸出變量以及它們之間的相互關(guān)系,然后列出真值表;2. 進(jìn)行函數(shù)化簡(jiǎn);進(jìn)行

7、函數(shù)化簡(jiǎn);3. 根據(jù)化簡(jiǎn)結(jié)果,選擇合適門電路,畫出邏輯電路圖。根據(jù)化簡(jiǎn)結(jié)果,選擇合適門電路,畫出邏輯電路圖。電子技術(shù)基礎(chǔ)組合邏輯電路的設(shè)計(jì)步驟組合邏輯電路的設(shè)計(jì)步驟 原則原則:最簡(jiǎn)(要求所用器件的種類和數(shù)量都盡可能最簡(jiǎn)(要求所用器件的種類和數(shù)量都盡可能 少,且器件之間的連線也最少少,且器件之間的連線也最少) )。 根據(jù)題意列真值表根據(jù)題意列真值表邏輯式邏輯式化簡(jiǎn)化簡(jiǎn)卡諾圖卡諾圖化簡(jiǎn)化簡(jiǎn)畫邏輯電路圖畫邏輯電路圖寫最簡(jiǎn)邏輯式寫最簡(jiǎn)邏輯式電子技術(shù)基礎(chǔ)電子技術(shù)基礎(chǔ)電子技術(shù)基礎(chǔ)電子技術(shù)基礎(chǔ)電子技術(shù)基礎(chǔ)電子技術(shù)基礎(chǔ) 試用與非門和反相器設(shè)計(jì)一個(gè)優(yōu)先排隊(duì)電路?;疖囉刑乜?、直試用與非門和反相器設(shè)計(jì)一個(gè)優(yōu)先排隊(duì)電

8、路?;疖囉刑乜?、直快和慢車。它們進(jìn)出站的優(yōu)先次序是:特快、直快、慢車,同一快和慢車。它們進(jìn)出站的優(yōu)先次序是:特快、直快、慢車,同一時(shí)刻只能有一列車進(jìn)出。時(shí)刻只能有一列車進(jìn)出。解:解:例例 當(dāng)特快當(dāng)特快A=1時(shí),無(wú)論直快時(shí),無(wú)論直快B,慢車,慢車C 為何值,為何值,LA=1,LB= LC=0;當(dāng)直快;當(dāng)直快B=1,且,且A= 0 時(shí),無(wú)論時(shí),無(wú)論C為何值,為何值,LB=1,LA =LC=0;當(dāng)慢車;當(dāng)慢車C=1,且,且A=B=0 時(shí),時(shí),LC=1,LA= LB=0。 3)根據(jù)題意,變換成與非形式)根據(jù)題意,變換成與非形式 ABC LA LB LC000 0 0 01 1 0 001 0 1 00

9、01 0 0 1經(jīng)過(guò)邏輯抽象,可列真值表:經(jīng)過(guò)邏輯抽象,可列真值表:2)寫出邏輯表達(dá)式。)寫出邏輯表達(dá)式。CBALBALALCBA,CBALBALALCBA,1)由題意進(jìn)行邏輯抽象。)由題意進(jìn)行邏輯抽象。 電子技術(shù)基礎(chǔ) 4)畫出邏輯電路圖。)畫出邏輯電路圖。CBALBALALCBA,BACBA A B C & 1 & LB 1 1 1 LC LA 電子技術(shù)基礎(chǔ)【例【例】用與非門設(shè)計(jì)一個(gè)舉重裁判表決電路。設(shè)舉重比賽有用與非門設(shè)計(jì)一個(gè)舉重裁判表決電路。設(shè)舉重比賽有3個(gè)裁判,一個(gè)主裁判個(gè)裁判,一個(gè)主裁判和兩個(gè)副裁判。認(rèn)為杠鈴?fù)耆吓e的裁決由每一個(gè)裁判按一下自己面前的按鈕來(lái)確和兩個(gè)副裁

10、判。認(rèn)為杠鈴?fù)耆吓e的裁決由每一個(gè)裁判按一下自己面前的按鈕來(lái)確定。只有當(dāng)兩個(gè)或兩個(gè)以上裁判判明成功,并且其中有一個(gè)為主裁判時(shí),表明成功定。只有當(dāng)兩個(gè)或兩個(gè)以上裁判判明成功,并且其中有一個(gè)為主裁判時(shí),表明成功的燈才亮。的燈才亮。 【解【解】(1)列真值表:)列真值表: 設(shè)主裁判為變量設(shè)主裁判為變量A,副裁判分別為變量,副裁判分別為變量B和和C,認(rèn)為杠鈴?fù)耆吓e,變量輸入為,認(rèn)為杠鈴?fù)耆吓e,變量輸入為1,否則為否則為0;表示成功與否的燈為;表示成功與否的燈為Y,燈亮為,燈亮為1,燈滅為,燈滅為0。根據(jù)邏輯要求真值表為。根據(jù)邏輯要求真值表為 電子技術(shù)基礎(chǔ)(2)函數(shù)化簡(jiǎn):)函數(shù)化簡(jiǎn):將函數(shù)變換如下將

11、函數(shù)變換如下 (3)畫邏輯電路:)畫邏輯電路: 電子技術(shù)基礎(chǔ) 6.4.1 加法器加法器6.4.2 編碼器編碼器6.4.3 譯碼器譯碼器6.4.4 數(shù)據(jù)選擇器數(shù)據(jù)選擇器6.4.5 數(shù)據(jù)比較器數(shù)據(jù)比較器電子技術(shù)基礎(chǔ)6.4.1 加法器加法器1半加器半加器 半加是指只對(duì)兩個(gè)一位二進(jìn)制數(shù)進(jìn)行加法的運(yùn)算。它是一種只考慮兩個(gè)加數(shù)本身,半加是指只對(duì)兩個(gè)一位二進(jìn)制數(shù)進(jìn)行加法的運(yùn)算。它是一種只考慮兩個(gè)加數(shù)本身,不考慮來(lái)自低位進(jìn)位的加法運(yùn)算。不考慮來(lái)自低位進(jìn)位的加法運(yùn)算。 BiAiBABASiiiii+ iiiBAC 電子技術(shù)基礎(chǔ)半加器的邏輯電路圖半加器的邏輯電路圖半加器符號(hào)半加器符號(hào)電子技術(shù)基礎(chǔ)2全加器全加器全加

12、是指在進(jìn)行加法運(yùn)算時(shí),不僅考慮加數(shù)和被加數(shù),還考慮低位來(lái)的進(jìn)位的一全加是指在進(jìn)行加法運(yùn)算時(shí),不僅考慮加數(shù)和被加數(shù),還考慮低位來(lái)的進(jìn)位的一種運(yùn)算。實(shí)現(xiàn)全加運(yùn)算的電路稱為全加器。種運(yùn)算。實(shí)現(xiàn)全加運(yùn)算的電路稱為全加器。 電子技術(shù)基礎(chǔ)1111-+iiiiiiiiiiiiiCBACBACBACBAS)()(1111-+iiiiiiiiiiCBCBACBCBA)()(11-+iiiiiiCBACBA1-iiiCBA1111-+iiiiiiiiiiiiiCBACBACBACBACiiiiBACAB+i-1 Ci-1電子技術(shù)基礎(chǔ) 全加器邏輯電路圖全加器邏輯電路圖 全加器符號(hào)全加器符號(hào)電子技術(shù)基礎(chǔ)3多位加法器多

13、位加法器 實(shí)際生活中,我們經(jīng)常要進(jìn)行的是多位數(shù)的加法,利用全加器可以實(shí)際生活中,我們經(jīng)常要進(jìn)行的是多位數(shù)的加法,利用全加器可以構(gòu)成多位二進(jìn)制加法器。按照進(jìn)位方式的不同,多位加法器可分為串行構(gòu)成多位二進(jìn)制加法器。按照進(jìn)位方式的不同,多位加法器可分為串行進(jìn)位加法器和并行進(jìn)位加法器。進(jìn)位加法器和并行進(jìn)位加法器。 電子技術(shù)基礎(chǔ)(1) 串行進(jìn)位加法器串行進(jìn)位加法器串行進(jìn)位加法器的運(yùn)算速度較低,隨著位數(shù)的增加,其速度會(huì)越來(lái)越低。串行進(jìn)位加法器的運(yùn)算速度較低,隨著位數(shù)的增加,其速度會(huì)越來(lái)越低。 電子技術(shù)基礎(chǔ)6.4.2 編碼器編碼器 編碼是指將編碼是指將特定含義的輸入信號(hào)特定含義的輸入信號(hào)轉(zhuǎn)換成二進(jìn)制代碼的過(guò)

14、程。實(shí)現(xiàn)編碼操作的電轉(zhuǎn)換成二進(jìn)制代碼的過(guò)程。實(shí)現(xiàn)編碼操作的電路稱為編碼器。路稱為編碼器。按照輸入信號(hào)的不同特點(diǎn)和要求,有二進(jìn)制編碼器、二按照輸入信號(hào)的不同特點(diǎn)和要求,有二進(jìn)制編碼器、二十進(jìn)制編碼器、優(yōu)先編十進(jìn)制編碼器、優(yōu)先編碼器等。碼器等。1二進(jìn)制編碼器二進(jìn)制編碼器 用用n位二進(jìn)制代碼對(duì)位二進(jìn)制代碼對(duì)N=2n個(gè)信號(hào)進(jìn)行編碼的電路叫個(gè)信號(hào)進(jìn)行編碼的電路叫做二進(jìn)制編碼器。以做二進(jìn)制編碼器。以4-2線編碼器為例,其示意框線編碼器為例,其示意框圖如圖所示,圖如圖所示,A0、A1、A2、A3代表四個(gè)需要被編代表四個(gè)需要被編碼的信號(hào),碼的信號(hào),F(xiàn)0、F1為其輸出代碼,根據(jù)編碼器的為其輸出代碼,根據(jù)編碼器的

15、邏輯功能要求,對(duì)每一信號(hào)進(jìn)行編碼,設(shè)高電平輸邏輯功能要求,對(duì)每一信號(hào)進(jìn)行編碼,設(shè)高電平輸入有效,則得到入有效,則得到4-2線編碼器功能表。線編碼器功能表。 A0A1A2A3編碼電路F0F0F1F1編碼器示意圖電子技術(shù)基礎(chǔ)4線線-2線編碼器真值表線編碼器真值表輸入端輸入端A0有效(高電平有效)時(shí),輸出結(jié)果為有效(高電平有效)時(shí),輸出結(jié)果為F1F0=00,當(dāng)當(dāng)A1有效時(shí),輸出結(jié)果為有效時(shí),輸出結(jié)果為F1F0=01,以此類推。,以此類推。電子技術(shù)基礎(chǔ)2優(yōu)先編碼器優(yōu)先編碼器 上述編碼器中,輸入信號(hào)是相互排斥的,如果允許幾個(gè)信號(hào)同時(shí)輸入,但電路只上述編碼器中,輸入信號(hào)是相互排斥的,如果允許幾個(gè)信號(hào)同時(shí)輸

16、入,但電路只對(duì)其中優(yōu)先級(jí)別最高的信號(hào)進(jìn)行編碼,這樣的電路叫做優(yōu)先編碼器。對(duì)其中優(yōu)先級(jí)別最高的信號(hào)進(jìn)行編碼,這樣的電路叫做優(yōu)先編碼器。 以以10-4線優(yōu)先編碼器線優(yōu)先編碼器74LS147有有I0 I9共十個(gè)輸入信號(hào),共十個(gè)輸入信號(hào),低電平有效低電平有效,根據(jù)公式,根據(jù)公式2nN=10, n=4, 因此輸出取因此輸出取4位二進(jìn)制碼進(jìn)行編碼,設(shè)輸出為位二進(jìn)制碼進(jìn)行編碼,設(shè)輸出為Y3 Y0 , I0 I9 中優(yōu)先級(jí)別高的貝齒優(yōu)先級(jí)別低的,中優(yōu)先級(jí)別高的貝齒優(yōu)先級(jí)別低的, I9 優(yōu)先級(jí)別最高,優(yōu)先級(jí)別最高, I0 優(yōu)先級(jí)別最低,當(dāng)優(yōu)先級(jí)別最低,當(dāng)輸入端有多個(gè)信號(hào)同時(shí)存在時(shí),優(yōu)先級(jí)別低的信號(hào)對(duì)輸出無(wú)影響。

17、輸入端有多個(gè)信號(hào)同時(shí)存在時(shí),優(yōu)先級(jí)別低的信號(hào)對(duì)輸出無(wú)影響。電子技術(shù)基礎(chǔ)10-4線優(yōu)先編碼器線優(yōu)先編碼器74LS147真值表真值表電子技術(shù)基礎(chǔ)193210321001932109I IY Y Y Y =1111, Y Y YY0000II IY Y Y Y =0110, I在上表中,如果都無(wú)效,即輸入全為高電平時(shí),則輸出反碼為,相當(dāng)于對(duì) 進(jìn)行編碼。如果同時(shí)有效,即輸入全為低電平時(shí),則輸出即對(duì) 進(jìn)行編碼。電子技術(shù)基礎(chǔ)3集成編碼器集成編碼器 集成編碼器中最常用的是集成編碼器中最常用的是74148和和74147編碼器。編碼器。74148是一種是一種8-3線優(yōu)先編碼器,它有線優(yōu)先編碼器,它有8個(gè)輸入信號(hào)

18、,個(gè)輸入信號(hào),3位輸出信號(hào),允許多個(gè)輸位輸出信號(hào),允許多個(gè)輸入信號(hào)同時(shí)有效,但只對(duì)其中優(yōu)先級(jí)別最高的有效輸入信號(hào)編碼,而對(duì)級(jí)別較低入信號(hào)同時(shí)有效,但只對(duì)其中優(yōu)先級(jí)別最高的有效輸入信號(hào)編碼,而對(duì)級(jí)別較低的不響應(yīng),常用于優(yōu)先中斷系統(tǒng)和鍵盤編碼。的不響應(yīng),常用于優(yōu)先中斷系統(tǒng)和鍵盤編碼。74147為專門針對(duì)十進(jìn)制數(shù)字進(jìn)行編碼的編碼器。為專門針對(duì)十進(jìn)制數(shù)字進(jìn)行編碼的編碼器。74148的邏輯符號(hào)和引腳圖如圖的邏輯符號(hào)和引腳圖如圖 電子技術(shù)基礎(chǔ)74148的邏輯功的邏輯功能表如表能表如表 電子技術(shù)基礎(chǔ)【例【例】試用兩片試用兩片74148將將8-3線優(yōu)先編碼器擴(kuò)展成線優(yōu)先編碼器擴(kuò)展成4-16線優(yōu)先編碼器。線優(yōu)先

19、編碼器。電子技術(shù)基礎(chǔ) 74147的邏輯功能是將的邏輯功能是將0十個(gè)數(shù)字轉(zhuǎn)換成它的十個(gè)數(shù)字轉(zhuǎn)換成它的8421BCD碼的輸出,其邏輯碼的輸出,其邏輯符號(hào)如圖所示,功能表如表所示。符號(hào)如圖所示,功能表如表所示。 74147芯片的使用中需注意的是,其能對(duì)芯片的使用中需注意的是,其能對(duì)0十個(gè)數(shù)字進(jìn)行編碼,但其輸入信十個(gè)數(shù)字進(jìn)行編碼,但其輸入信號(hào)只有號(hào)只有9個(gè),為個(gè),為1,對(duì)于輸入信號(hào),對(duì)于輸入信號(hào)0實(shí)際上為隱含輸入,當(dāng)實(shí)際上為隱含輸入,當(dāng)1輸入都無(wú)效時(shí),輸入都無(wú)效時(shí),輸出編碼為輸出編碼為0的的BCD編碼輸出。編碼輸出。 電子技術(shù)基礎(chǔ)6.4.3 譯碼器譯碼器譯碼是編碼的逆過(guò)程。譯碼是將特定含義的二進(jìn)制代碼

20、轉(zhuǎn)換為對(duì)應(yīng)的輸出信號(hào)或譯碼是編碼的逆過(guò)程。譯碼是將特定含義的二進(jìn)制代碼轉(zhuǎn)換為對(duì)應(yīng)的輸出信號(hào)或另一種形式的代碼。能實(shí)現(xiàn)譯碼功能的電路叫做譯碼器。另一種形式的代碼。能實(shí)現(xiàn)譯碼功能的電路叫做譯碼器。譯碼器通常有三種:地址譯碼器、二譯碼器通常有三種:地址譯碼器、二-十進(jìn)制譯碼器和顯示譯碼器。十進(jìn)制譯碼器和顯示譯碼器。1地址譯碼器地址譯碼器地址譯碼器是將地址譯碼器是將n個(gè)地址碼輸入翻譯成對(duì)應(yīng)的個(gè)地址碼輸入翻譯成對(duì)應(yīng)的2n個(gè)輸出信號(hào)。最常見的是個(gè)輸出信號(hào)。最常見的是3-8線譯碼器線譯碼器74138,此外還有,此外還有2-4線譯碼器線譯碼器74139,4-16線譯碼器線譯碼器74154等。等。電子技術(shù)基礎(chǔ)7

21、4138邏輯功能表邏輯功能表電子技術(shù)基礎(chǔ)【解解】 首先將邏輯函數(shù)轉(zhuǎn)換成標(biāo)準(zhǔn)與或式,并寫成最小項(xiàng)的形式,然后將表達(dá)式中出現(xiàn)的最小項(xiàng)在譯碼器的輸出端引出來(lái)相與非,就可以得到函數(shù)F。 A B C 1 0 0電子技術(shù)基礎(chǔ)2二二-十進(jìn)制譯碼器十進(jìn)制譯碼器二二-十進(jìn)制譯碼器的邏輯功能是十進(jìn)制譯碼器的邏輯功能是將四位將四位BCD碼翻譯成碼翻譯成10個(gè)十進(jìn)個(gè)十進(jìn)制數(shù)碼,這種譯碼器有四個(gè)輸制數(shù)碼,這種譯碼器有四個(gè)輸入端,十個(gè)輸出端。若譯碼結(jié)入端,十個(gè)輸出端。若譯碼結(jié)果為低電平有效,則輸入一組果為低電平有效,則輸入一組二進(jìn)制代碼,則相對(duì)應(yīng)的輸出二進(jìn)制代碼,則相對(duì)應(yīng)的輸出端為端為0,其余輸出端為,其余輸出端為1,故

22、常,故常又可稱為又可稱為4-10線譯碼器。線譯碼器。 7442的邏輯符號(hào)如圖的邏輯符號(hào)如圖 電子技術(shù)基礎(chǔ)3.數(shù)字顯示譯碼器數(shù)字顯示譯碼器在數(shù)字系統(tǒng)中,通常需要將某些數(shù)字、文字、符號(hào)直觀地顯示出來(lái)。數(shù)字顯示在數(shù)字系統(tǒng)中,通常需要將某些數(shù)字、文字、符號(hào)直觀地顯示出來(lái)。數(shù)字顯示電路通常由譯碼器、驅(qū)動(dòng)電路和顯示器組成。電路通常由譯碼器、驅(qū)動(dòng)電路和顯示器組成。 目前常用的顯示器有發(fā)光二極管(目前常用的顯示器有發(fā)光二極管(LED管)、熒光數(shù)碼管和液晶顯示器(管)、熒光數(shù)碼管和液晶顯示器(LCD管)等。管)等。我們以七段發(fā)光二極管為例,介紹顯示電路的基本工作原理。我們以七段發(fā)光二極管為例,介紹顯示電路的基本工作原理。 七段發(fā)光二極管的形狀示意圖,它由七個(gè)發(fā)光二極七段發(fā)光二極管的形狀示意圖,它由七個(gè)發(fā)光二極管組合而成,分為共陰和共陽(yáng)兩種接法。管組合而成,分為共陰和共陽(yáng)兩種接法。 電子技術(shù)基礎(chǔ)七段顯示譯碼器的作用是將七段顯示譯碼器的作用是將輸入的二進(jìn)制碼轉(zhuǎn)換為七段輸入的二進(jìn)制碼轉(zhuǎn)換為七段數(shù)碼管的段碼。常見的七段數(shù)碼管的段碼。常見的七段顯示譯碼器有顯示譯碼器有7447和和7448電

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論