EDA技術(shù)參考實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)名稱:8位數(shù)字頻率計(jì)設(shè)計(jì)與實(shí)現(xiàn)指導(dǎo)_第1頁
EDA技術(shù)參考實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)名稱:8位數(shù)字頻率計(jì)設(shè)計(jì)與實(shí)現(xiàn)指導(dǎo)_第2頁
EDA技術(shù)參考實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)名稱:8位數(shù)字頻率計(jì)設(shè)計(jì)與實(shí)現(xiàn)指導(dǎo)_第3頁
EDA技術(shù)參考實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)名稱:8位數(shù)字頻率計(jì)設(shè)計(jì)與實(shí)現(xiàn)指導(dǎo)_第4頁
EDA技術(shù)參考實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)名稱:8位數(shù)字頻率計(jì)設(shè)計(jì)與實(shí)現(xiàn)指導(dǎo)_第5頁
已閱讀5頁,還剩3頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、eda技術(shù)參考實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)名稱:8位數(shù)字頻率計(jì)設(shè)計(jì)與實(shí)現(xiàn)指導(dǎo)老師:沈曉峰2003年9月實(shí)驗(yàn)任務(wù)四1、實(shí)驗(yàn)題口: 8位數(shù)字頻率計(jì)設(shè)計(jì)與實(shí)現(xiàn)2、實(shí)驗(yàn)要求:(1)用vhdl完成8位數(shù)字頻率計(jì)的設(shè)計(jì)及時(shí)序仿真。(2)頻率測(cè)量范圍:0 99999999 hz。(3)基準(zhǔn)頻率:20 mhz、10mhz、5mhz 可選。(4)用實(shí)驗(yàn)系統(tǒng)箱實(shí)現(xiàn)該頻率計(jì),并用數(shù)碼管顯示所測(cè)的頻率值。3、實(shí)驗(yàn)?zāi)康模菏箤W(xué)生掌握比較復(fù)朵的電了系統(tǒng)的設(shè)計(jì)思想和設(shè)計(jì)方法。較深入 地領(lǐng)會(huì)現(xiàn)代eda技術(shù)在電子系統(tǒng)設(shè)計(jì)屮的重要作用。培養(yǎng)學(xué)生完成實(shí) 際動(dòng)手設(shè)計(jì)、碩件實(shí)現(xiàn)與驗(yàn)證的能力。參考實(shí)驗(yàn)報(bào)告四-、設(shè)計(jì)文件及編譯處理(一)測(cè)頻的基本原理計(jì)算每

2、秒內(nèi)待測(cè)信號(hào)的脈沖個(gè)數(shù)。圖中elk為參考時(shí)鐘;tsten為測(cè)頻使能信號(hào)(計(jì)數(shù)使能寬度為is); load為數(shù)據(jù)鎖存控制信號(hào);clr_cnt為測(cè)頻清零信號(hào)。wmaxplus ii - h:vhdl_utility_tutorialfre_countertop - untitled7waveform editor(-)8位數(shù)字頻率計(jì)的頂層原理圖由頂層原理圖可知,8位數(shù)字頻率計(jì)包括以下模塊:分頻模塊、測(cè)頻控制模 塊、32位寄存模塊、8選1模塊、七段譯碼模塊和十進(jìn)制計(jì)數(shù)器模塊。(三)各模塊的vhdl設(shè)計(jì)程序1、十進(jìn)制計(jì)數(shù)器模塊2、bcd碼七段譯碼模塊:3 10000000;3 10000;ifw &#

3、171;ax*plus ii.3舉考實(shí)驗(yàn)報(bào)?我的電腕i fre-counter?15:523、分頻模塊ax+plus ii 一 j:cxpcribcntsfre.countcrfrc_<livi<ic - fredivide vhd - text editortaxlaxplus ii eile edit leaplates assign utilities options jtindov help占x3ki 呂*?倉 d屋 qq/ (29ei31 flfiq 寥絨冬復(fù) |couner now vita?p淳津llbcary ieee;use leee.std_loglc_l164

4、.all;use leeestd一丄ogxc_unjxgnedall;entity fredivide is poct(clk_10a:in stdlogic;clklk # clk_lhz: out std_logic); end f“.divide;azchicectuce rtl of fre.divide signal cntlsincevet cange 0 signal ent2:integer range 0 beginprocess(clk_10a)beginif clkxob*event and cijciob-'i' u>en if cntl-9999

5、999 thencnu<-0;whzvu: elsecntl<«cntl4-l; clk-lhz<*,0' end it;if cnt29999 then cnc2<«0; clk.lk<«'le;elsecnt2<»cnt2*l;cu_u<«'0,; end it: end if; end process;i end ixh| line 1 | col 1 h麗4、測(cè)頻控制模塊5、32位寄存模塊6、8選1模塊7、掃描控制模塊系統(tǒng)構(gòu)成及測(cè)量結(jié)果時(shí)序仿真結(jié)杲(所測(cè)頻率為500hz):三、實(shí)驗(yàn)結(jié)果本實(shí)驗(yàn)是一個(gè)比較復(fù)雜的完整的屯子系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)。其重點(diǎn)內(nèi)容是培 養(yǎng)學(xué)生利用eda技術(shù)完成電了系統(tǒng)設(shè)計(jì)、仿真驗(yàn)證、硬件實(shí)現(xiàn)的綜合能力和創(chuàng) 新能力,最終利用實(shí)驗(yàn)系統(tǒng)箱這一碩件平臺(tái),完成硬件的實(shí)現(xiàn)和測(cè)量結(jié)果的顯示, 培養(yǎng)學(xué)生的實(shí)際動(dòng)手設(shè)計(jì)、實(shí)現(xiàn)電子系統(tǒng)的能力。通過此次實(shí)驗(yàn),可以較深入

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論