Cadence16.5基本規(guī)則設(shè)置_第1頁(yè)
Cadence16.5基本規(guī)則設(shè)置_第2頁(yè)
Cadence16.5基本規(guī)則設(shè)置_第3頁(yè)
Cadence16.5基本規(guī)則設(shè)置_第4頁(yè)
Cadence16.5基本規(guī)則設(shè)置_第5頁(yè)
已閱讀5頁(yè),還剩17頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、Cadencel6. 5基本規(guī)則設(shè)置在PCB設(shè)計(jì)中,設(shè)計(jì)規(guī)則主要包括時(shí)序規(guī)則、走線規(guī)則、間 距規(guī)則、信號(hào)完整性規(guī)則以及物理規(guī)則設(shè)置等。1、間距規(guī)則設(shè)置1. 1修改默認(rèn)間距(1 )打開(kāi)電路板,點(diǎn)擊 Setup-Constraints-Constraint Manager,打開(kāi)約束管理器見(jiàn)下圖。左側(cè)為Worksheet selector欄,可以選擇要設(shè)置約束類型 Electrical設(shè)置電氣約束,Physical設(shè)置物理約束,Spacing 設(shè)置間距約束,Same Net Spacing 設(shè)置 Net to Net Spacing 之間的約束規(guī)則,Properties設(shè)置元件或網(wǎng)絡(luò)屬性,DRC顯

2、示DRC錯(cuò)誤信息。(2 )、選擇 Spacing Constraint Set 前加號(hào)-打開(kāi) Al 1 layer,選擇Line,右側(cè)表格的數(shù)據(jù)表示Line到Line, Thru Pin等的距離,默認(rèn)距離為5mil,我們這里設(shè)成6mil,雙擊即可直接輸入數(shù)值,見(jiàn)下圖e Allegro Constraint lanager (connected ta Allegro PCB Design GZL (legacy) 16. 5) DSPsyste 一;- Fil Edi t Objects Colunn View Arjalyze Audi t Tools W1 ndow Hlp匚 Spacing

3、 Cons tri (=)蜃 All Layers j S Lin色S Pinsi S if7喇匚$ :掩駕址%聞L-仔=TypeObjectsLinLineThru PinSMD PinTest PinThiu ViaBB VLmilmilmilmilmilmilA:AAAAFDsnEl DSPsytem6.0006.0006.QQpg6.0006.0006.000SS田 DEFAULTs.m|6.0006.0006.0006.000DSPsystcb在管理器下方有很多種類型,剛才我們只設(shè)置了線到其他的 距離,還可以設(shè)置管腳.過(guò)孔等到其他的距離,見(jiàn)下圖Same Net SpacingProp

4、erties I |Line / Pins / Vias X Shape X Bond Finger 人Hole 人 BB Via Gap 人 A.1 iectsLineThiuPinSMD PinTest PinThnmilmilmilmilnAAIIAAa dspsxA-jAAAjAk-AAA.000&0006.000田 DEFA000c.oeo.000TypeSelectSelect and Sho? ElerrentdeselectfindCtrltFBQokmxrk.IxparjiNum +Expand AllCollapseNum -Creatt在彈出的Create Spacing

5、 Cset對(duì)話框中輸入1 Omi l.space如右圖所示(2 )、單擊OK,在Objects欄出現(xiàn)新的規(guī)則嗎10mi 1 .space, 改變表格區(qū)域的值全為10,見(jiàn)下圖: File Edi t Objects Column View Analyze Audit Tools tfmdow Help Ch A O鶴鶴最嗚:Worksheet selector ayElectrical廉PhysicalIlk SpacingSpacing: CoastriAll LayersLi mPinsVi tsShtpeBond. FmgeiHoleBB Via GapAllTypeObjectsLine

6、 ToLineThru PinSMD PinTest PinThru ViaBB ViaTest ViamilmilmilmilmilmilmilAA-AAADsn日 DSPsyslem6.0006.0006.0006.0006.0006 000 6.000SCSS DEFAULT6.0006.0006.000ooo600064003)00SCS0 10MIL.SPACE10.00010.000100010.00010.00010.00010.000BSTsysten 田暗 By Layer1. 3分配約束(1 )、選擇Spacing-打開(kāi)Net前加號(hào),打開(kāi)All layer,選擇Line,如

7、下圖所示:Worksheet selector g x 侈ElectricalDSPsystnTypeObjectsReferenced Spacing CSet4 PhysicalLineThru PinSMD PinTest PinThru ViaU Spacingmilmilmilmilmil出 i_. Spacing Constri 白 & Het二越 All LayersA*ilaiAkiXllet田 ED30DEFAULT6.0006.0006.0006.0006.000Xllet llet田 ED31DEFAULT6.0006.0006 0006.0006.0006.0006.0

8、006.0006.0006.0006.0006.000!卜厘IBSFSR1DEFAULT6.0006.0006.0006.000理 PinsB Vias麗 Shape曹 Bond. FingeiB Hole辰 KB Via GapHet Net Net lletFSX1DEFAULT6.0006.0006.0006.000GtIDDEFAULT6.0006.0006 WO6.000GIID1V2DEFAULT6.0006.0006.0006.000GP IHT4DEFAULT6.0006.0006.0006.000lletGPJIIT5DEFAULT6.0006.0006 0006.000ll

9、tGPJHTGDEFAULT6.0006.0006.0006.000(2) 、在右側(cè)工作窗口 Objects欄下找到網(wǎng)絡(luò)VCC1V2,單擊Referenced Spacing Cset屬性,出現(xiàn)一個(gè)下拉框,在下拉 框中選擇我們剛才設(shè)置的約束lOmil.space,同樣VCC3V3同樣設(shè)置,見(jiàn)下圖。utrAULiD.UUUo.uuuD.UUUii eIUUI1lletVCC1V2V6.0006.0006.000lletVCC5V3DEFAULT6.0006.0006.000lletVCC12VU10MILSPAC E6.0006.0006.000lletVCC12VPIDEFAULT6.0006

10、.0006.000Line 入Pins 人 Vias 人 Shape 人 Bond Finger 人 Ho 人 BB Vi。Gap / 9JlletVCC1V2llOMILSPACE|1O.ClletVCC3V3|1OMIL SPACEv|10.ClletVCC12VIIDEFAULTJ6.0Clie!VCC12VPDEFAULT6.0C 一 Physi:-Edit QTjects Column 乂 i e節(jié) Analyze Audit ols Window Help3 JC Q :W & e區(qū)唯囲 + e:Find*Design Obiect Find Fi 加All On 11 All O

11、ff 1 Groups3 Shapes0 Comps0 Void/CaYiliesPl Symbols| Cline Segs0 Funebons叼 NetsE FiguresPl Pins假設(shè)網(wǎng)絡(luò)VCC1V2和VCC3V3需要比前面設(shè)置的線寬更大。單擊 Edit-Properties進(jìn)入屬性編輯命令,在Find欄選擇Find By Name見(jiàn)右圖所示單擊More11 ViasI Text0 Clines0 LinesERatTsFind By NameNetVName v| More .J Find by Nae or Property口回區(qū)出現(xiàn)如右圖所示 的 Find by Name 找到

12、網(wǎng)絡(luò)vcclv2 Vcc3v3單擊進(jìn)入 Selected object 見(jiàn)右圖,單擊Avd liable ubicidsName fiker:Value filter:Srlculud uLqcuhVCC1V2VCC3V3Apply編輯窗口,找到PhysiConstraiSet見(jiàn)右圖輸入一個(gè)ApplyTnp1 ToutO Toutl Vccl 2vnA.Vccl 2vpiVcc5yVUse selected objects* for a deselection operationSOKCancel口回岡File Close Help如右圖所示,顯示屬Net: VCC1V2LOGICAL_PAT

13、H = Myprog sohmmat (s:oh_l): voolv2 PHYSICAL CCNSTRArNT SET = SYNC性窗口 將我們 剛才設(shè) J . SPACING_CONSTRAINT_SET = 10MIL_SPACE的屬性顯示出來(lái)了。單擊OK, OK。Net: VCC3V3LOG I CAL_PATH = niypro j schenat icl (sch_l) : vcc3v3 PHYSICAL_CCNSTRAINT_SET = SYNCSPACING. CONSTRAINT. ET = 10MIL_SPACE回到約束管理器,在O b j e c t s欄出現(xiàn)新的規(guī)則名s

14、 yn c ,選擇Line Width中的Min,輸入1 0:jWorksheet selector 4 x ?ElectricalPhysicalBSfsystem |TypeObjectsLineMinMaxMinJPhysi cJ_ Cons tiGAmilmiln題 All LayersL 凰 By Layer 丁B MetL矚| All Layer s 日乙Eegiou單去NetAAaDsn曰 DSPsystem6.0006.0006.0006.000PCS田 DEFAULT6.0006.000PCS田 SYIIC12.000I1 Layer找到網(wǎng)絡(luò)VCC1V2和VCC3v3,如下圖

15、所示。網(wǎng)絡(luò)物理規(guī)則就設(shè)置好了。lletTOUT1DEFAULT6 0006.0006.0006.000lletVCC1V2|SYIIC12.00012.0006.0006.000lletUCC3V3SYIIC12.00012.0006.DOO6.000lletVCC12VHDEFAULT6.0006.0006.0006.000lletVCC12VPDEFAULT6.0006.0006.000e.000“ | 卜 |盒11 Layers /Til Edge Distortions. Estimated Xtalk. Simulated Xtalk、SSN六種用于設(shè)置電氣屬性的選 項(xiàng),幾天內(nèi)容如下

16、Allegro Constraint Ianager (connected to Allegro PCB Design GXL (legacy) 16.5) DSPsyst e - Physical:-File Edit Objects Column iew Analyze Audit Tols Window Help! Worksheet selectorElectrical日 j Ilectri caI ConstriLint Setli 題 Signal Integrity+ Txinxng十矚 Routing下 廄 All Constraintsa J letSignal Integr

17、ityS Electri cal Fropertifes*B ReflectionS Edge Di storlionsB Estimated Xttlk Simulated Xt alk丄 SSN曰題Timing9 Switch/Settle DelaysB Setup/Hold (Common Clock)-4 Rout i ng關(guān) tfiring ViasfiPropagatin Delays Total Etch Length關(guān) Differential Pairi Relative Propagation Delaiy(1 )、Electrical:Worksheet selecto

18、rElectricalQ Ilectrical Constraint Set宙雇 Sial InttgrityS TimingIt 凰 Koutir.gIt 曆 All Ccnsfronts曰 J let-Signal egrityElec trical Proper tiesTypeObjectsReferenced Physical CSetLine WkithMinMakmilmil-aAAAXllet田 ED3ODEFAULT6.0006.000Xllet0 EDMDEFAULT6.0006.000lletFSR1DEFAULT6.0006 000lletFSX1DEFAULT6.00

19、06.000lletGIIDDEFAULT6.0006.000lletGIID1V2DEFAULT6.0006.000lletGPJIIT4DEFAULT6 0006 000lletGPJIIT5DEFAULT6.0006.000lletGPJIITGDEFAULT6.0006.000lletGPJIIT7DEFAULT6.0006.000lletHOLDDEFAULT6.0006.000lletHOLDADEFAULT6 0006 000Xllet田 LIIIDEFAULT6.0006.000Xllet MCBSP.CLKIIIDEFAULT6.0006.000lletIIMIDEFAULT

20、6.0006.000llet11256686DEFAULT6.0006 000llet11257675DEFAULT6.0006 000llet11261524DEFAULT6.0006.000llet111515548DEFAULT6.0006.000llet111515580DEFAULT6.0006.000llet111515650DEFAULT6.0006 000llet應(yīng)2409 79DEFAULT6.0006.000DSFsysteaProperties 選項(xiàng)TypeObjectsReferenced Electrical CSetFrequencyPeriodDuty Cycle

21、JitterMHzns%psAAA*Dsn3 DSPsystemXMetAOE-lletARDYXMetAREXlletAWFDSPsysteaFrequency表示網(wǎng)絡(luò)的頻率Period表示網(wǎng)絡(luò)的周期,如果在Frequency項(xiàng)中輸入具體的 數(shù)值,在周期欄中會(huì)自動(dòng)計(jì)算出頻率,相應(yīng)的當(dāng)輸入具體周 期的數(shù)值時(shí),頻率也會(huì)自動(dòng)出現(xiàn)Duty cycle表示占空比Jitter表示時(shí)鐘抖動(dòng)值Cycle to measure表示仿真時(shí)測(cè)量數(shù)據(jù)的周期(2 )、Reflection 選項(xiàng)匚 leunimi Electrical Costrdnt SetE Si0Ml Intejritjr2 mi嗎 Q Rwlm

22、g 豊 All Costrtintsmo let3 屋 Sigptl Integrity1 Electrical PeepertisLveObjectsRefeterxed Electric .11 CSetOvershootNohehUginMaxMActu”Lo w ActualMaf#MinHigh ActualLow ActualMarginmVmVmVmVmVmVmVmV1AkJfftDsn三 DSPsystemXlletAOEv/qOO1/?C乂 -一一letardy. -產(chǎn)鼻二.斗時(shí)XNetARE-亠m廠廠_亠_-_XNetAWEi 、p*加RF*Overshoot:在max列中

23、輸入過(guò)沖約束,在high actual選項(xiàng) 中出現(xiàn)的為網(wǎng)絡(luò)的實(shí)際高低電壓,在margain選項(xiàng)中顯示的 為最差情況的實(shí)際值和max的差值(3) 、Edge Distortions 選項(xiàng)敏感First incident switch:標(biāo)記第一個(gè)波形到來(lái)時(shí),是否需要轉(zhuǎn)換(4) 、Estimated Xtalk 選項(xiàng)Active window表示網(wǎng)絡(luò)正處于轉(zhuǎn)換或者產(chǎn)生噪聲的窗口Senstive window表示網(wǎng)絡(luò)處于穩(wěn)定和易受干擾的狀態(tài)窗口Ignore nets表示計(jì)算串?dāng)_時(shí)可以忽略的網(wǎng)絡(luò)Xtalk表示max列填寫受擾網(wǎng)絡(luò)上最大允許的串?dāng)_Peak xtalk表示max列填寫一個(gè)干擾網(wǎng)絡(luò)對(duì)受干擾網(wǎng)絡(luò)

24、上產(chǎn) 生的最大可以允許的串?dāng)_Active WindowSensitive WindowIgnoie NetsXtalkPeak XtalkMaxActualMaxActualMm ginmVmVmVmVmVmVAAAA;rl!1(5) 、Simulated Xtalk 選項(xiàng)該工作表的內(nèi)容與Estimated Xtalk工作表的約束內(nèi)容相 同,區(qū)別是Simulated Xtalk X作表用于查看仿真的串?dāng)_結(jié) 果,Estimated Xtalk X作表用于預(yù)測(cè)串?dāng)_結(jié)果(6)、SNN 選項(xiàng)Max SSNPowei Bus: llameGround Bus llaineActualMarginmVmV

25、mVTaaAAi1 1Max SSN最大同時(shí)轉(zhuǎn)換噪聲Power bus name電源總線名Ground bus name 地總線名Actual實(shí)際噪聲Margin裕量,如果為負(fù)值則將會(huì)有沖突發(fā)生4. 2設(shè)置時(shí)序規(guī)則在 Net/Timing 下包含 Switch/Settle Delays 和 Setup/Hold(1 )、Switch/Settle Delays工作表主要用于設(shè)置可以允許 第一個(gè)轉(zhuǎn)換延時(shí)和最大建立延時(shí),通過(guò)仿真對(duì)實(shí)際值和約束 值進(jìn)行比較,得出裕量值(2 )、Setup/Hold工作表中可以填寫時(shí)鐘的網(wǎng)絡(luò)名稱、周期、 時(shí)鐘延時(shí)和時(shí)鐘偏移等數(shù)值,將這些數(shù)值進(jìn)行最終的比較, 會(huì)得出所

26、創(chuàng)建的系統(tǒng)是否符合元件要求的建立保持時(shí)間 4. 3設(shè)置走線規(guī)則在Net/Rout ing目錄下可以看到包含Wiring . Vias、 Impedance 、 Min/Max Propagation Delay 、 Total Etch Length.Differential Pair 和 Relative Propagation Delay(1 )、Wiring 選項(xiàng)TopologyStub LengthExposed LengthhrMLiyer SetsVerifyScheduleActualMarginM.)xActualMarginMaxActuMMarginMixActualMar

27、ginllameActualMarginLengthSchedulemilmilmilmilmilmilmilmilmilAnAA1A9AAAA1AA1Topology:如果verify schedule選項(xiàng)設(shè)置為yes則進(jìn)行DRC 檢查,最大同時(shí)轉(zhuǎn)換噪聲,單位為MV,格式為高或者低,單 擊schedule欄中所對(duì)應(yīng)的表格,在下拉列表中可以選擇預(yù) 置的幾個(gè)拓?fù)浣Y(jié)構(gòu),包括菊花鏈(daisy-chaim )、星形(star ) 等拓?fù)浣Y(jié)構(gòu)Stub length設(shè)置菊花鏈走線時(shí)的最大短樁長(zhǎng)度Parallel設(shè)置并行走線線段的線寬和線間距約束(2 )、Impedance 選項(xiàng)在Impedance工作表

28、內(nèi)進(jìn)行目標(biāo)阻抗和偏差的設(shè)置,通過(guò)計(jì)算就可以得出實(shí)際值和裕量。注意疊層和材料的設(shè)置一定要 正確,這樣才能得出正確的結(jié)果(3) 、在 Min/Max Propagation Delay 選項(xiàng)在Min/Max Propagation Delay X作表內(nèi)可以進(jìn)行引腳允許 的最大和最小傳輸延時(shí)設(shè)置,單擊Pin Pair所對(duì)應(yīng)的表格, 出現(xiàn)的下拉列表中具有Longest/Shortest Pin Pair . Longest/Shortest Driver/Receiver 和 Al 1 Drivers/Al1 Receivers等選項(xiàng)Longest/Shortest Pin Pair將最小的延遲約束賦

29、給最短的 引腳對(duì),將最大的延時(shí)約束賦給最長(zhǎng)得引腳對(duì)Longest/Shortest Driver/Receiver 將最小的延遲約束賦給 最短的引腳對(duì),將最大的延遲約束賦給最長(zhǎng)的引腳對(duì)Al 1 Drivers/Al 1 Receivers將最大、最小約束賦給所有的 驅(qū)動(dòng)/接收引腳對(duì)(4) 、Total Etch Length 選項(xiàng)在Tota 1 Etch Length X作表內(nèi)可以設(shè)置走線的最大和最小 長(zhǎng)度,在該工作表中具有兩項(xiàng)工作欄,分別是unrouted net length 欄和 routed nanhattan ratioo 前一個(gè)用來(lái)設(shè)置估 計(jì)的走線長(zhǎng)度,后一個(gè)可以享受實(shí)際的曼哈頓比例(5) 、DifferentiaI Pa

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論