數(shù)字邏輯設(shè)計方案及應(yīng)用復(fù)習(xí)提要_第1頁
數(shù)字邏輯設(shè)計方案及應(yīng)用復(fù)習(xí)提要_第2頁
數(shù)字邏輯設(shè)計方案及應(yīng)用復(fù)習(xí)提要_第3頁
數(shù)字邏輯設(shè)計方案及應(yīng)用復(fù)習(xí)提要_第4頁
免費預(yù)覽已結(jié)束,剩余1頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、文檔個人收集整理勿做商業(yè)用途數(shù)字邏輯設(shè)計及應(yīng)用課程復(fù)習(xí)提要第 2 章 數(shù)制和編碼1) 正數(shù)的十進(jìn)制、二進(jìn)制、八進(jìn)制和十六進(jìn)制表示以及它們之間的相互轉(zhuǎn)換;2) 帶符號數(shù)的 S-M 碼,補碼,反碼表示以及它們之間的相互轉(zhuǎn)換;3) 帶符號數(shù)的補碼的加減運算,溢出的判斷;4) 十進(jìn)制數(shù)的二進(jìn)制編碼: 8421BCD 碼、余 3 碼, GREY 碼;第 3章 數(shù)字電路1) 電子開關(guān)運用的二極管、雙極型晶體管、MOS 場效應(yīng)管的工作方式;2) CMOS 倒相器電路的構(gòu)成及工作狀態(tài)分析;3) 邏輯電路的靜態(tài)特性;4) 邏輯電路的動態(tài)特性;5) 邏輯門的輸入電流、輸出電流的確定;6) 特殊的輸入輸出電路結(jié)構(gòu):

2、 三態(tài)輸出結(jié)構(gòu)、 漏極開路輸出結(jié)構(gòu)及其應(yīng)用;第 4章 組合邏輯設(shè)計原理1) 邏輯代數(shù)的公理、定理,對偶關(guān)系,以及在邏輯代數(shù)化簡時的作用;2) 邏輯函數(shù)的表達(dá)形式:積之和與和之積標(biāo)準(zhǔn)型、真值表;1 / 5文檔個人收集整理勿做商業(yè)用途3) 邏輯函數(shù)的化簡:公式法化簡,卡諾圖化簡;4) 把邏輯函數(shù)化成與非-與非形式5) 把邏輯函數(shù)化成或非-或非形式6) 組合電路的分析:邏輯函數(shù)表達(dá)式的產(chǎn)生過程及邏輯函數(shù)表達(dá)式的化簡方法;7) 組合電路的綜合過程:將功能敘述表達(dá)為組合邏輯函數(shù)的表達(dá)形式、邏輯函數(shù)表達(dá)式的化簡、使用與非門、或非門表達(dá)的邏輯函數(shù)表達(dá)式;8) 邏輯函數(shù)的最簡表達(dá)形式及綜合設(shè)計的其他問題:無關(guān)

3、項的處理、冒險問題第 5章組合邏輯設(shè)計實踐1) 利用基本的邏輯門完成規(guī)定的組合邏輯電路的設(shè)計任務(wù):如譯碼器、編碼器、多路選擇器、多路分配器、異或門、比較器、全加器。2) 基本的邏輯門和已有的中規(guī)模集成電路( MSI )邏輯器件如譯碼器、 編碼器、多路選擇器、多路分配器、異或門、比較器、全加器、三態(tài)器件等作為設(shè)計的基本元素完成更為復(fù)雜的組合邏輯電路設(shè)計的方法。如:A用譯碼器實現(xiàn)邏輯函數(shù);B用多路復(fù)用器實現(xiàn)邏輯函數(shù)。第 7章時序邏輯設(shè)計原理1) 基本時序元件 R-S型 ,D 型 ,J-K 型,T 型鎖存器、觸發(fā)器的電路結(jié)構(gòu),工2 / 5文檔個人收集整理勿做商業(yè)用途作原理,時序特性, 功能表,特征方

4、程表達(dá)式,不同觸發(fā)器之間的相互轉(zhuǎn)換;2) 時序電路的分析3) 時序電路的設(shè)計:狀態(tài)轉(zhuǎn)換過程的建立,狀態(tài)的化簡與編碼賦值、未用狀態(tài)的處理 -最小風(fēng)險方案和最小代價方案第 8 章時序邏輯設(shè)計實踐1) 利用基本的邏輯門、時序元件作為設(shè)計的基本元素完成規(guī)定的鐘控同步狀態(tài)機(jī)電路的設(shè)計任務(wù):計數(shù)器、位移寄存器、序列檢測電路和序列發(fā)生器的設(shè)計;2) 學(xué)習(xí)利用基本的邏輯門和已有的中規(guī)模集成電路(MSI )時序功能器件作為設(shè)計的基本元素完成更為復(fù)雜的時序邏輯電路設(shè)計的方法。如:A用計數(shù)器163 ,161 ,160 ,162 等設(shè)計其他計數(shù)器B用194 等移位計數(shù)器實現(xiàn)存儲器及其在數(shù)字邏輯系統(tǒng)實現(xiàn)中的運用(4 學(xué)

5、時)學(xué)習(xí)了解存儲器(ROM,SRAM )的基本工作原理和結(jié)構(gòu);學(xué)習(xí)掌握存儲器在數(shù)字邏輯系統(tǒng)設(shè)計的硬件實現(xiàn)中的運用。其他的實際問題(3 學(xué)時)學(xué)習(xí)了解數(shù)字邏輯電路( 組合電路和時序邏輯電路) 設(shè)計的描述說明方法;學(xué)習(xí)了解數(shù)字邏輯系統(tǒng)設(shè)計的其他問題:數(shù)字邏輯設(shè)計中設(shè)計工具的作用、設(shè)計的可3 / 5文檔個人收集整理勿做商業(yè)用途測試性問題、數(shù)字邏輯系統(tǒng)可靠性的問題、高速數(shù)字邏輯系統(tǒng)中信號傳輸?shù)南嚓P(guān)問題。模數(shù)轉(zhuǎn)換器、數(shù)模轉(zhuǎn)換器(ADC/DAC) 原理及應(yīng)用簡介( 3 學(xué)時)重點學(xué)習(xí)理解:模擬-數(shù)字轉(zhuǎn)換器、數(shù)字-模擬轉(zhuǎn)換器 (ADC/DAC) 的基本電路結(jié)構(gòu)( R-2R 結(jié)構(gòu)的 DAC 和逐次逼近式的ADC ),工作原理;模擬-數(shù)字轉(zhuǎn)換器、數(shù)字 -模擬轉(zhuǎn)換器 (ADC/DAC) 在電子系統(tǒng)中的作用和應(yīng)用,特別是在波形發(fā)生方面的運用。2. 實驗教學(xué)( 0 學(xué)時)或上機(jī)( 0 學(xué)時)或課程設(shè)計( 0 學(xué)時)3. 課堂習(xí)題課( 2 學(xué)時)由教師根據(jù)課程進(jìn)展情況自行安排。三、教材和參考資料1. 教材 DIGITALDESIGN-Principles& Practices (ThirdEdit

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論