CMOS集成電路中ESD保護技術研究_第1頁
免費預覽已結束,剩余1頁可下載查看

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、cmos集成電路中esd保護技術研究靜電在芯片的創(chuàng)造、封裝、測試和用法過程中無處不在,堆積的靜電荷以幾安培或幾十安培的在納秒到微秒的時光里釋放,眨眼功率高達幾百千瓦,放電能量可達毫焦耳,對芯片的摧毀強度極大。所以芯片設計中靜電庇護模塊的設計挺直關系到芯片的功能穩(wěn)定性,極為重要。隨著工藝的進展,器件特征尺寸逐漸變小,柵氧也成比例縮小。二氧化硅的介電強度近似為8×106vcm,因此厚度為10 nm的柵氧擊穿約為8 v左右,盡管該擊穿電壓比3.3 v的電源電壓要高一倍多,但是各種因素造成的靜電,普通其峰值電壓遠超過8 v;而且隨著多晶硅金屬化(polyside)、蔓延區(qū)金屬化(silici

2、de)、多晶硅與蔓延區(qū)均金屬化(salicid)等新工藝的用法,器件的寄生減小,esd庇護能力大大削弱。為適應vlsi集成密度和工作速度的不斷提高,新穎的nsd庇護構思不斷浮現。本文將對esd失效模式和失效機理舉行了介紹,著重從工藝、器件和電路3個層次論述esd庇護模塊的設計思路。1 esd的失效模式因esd產生的緣由及其對集成電路放電的方式不同,表征esd現象通常有4種模型:人體模型hbm(hu-man-body model)、機器模型mm(machine model)和帶電器件模型cdm(charged-device model)和電場感應模型fim(field-induced model

3、)。hbm放電過程會在幾百納秒內產生數安培的眨眼放電電流;mm放電的過程更短,在幾納秒到幾十納秒之內會有數安培的眨眼放電電流產生。cdm放電過程更短,對芯片的危害最嚴峻,在幾納秒的時問內電流達到十幾安培。esd引起的失效緣由主要有2種:熱失效和電失效。局部電流集中而產生的大量的熱,使器件局部金屬互連線熔化或芯片浮現熱斑,從而引起二次擊穿,稱為熱失效,加在柵氧化物上的電壓形成的電場強度大于其介電強度,導致介質擊穿或表面擊穿,稱為電失效。esd引起的失效有3種失效模式,他們分離是:硬失效:物質損傷或毀壞;軟失效:規(guī)律功能的暫時轉變;潛在失效:時光依靠性失效。2 mos集成電路中常用的提高esd能力

4、的手段2.1 從制程上改進目前從制程上改進esd庇護能力有2種辦法:增強esd注入工序和增強金屬硅化物阻止層掩模版。這兩道工序提高了器件承受esd的能力,但同時也增強了工藝成本。2.1.1 esd注入工序(esd implantation)在亞微米工藝中,引進了漏端輕摻雜工序(low do-ping drain)見圖1(a),這步工序在源端和漏端與柵極重疊的地方生成一個輕摻雜濃度的淺結,可以降低漏端在溝道中的電場強度分布,從而克服因熱載子效應(hot carriereffect)所造成的器件在用法長時光后vth漂移的問題。該淺結普通惟獨0.2 m左右深,形成曲率半徑比較小的尖端,靜電通過時,會

5、在該尖端先放電引起結的擊穿,導致熱失效。采納ldd結構的mos器件作輸出級,很簡單被靜電擊穿,hmb測試擊穿電壓常低于1 000 v。在輸入輸出端口處的mos器件上增強esd注入層見圖1(b),esd implantion可以制備深結的傳統(tǒng)mos器件,從而提高亞微米工藝下器件的esd庇護能力;在內部電路仍然用法有l(wèi)dd結構的mos器件。這樣在提高器件性能的同時又增強了esd的庇護能力。例如在相同chan-nel width(w=300m)情形下,ldd結構的 nmos器件,其esd防護能力惟獨約1 000 v(hbm);但esd-implant的nmos元件,其esd防護能力可提升到4 000

6、 v。用esd-implant process做的nmos需要增強抽取se參數的步驟舉行電路與設計。另外一種esd-implant的辦法是在漏結上增強一高濃度注入的p結,使形成的pn結的擊穿電壓低于ldd結構的擊穿電壓,靜電放電時,會先從該低擊穿電壓的pn結流過,而不至于在ldd尖端放電,造成損傷。這種辦法不需要對mos器件作額外的處理。2.1.2 金屬硅化物阻止層(silicide blocking或sali-cide blocking)salicide blocking工藝增強一張掩模版定義salicideblocking區(qū)域,然后去除該區(qū)域的金屬硅化物,使源、漏和柵的方塊電阻值復原到本來

7、的值,靜電放電時經過大電阻時產生大的壓降,同時電流減小,達到提高esd的庇護能力。增強salicide blocking工序,可以極大程度的提升 ic輸出級的esd庇護能力,但是salicide blocking工序也增強了工藝的復雜度,而且在去除金屬硅化物的同時,會對工藝線造成污染。2.2 從器件上改進器件在不同偏壓下的特性和占用的布局面積是考核esd器件的指標。圖2是各種用作esd庇護器件的i-v特性圖。圖2(a)正向工作電壓約在0.81.2 v左右,但是反向工作電壓約在-13-15 v左右。因此,當相同大小的esd放電電流流經該二極管時,在反向靜電壓下產生的熱量遠大于正向靜電壓情形下產生

8、的熱量,即二極管能承受的正向esd電壓將遠大于反向esd電壓。圖2(b)mos和圖2(c)的esd承受能力與二次崩潰點電流it2有關。當esd放電電流大于該器件的it2,該器件便會造成不行回復性的損傷,且二者的箝制電壓普通較大,導致功率較高。圖2(d)晶閘管(scr)在正偏與反偏時工作電壓都惟獨1 v左右。對照4種器件可看出晶閘管的箝制電壓更低,所以功耗最小,晶閘管通過相同的電流時占用的面積也小,綜上晶閘管是最抱負的esd庇護器件。晶閘管的一次擊穿電壓較高,約為3050 v見圖3(a),這樣在內部電路都被破壞后晶閘管才會導通釋放靜電壓,起不到對電路的庇護作用,所以普通采納scr與mos器件的組

9、合形成低電壓觸發(fā)晶閘管(lvtscr),mos器件在擊穿后觸發(fā)scr導通釋放靜電壓,此種組合可有效地將scr的擊穿電流降到10 v左右,見圖3(b),從而平安庇護內部電路。2.3 從電路上改進針對esd放電的眨眼電壓迅速變幻,借助耦合(coupling)作用使esd防護電路達到更有效率的庇護能力。在亞微米工藝下,輸入輸出pad處的esd庇護用的mos普通wl的值較大,在布局上常常畫成叉指結構。但是,在esd放電發(fā)生時,各個叉指不一定會同時導通,若惟獨23支叉指先導通,esd電流便集中流向這23支叉指,該器件的esd防護能力等效于惟獨23支叉指的防護能力。為克服大尺寸晶體管不勻稱導通的狀況,可以

10、利用電容耦合作用來使大尺寸晶體管的每一叉指都能勻稱地導通。圖4(a)利用電容耦合作用使大尺寸晶體管勻稱導通,nmos的雜散cgd電容做耦合器件,通過場氧nmos加強了耦合電容的效用,當正的esd電壓驟然浮現在pad上時,因為電容耦合作用nmos柵極電壓跟著升高,故大尺寸nmos勻稱導通而進入驟回崩潰區(qū)(snapback region),esd放電能量便可勻稱簇擁到每一叉指來承受,真正發(fā)揮大尺寸晶體管器件應有的esd防護水準。圖4(b)是電容耦合技術應用于輸入級esd防護電路上的一種支配,gcnmos(gate-couple nmos)是esd電流旁通用的器件,尺寸較大。因應用在輸入端,故其柵極需經電阻rg(10 k)接地,以使該gcnmos在cmosic工作時是關閉的。另有-nmos銜接成電容狀cc加強電容耦合作用。當有正的esd電壓在輸入pad上發(fā)生時,一部分的正電壓會經由cd與cc耦合到gcnmos的柵極,柵極電壓會經由rg放電到地去,rg的大小會影響柵極電壓的維持(holding)時光。gcnmos因而可以達到勻稱導通的目的,以提升其esd防護能力。3 結 語mos集成電路esd庇護電路基于工藝級

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論