半導(dǎo)體封裝測試(精)_第1頁
半導(dǎo)體封裝測試(精)_第2頁
半導(dǎo)體封裝測試(精)_第3頁
半導(dǎo)體封裝測試(精)_第4頁
半導(dǎo)體封裝測試(精)_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、半導(dǎo)體封裝測試百科名片半導(dǎo)體生產(chǎn)流程由晶圓制造、晶圓測試、芯片封裝和封裝后測試組成。半導(dǎo)體封 裝測試是指將通過測試的晶圓按照產(chǎn)品型號及功能需求加工得到獨立芯片的過 程。目錄過程形式高級圭寸裝實現(xiàn)圭寸裝面積最小化表面貼片封裝降低PCB設(shè)計難度插入式封裝主要針對中小規(guī)模集成電路 相關(guān)鏈接過程形式高級封裝實現(xiàn)封裝面積最小化表面貼片封裝降低PCB設(shè)計難度插入式封裝主要針對中小規(guī)模集成電路 相關(guān)鏈接展開團編輯本段 過程封裝過程為:來自晶圓前道工藝的晶圓通過劃片工藝后,被切割為小 的晶片(Die),然后將切割好的晶片用膠水貼裝到相應(yīng)的基板(引線框架) 架的小島上,再利用超細的金屬(金、錫、銅、鋁)導(dǎo)線或者

2、導(dǎo)電性樹脂 將晶片的接合焊盤(Bond Pad)連接到基板的相應(yīng)引腳(Lead),并構(gòu)成所 要求的電路;然后再對獨立的晶片用塑料外殼加以封裝保護,塑封之后, 還要進行一系列操作,如后固化(P ost Mold Cure )、切筋和成型(Trim&Form)、電鍍(Plating )以及打印等工藝。封裝完成后進行成品 測試,通常經(jīng)過入檢(In comi ng )、測試(Test )和包裝(Packi ng )等工 序,最后入庫出貨。典型的封裝工藝流程為:劃片裝片 鍵合 塑封 去飛邊 電鍍 打印 切筋和成型 外觀檢查 成品測試 包裝出貨。編輯本段 形式DIP、SOP QFP PGA BGA半導(dǎo)體器

3、件有許多封裝形式,按封裝的外形、尺寸、結(jié)構(gòu)分類可分為 引腳插入型、表面貼裝型和高級封裝三類。從 到CSP再到SIP,技術(shù)指標(biāo)一代比一代先進。總體說來,半導(dǎo)體封裝經(jīng)歷了 三次重大革新:第一次是在上世紀80年代從引腳插入式封裝到表面貼片封裝,它極大地提高了印刷電路板上的組裝密度;第二次是在上世紀90年代球型矩陣封裝的出現(xiàn),滿足了市場對高引腳的需求,改善了半導(dǎo)體器件的 性能;芯片級封裝、系統(tǒng)封裝等是現(xiàn)在第三次革新的產(chǎn)物,其目的就是將 圭寸裝面積減到最小。編輯本段 高級圭寸裝實現(xiàn)圭寸裝面積最小化芯片級封裝CSP幾年之前封裝本體面積與芯片面積之比通常都是幾倍到幾十倍,但近 幾年來有些公司在 BGA TS

4、OP的基礎(chǔ)上加以改進而使得封裝本體面積與芯 片面積之比逐步減小到接近1的水平,所以就在原來的封裝名稱下冠以芯片級封裝以用來區(qū)別以前的封裝。就目前來看,人們對芯片級封裝還沒有 一個統(tǒng)一的定義,有的公司將封裝本體面積與芯片面積之比小于2的定為CSP而有的公司將封裝本體面積與芯片面積之比小于1.4或1.2的定為CSP目前開發(fā)應(yīng)用最為廣泛的是FBGA和QFN等,主要用于內(nèi)存和邏輯器件。就目前來看,CSP的引腳數(shù)還不可能太多,從幾十到一百多。這種高密 度、小巧、扁薄的封裝非常適用于設(shè)計小巧的掌上型消費類電子裝置。CSP封裝具有以下特點:解決了 IC裸芯片不能進行交流參數(shù)測試和老 化篩選的問題;封裝面積縮

5、小到BGA的1/4至1/10 ;延遲時間縮到極短;CSP封裝的內(nèi)存顆粒不僅可以通過PCB板散熱,還可以從背面散熱,且散熱效率良好。就圭寸裝形式而言,它屬于已有圭寸裝形式的派生品,因此可直接 按照現(xiàn)有封裝形式分為四類:框架封裝形式、硬質(zhì)基板封裝形式、軟質(zhì)基 板封裝形式和芯片級封裝。多芯片模塊MCM20世紀80年代初發(fā)源于美國,為解決單一芯片封裝集成度低和功能不 夠完善的問題,把多個高集成度、高性能、高可靠性的芯片,在高密度多 層互聯(lián)基板上組成多種多樣的電子模塊系統(tǒng),從而出現(xiàn)多芯片模塊系統(tǒng)。它是把多塊裸露的IC芯片安裝在一塊多層高密度互連襯底上,并組裝在同 一個圭寸裝中。它和 CSP封裝一樣屬于已

6、有圭寸裝形式的派生品。多芯片模塊具有以下特點:封裝密度更高,電性能更好,與等效的單 芯片封裝相比體積更小。如果采用傳統(tǒng)的單個芯片封裝的形式分別焊接在 印刷電路板上,則芯片之間布線引起的信號傳輸延遲就顯得非常嚴重,尤 其是在高頻電路中,而此封裝最大的優(yōu)點就是縮短芯片之間的布線長度, 從而達到縮短延遲時間、易于實現(xiàn)模塊高速化的目的。WLCS P此封裝不同于傳統(tǒng)的先切割晶圓,再組裝測試的做法,而是先在整片 晶圓上進行封裝和測試,然后再切割。它有著更明顯的優(yōu)勢:首先是工藝 大大優(yōu)化,晶圓直接進入封裝工序,而傳統(tǒng)工藝在封裝之前還要對晶圓進 行切割、分類;所有集成電路一次封裝,刻印工作直接在晶圓上進行,設(shè)

7、 備測試一次完成,有別于傳統(tǒng)組裝工藝;生產(chǎn)周期和成本大幅下降,芯片 所需引腳數(shù)減少,提高了集成度;引腳產(chǎn)生的電磁干擾幾乎被消除,采用 此封裝的內(nèi)存可以支持到 800MHz的頻率,最大容量可達 1GB所以它號稱 是未來封裝的主流。它的不足之處是芯片得不到足夠的保護。編輯本段 表面貼片封裝降低 PCB設(shè)計難度表面貼片封裝是從引腳直插式封裝發(fā)展而來的,主要優(yōu)點是降低了PCB電路板設(shè)計的難度,同時它也大大降低了其本身的尺寸大小。用這種方法 焊上去的芯片,如果不用專用工具是很難拆卸下來的。表面貼片封裝根據(jù)引腳所處的位置可分為:Single-ended(引腳在一面)、Dual(引腳在兩邊)、Quad(引腳

8、在四邊)、Bottom(引腳在下面)、BGA引腳排成矩陣結(jié)構(gòu))及其他。Sin gle-e nded此封裝形式的特點是引腳全部在一邊,而且引腳的數(shù)量通常比較少。 它又可分為:導(dǎo)熱型,像常用的功率三極管,只有三個引腳排成一排,其 上面有一個大的散熱片;COF是將芯片直接粘貼在柔性線路板上(現(xiàn)有的用Flip-Chip 技術(shù)),再經(jīng)過塑料包封而成,它的特點是輕而且很薄,所以當(dāng) 前被廣泛用在液晶顯示器 (LCD)上,以滿足LCD分辨率增加的需要。其缺點 一是Film的價格很貴,二是貼片機的價格也很貴。Dual此封裝形式的特點是引腳全部在兩邊,而且引腳的數(shù)量不算多。它的 封裝形式比較多,又可細分為SOT

9、SOP SOJ SSOP HSOP及其他。SOT系列主要有 SOT-23、SOT-223、SOT25 SOT-26、SOT323 SOT-89 等。當(dāng)電子產(chǎn)品尺寸不斷縮小時,其內(nèi)部使用的半導(dǎo)體器件也必須變小, 更小的半導(dǎo)體器件使得電子產(chǎn)品能夠更小、更輕、更便攜,相同尺寸包含 的功能更多。SOT封裝既大大降低了高度,又顯著減小了P CB占用空間。小尺寸貼片封裝 SOP飛利浦公司在上世紀 70年代就開發(fā)出小尺寸貼片封裝SOP以后逐漸派生出SOJ(J型引腳小外形封裝)、TSOP薄小外形封裝)、VSOP甚小外形 封裝)、SSOP縮小型SOP卜TSSOP薄的縮小型 SOP)及SOT(小外形晶體管)、 S

10、OIC(小外形集成電路)等。SOP引腳數(shù)在幾十個之內(nèi)。薄型小尺寸封裝 TSOP它與SOP的最大區(qū)別在于其厚度很薄,只有1mm是SOJ的1/3 ;由于外觀輕薄且小,適合高頻使用。它以較強的可操作性和較高的可靠性征服 了業(yè)界,大部分的 SDRAM內(nèi)存芯片都是采用此 TSOP封裝方式。TSOP內(nèi)存封 裝的外形呈長方形, 且封裝芯片的周圍都有I/O引腳。在TSOF封裝方式中,內(nèi)存顆粒是通過芯片引腳焊在PCB板上的,焊點和 PCB板的接觸面積較小,使得芯片向PCB板傳熱相對困難。而且TSOP封裝方式的內(nèi)存在超過 150MHz 后,會有很大的信號干擾和電磁干擾。J形引腳小尺寸封裝 SOJ引腳從封裝主體兩側(cè)

11、引出向下呈J字形,直接粘著在印刷電路板的表面,通常為塑料制品,多數(shù)用于DRAM和SRAM等內(nèi)存LSI電路,但絕大部分是DRAM用SOJ封裝的DRAM器件很多都裝配在 SIMM上。引腳中心距 1.27mm,弓I腳數(shù)從 20至40不等。四邊引腳扁平封裝 QFPQFP是由SOP發(fā)展而來,其外形呈扁平狀,引腳從四個側(cè)面引出,呈海 鷗翼(L)型,鳥翼形引腳端子的一端由封裝本體引出,而另一端沿四邊布置 在同一平面上。它在印刷電路板(PWB)上不是靠引腳插入 PWB勺通孔中,所以不必在主板上打孔,而是采用SMT方式即通過焊料等貼附在 PWBt, 般在主板表面上有設(shè)計好的相應(yīng)管腳的焊點,將封裝各腳對準(zhǔn)相應(yīng)的焊

12、點, 即可實現(xiàn)與主板的焊接。因此,PWB兩面可以形成不同的電路,采用整體回流焊等方式可使兩面上搭載的全部元器件一次鍵合完成,便于自動化操作,實裝的可靠性也有保證。這是目前最普遍采用的封裝形式。此種封裝引腳之間距離很小、管腳很細,一般大規(guī)模或超大規(guī)模集成 電路采用這種封裝形式。其引腳數(shù)一般從幾十到幾百,而且其封裝外形尺 寸較小、寄生參數(shù)減小、適合高頻應(yīng)用。該封裝主要適合用SMT表面安裝技術(shù)在PCB上安裝布線。但是由于 QFP的引線端子在四周布置,且伸出PKG之外,若引線間距過窄,弓I線過細,貝U端子難免在制造及實裝過程中發(fā)生 變形。當(dāng)端子數(shù)超過幾百個,端子間距等于或小于0.3mm時,要精確地搭載

13、在電路圖形上,并與其他電路組件一起采用再流焊一次完成實裝,難度 極大,致使價格劇增,而且還存在可靠性及成品率方面的問題。采用J字型引線端子的P LCC等可以緩解一些矛盾,但不能從根本上解決QFP的上述問題。由QFP衍生出來的封裝形式還有LCCC PLCC以及TAB等。此封裝的基材有陶瓷、金屬和塑料三種。從數(shù)量上看,塑料封裝占絕 大部分,當(dāng)沒有特別表示出材料時,多數(shù)情況為塑料QFR塑料QFP是最普及的多引腳LSI封裝。QFP封裝的缺點是:當(dāng)引腳中心距小于0.65mm時,引腳容易彎曲。為了防止引腳變形,現(xiàn)已出現(xiàn)了幾種改進的QF P品種。塑料四邊引腳扁平封裝 PQFP芯片的四周均有引腳,其引腳數(shù)一般

14、都在100以上,而且引腳之間距離很小,管腳也很細,一般大規(guī)模或超大規(guī)模集成電路采用這種封裝形式。 用這種形式封裝的芯片,必須采用表面安裝設(shè)備技術(shù)(SMT)將芯片邊上的引腳與主板焊接起來。PQFP封裝適用于SMT表面安裝技術(shù)在 PCB上安裝布線, 適合高頻使用,它具有操作方便、可靠性高、芯片面積與封裝面積比值較 小等優(yōu)點。帶引腳的塑料芯片載體 PLCC它與LCC相似,只是引腳從封裝的四個 側(cè)面引出,呈丁字形,是塑料制品。引腳中心距1.27mm,引腳數(shù)從18到840 J形引腳不易變形,比 QFP容易操作,但焊接后的外觀檢查較為困難。 它與LCC封裝的區(qū)別僅在于前者用塑料,后者用陶瓷,但現(xiàn)在已經(jīng)出現(xiàn)

15、用 陶瓷制作的J形引腳封裝和用塑料制作的無引腳封裝。無引腳芯片載體 LCC或四側(cè)無引腳扁平封裝 QFN指陶瓷基板的四個側(cè) 面只有電極接觸而無引腳的表面貼裝型封裝。由于無引腳,貼裝占有面積 比QFP小,高度比QFP低,它是高速和高頻 IC用封裝。但是,當(dāng)印刷基板 與封裝之間產(chǎn)生應(yīng)力時,在電極接觸處就不能得到緩解,因此電極觸點難 于做到QFP的引腳那樣多,一般從14到100左右。材料有陶瓷和塑料兩種, 當(dāng)有LCC標(biāo)記時基本上都是陶瓷 QFN塑料QFN是以玻璃環(huán)氧樹脂為基板基 材的一種低成本圭寸裝。目前已成為最熱門的球型矩陣封裝 BGABGA封裝經(jīng)過十幾年的發(fā)展已經(jīng)進入實用化階段, 圭寸裝。隨著集成

16、電路技術(shù)的發(fā)展,對集成電路的封裝要求越來越嚴格。這是 因為封裝關(guān)系到產(chǎn)品的性能,當(dāng)IC的頻率超過100MHz時,傳統(tǒng)封裝方式可能會產(chǎn)生所謂的交調(diào)噪聲Cross-Talk Noise 現(xiàn)象,而且當(dāng)IC的管腳數(shù)大于208腳時,傳統(tǒng)的封裝方式有其難度。因此,除使用QFP封裝方式外,現(xiàn)今大多數(shù)的高腳數(shù)芯片皆轉(zhuǎn)而使用BGA封裝。BGA一出現(xiàn)便成為 CPU高引腳數(shù)封裝的最佳選擇。BGA封裝的器件絕大多數(shù)用于手機、網(wǎng)絡(luò)及通信設(shè) 備、數(shù)碼相機、微機、筆記本計算機、PAD和各類平板顯示器等高檔消費市場。BGA封裝的優(yōu)點有:1.輸入輸出引腳數(shù)大大增加,而且引腳間距遠大于 QFP加上它有與電路圖形的自動對準(zhǔn)功能,從

17、而提高了組裝成品率;2.雖然它的功耗增加,但能用可控塌陷芯片法焊接,它的電熱性能從而得到了 改善,對于集成度很高和功耗很大的芯片,采用陶瓷基板,并在外殼上安 裝微型排風(fēng)扇散熱,從而可達到電路的穩(wěn)定可靠工作;3.封裝本體厚度比普通QFP減少1/2以上,重量減輕 3/4以上;4.寄生參數(shù)減小,信號傳輸 延遲小,使用頻率大大提高 ;5.組裝可用共面焊接,可靠性高。BGA封裝的不足之處:BGA封裝仍與QFP PGA樣,占用基板面積過 大;塑料BGA封裝的翹曲問題是其主要缺陷,即錫球的共面性問題。共面 性的標(biāo)準(zhǔn)是為了減小翹曲,提高BGA封裝的特性,應(yīng)研究塑料、粘片膠和基板材料,并使這些材料最佳化。同時由

18、于基板的成本高,而使其價格很 咼。小型球型矩陣封裝 Tin y-BGA它與BGA封裝的區(qū)別在于它減少了芯片的面積,可以看成是超小型的 BGA封裝,但它與BGA封裝比卻有三大進步:由于封裝本體減小,可以提高 印刷電路板的組裝密集度;芯片與基板連接的路徑更短,減小了電磁干擾 的噪音,能適合更高的工作頻率;具有更好的散熱性能。微型球型矩陣封裝 mBGA它是BGA的改進版,封裝本體呈正方形,占 用面積更小、連接短、電氣性能好、不易受干擾,所以這種封裝會帶來更 好的散熱及超頻性能,但制造成本極高。編輯本段 插入式封裝主要針對中小規(guī)模集成電路弓I腳插入式封裝。此封裝形式有引腳出來,并將引腳直接插入印刷電

19、路板中,再由浸錫法進行波峰焊接,以實現(xiàn)電路連接和機械固定。由于引 腳直徑和間距都不能太細,故印刷電路板上的通孔直徑、間距乃至布線都 不能太細,而且它只用到印刷電路板的一面,從而難以實現(xiàn)高密度封裝。 它又可分為引腳在一端的圭寸裝形式(S in gle en ded)、引腳在兩端的圭寸裝形式(Double en ded) 和引腳矩陣封裝 (Pin Grid Array) 。TO-92、TO-126、TO-220、TO-251、引腳在一端的封裝形式大概又可分為三極管的封裝形式和單列直插封 裝形式。典型的三極管引腳插入式封裝形式有TO-263等,主要作用是信號放大和電源穩(wěn)壓。單列直插式封裝 SIPZI

20、P 和 SIPH。Z形雙列直插式弓I腳只從封裝的一個側(cè)面引出,排列成一條直線,弓I腳中心距通常為 2.54mm,弓I腳數(shù)最多為二三十,當(dāng)裝配到印刷基板上時封裝呈側(cè)立狀。其 吸引人之處在于只占據(jù)很少的電路板面積,然而在某些體系中,封閉式的 電路板限制了 SIP封裝的高度和應(yīng)用,加上沒有足夠的引腳,性能不能令 人滿意。多數(shù)為定制產(chǎn)品,它的封裝形狀還有引腳在兩端的封裝形式大概又可分為雙列直插式封裝、圭寸裝和收縮型雙列直插式圭寸裝等。雙列直插式封裝 DIP絕大多數(shù)中小規(guī)模集成電路均采用這種封裝形式,其引腳數(shù)一般不超 過100。DIP封裝的芯片有兩排引腳,分布于兩側(cè),且呈直線平行布置,引 腳間距為2.5

21、4mm,需要插入到具有 DIP結(jié)構(gòu)的芯片插座上。當(dāng)然,也可以 直接插在有相同焊孔數(shù)和幾何排列的電路板上進行焊接。此封裝的芯片在 從芯片插座上插拔時應(yīng)特別小心,以免損壞管腳。它的封裝結(jié)構(gòu)形式有: 多層陶瓷雙列直插式DIP、單層陶瓷雙列直插式DIP、引線框架式 DIP等。此封裝具有以下特點:1.適合在印刷電路板(PCB)上穿孔焊接,操作方便。 2.芯片面積與封裝面積之間的比值較大,故體積也較大。3.除其外形尺寸及引腳數(shù)之外,并無其他特殊要求。帶散熱片的雙列直插式封裝DIPH主要是為功耗大于2W的器件增加的。Z形雙列直插式封裝 ZIP它與DIP并無實質(zhì)區(qū)別,只是引腳呈Z狀排列,其目的是為了增加引腳的

22、數(shù)量,而引腳的間距仍為2.54mm。陶瓷Z形雙列直插式封裝 CZIP與ZIP外形一樣,只是用陶瓷材料封裝。收縮型雙列直插式封裝SKDIP。形狀與DIP相同,但引腳中心距為1.778mm小于DIP(2.54mm),引腳數(shù)一般不超過100,材料有陶瓷和塑料兩種。引腳矩陣封裝PGA它是在DIP的基礎(chǔ)上,為適應(yīng)高速度、多引腳化(提高組裝密度)而出現(xiàn)的。此封裝其引腳不是單排或雙排,而是在整個平面呈矩陣排布,在芯 片的內(nèi)外有多個方陣形的插針,每個方陣形插針沿芯片的四周間隔一定距 離排列,與DIP相比,在不增加引腳間距的情況下,可以按近似平方的關(guān) 系提高引腳數(shù)。根據(jù)引腳數(shù)目的多少,可以圍成2圈-5圈,其引腳

23、的間距為2.54mm,引腳數(shù)量從幾十到幾百。PGA封裝具有以下特點:1.插拔操作更方便,可靠性高;2.可適應(yīng)更高的頻率3如采用導(dǎo)熱性良好的陶瓷基板,還可適應(yīng)高速度、大功率器件要 求;4.由于此封裝具有向外伸出的引腳,一般采用插入式安裝而不宜采用表面安裝;5.如用陶瓷基板,價格又相對較高,因此多用于較為特殊的用途。 它又分為陳列引腳型和表面貼裝型兩種。陳列引腳型PGA是插裝型封裝,其底面的垂直引腳呈陳列狀排列。封裝材料基本上都 米用多層陶瓷基板(在未專門表示出材料名稱的情況下,多數(shù)為陶瓷PGA),用于高速大規(guī)模邏輯 LSI電路,成本較高。引腳中心距通常為2.54mm,引腳數(shù)從幾十到500左右,引腳長約 3.4mm。為了降低成本,封裝基材可用玻 璃環(huán)氧樹脂印刷基板代替,也有64256引腳的塑料 PG

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論