微機原理期末復習題_第1頁
微機原理期末復習題_第2頁
微機原理期末復習題_第3頁
微機原理期末復習題_第4頁
微機原理期末復習題_第5頁
已閱讀5頁,還剩8頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領

文檔簡介

1、精選優(yōu)質(zhì)文檔-傾情為你奉上第一章一、填空題1、86的壓縮BCD碼表示形式為( 86H )。2、基本的ASCII碼為_8_位編碼,共有_27_個字符。3、計算機中的總線包括_地址總線_、_數(shù)據(jù)總線_和_控制總線_。4、計算機系統(tǒng)由_硬件_系統(tǒng)和_軟件_系統(tǒng)兩大部分組成。5、CPU的字長與_數(shù)據(jù)總線_有關;尋址空間與_地址總線_有關。6、若CPU的數(shù)據(jù)線寬度為8位,則它的字長為_8_位;地址線寬度為16位,則它的尋址空間為_216B_。7、計算機語言分為_低級_語言、_中級_語言和_高級_語言。8、計算機軟件分為_系統(tǒng)_軟件和_應用_軟件兩大類。9、8位有符號二進制數(shù)為正數(shù)時,符號位b7為_183

2、_;為負數(shù)時,符號位b7為_-73_。10、正數(shù)的原碼、反碼、補碼_是相同的_;11、目前,微型計算機的核心部件是 _ CPU_。二、名詞解釋微機 微處理器 微型計算機系統(tǒng) 匯編語言 操作系統(tǒng) 系統(tǒng)軟件BIU EU ASCII碼 BCD碼三、判斷題。請判斷以下題的正誤,對于“×”的請說明原因。1、8位二進制數(shù)的補碼表示范圍為-127 +127。( X )。 -128 +1272、CPU的尋址空間與它的數(shù)據(jù)線寬度有關( X )。3、CPU的數(shù)據(jù)線寬度越寬,它的相對運行速度越快( )。4、寄存器和存儲器都是CPU內(nèi)部的存儲單元( X )。寄存器是CPU內(nèi)部的存儲單元5、十進制數(shù)456的壓

3、縮BCD碼表示形式為0BCD( )。6、-100的8 位二進制數(shù)原碼值為B,補碼值為B( )。7、回車符CR的ASCII 碼值是0DH( )。第二章一、填空題1、SP是一個( 16 )位寄存器。Flags是一個( 16 )位寄存器??刂茦酥疚籘F的含義為: 追蹤標志,當TF置為1,CPU進入單步執(zhí)行方式,即每執(zhí)行一條指令,產(chǎn)生一個單步中斷請求 )。2、設某一堆棧段中當前棧頂?shù)倪壿嫷刂窞?000H:0200H,在彈出兩個字后棧頂?shù)奈锢淼刂肥牵?000H:01FCH )。3、設雙字H的起始地址是0A0000H,則此雙字中12H所在單元的物理地址是( 0A0003H )。4、在8086中,每一內(nèi)存單

4、元只能有一個( 物理 ) 地址,但可以有多個( 邏輯 )地址。5、判斷有符號數(shù)運算是否溢出應根據(jù)( OF )標志位。6、8086 CPU中,用于區(qū)分CPU是工作在最大模式還是最小模式的引腳是(MN/MX )。7、8086 CPU中的寄存器都是( 16 )位的。8、總線周期是( CPU通過總線對存儲器或IO接口進行一次訪問所需要的時間 )二、名詞解釋指令周期 邏輯地址 物理地址 段地址 偏移地址 時鐘周期 標志寄存器堆棧 寄存器 三、判斷題。請判斷以下題的正誤,對于“×”的請說明原因。1、內(nèi)存的物理地址是唯一的,每一個內(nèi)存單元可存放一個16位二進制數(shù)。 ( X) 每一個內(nèi)存單元可存放一

5、個8位二進制數(shù)2、 存儲器是計算機系統(tǒng)中不可缺少的部分。( ) 3、8086 CPU為16位處理器,一次可并行傳送8位或16位二進制數(shù)。( )4、8086 CPU的數(shù)據(jù)總線和地址總線都是20位。( X ) 5、8086 CPU的BIU中包含有一個16位的地址加法器。(X ) 8086 CPU的BIU中包含有一個20位的地址加法器6、因為8086存儲單元的段地址和偏移地址均為16位,則8086存儲單元的地址線為32位。( x ) 因為8086存儲單元的段地址和偏移地址均為16位,則8086存儲單元的地址線為20位7、8086 CPU可以通過改變指令指針I(yè)P的內(nèi)容來改變執(zhí)行順序。( ) 8、808

6、6 CPU的16位標志寄存器FR中每位均有確定含義。( X) 9、8086 CPU的基本讀寫總線周期由4個時鐘周期組成。( ) 10、8086CPU在一個存儲單元中,可存入8位數(shù)據(jù)或者16位數(shù)據(jù)。( x) 8086CPU在一個存儲單元中,可存入8位數(shù)據(jù).11、8086CPU允許多個邏輯段重疊或交叉。( X ) 8086CPU允許多個邏輯段重疊12、堆棧指針SP總是指向堆棧的棧頂。( ) 13、8086 CPU從功能結(jié)構上看,其由控制器、運算器、寄存器三部分組成。( X )8086 CPU從功能結(jié)構上看,其由執(zhí)行單元和總線接口單元組成.14、寄存器尋址比存儲器尋址的運算速度快( )四、單項選擇題

7、1、8086 CPU引腳中區(qū)分CPU進行存儲器訪問還是IO訪問的控制引腳是(  B  )。 A、MN/MX B、M/IO C、INTR D、NMI2、若某數(shù)據(jù)段位于存儲區(qū)38000H47FFFH,則該數(shù)據(jù)段的段地址為( )。 A38000H B47FFFH C3000H D3800H3、程序設計中所使用的地址是( A )。 A邏輯地址 B有效地址 C物理地址 D段基址4、標志寄存器Flags中存放兩類標志,即( B )。 A符號標志、溢出標志 B控制標志、狀態(tài)標志 C方向標志、進位標志 D零標志、奇偶標志5、下列有關指令指針寄存器的說法中,哪一個是正確的( B )。 AIP

8、存放當前正在執(zhí)行的指令在代碼段中的偏移地址 BIP存放下一條將要執(zhí)行的指令在代碼段中的偏移地址 CIP存放當前正在執(zhí)行的指令在存儲器中的物理地址 DIP存放當前正在執(zhí)行的指令在存儲器中的段地址6、某系統(tǒng)中,已知建立堆棧時SS=2360H,SP=0800H,經(jīng)過一段時間后,SP的內(nèi)容變?yōu)?700H,則堆棧中有多少個字的數(shù)據(jù)( A ) A80H B50H C100 D100H7、 8088/8086CPU從功能結(jié)構上看,是由( D)組成的。 A、控制器和運算器 B、 控制器和運算器 C、控制器和20位物理地址加法器 D、執(zhí)行單元和總線接口單元8、8086 CPU內(nèi)部具有( B )個8位寄存器。 A

9、、4 B、8 C、14 D、209、8086 CPU的標志寄存器中有( D )個有效位。 A、1 B、3 C、6 D、910、8086 CPU對存儲器采用分段管理的方法,每個存儲單元均擁有( D )兩種地址。 A、實地址和虛擬地址 B、 20位地址和16位地址 C、邏輯地址和物理地址 D、 段基址和偏移地址14、8086/8088CPU中,引腳RD和WR的作用是( C) A、 CPU控制數(shù)據(jù)傳輸?shù)姆较?B、 CPU實現(xiàn)存儲器存儲操作控制 C、 CPU實現(xiàn)讀或?qū)懖僮鲿r的控制線 D、CPU實現(xiàn)讀地址數(shù)據(jù)線分離控制15、8086 CPU中,可屏蔽中斷請求的控制引腳是( C ) A、NMI B、HOL

10、D C、INTR D、INTA16、8086 CPU可訪問( C )個字端口 A、 1K B、 32K C、 64K D、 1M17、 8086/8088CPU將數(shù)據(jù)壓入堆棧時,棧區(qū)指針的變化為( c ) A、SS內(nèi)容改變,SP 內(nèi)容不變 B、SS內(nèi)容不變,SP 內(nèi)容加2 C、SS內(nèi)容不變,SP 內(nèi)容減2 D、SS和SP內(nèi)都容改變18、在以下關于8086/8088對存儲器進行分段管理的敘述中,不正確的是( D )。 A、1MB內(nèi)存的空間可分為若干個64KB的段 B、 段的大小根據(jù)具體需要而定,最大不超過64KB C、段的起始地址能被16整除 D、段與段之間可以交叉 三、簡答題 1、找出字符串“

11、Pentium”的ASCII碼,將它們依次存入從00510H開始的字節(jié)單元中,畫出它們存放的內(nèi)存單元示意圖。 P( ) e (65H)n( ) . m( )00510H00511H2、有一雙字H在內(nèi)存中的地址為30101H,畫出其在8086系統(tǒng)的內(nèi)存中存放的情況。 21H 43H65H 87H30101H3、8086的標志寄存器分為6個狀態(tài)標志位和3個控制標志位,它們各自的含義和作用是什么?第三章一、填空題1、若要在DEBUG下顯示偏移地址為2000H單元處的指令,相應命令應為:( U 2000H )。 2、條件轉(zhuǎn)移指令JNZ的測試條件是 ZF=0 。3、MOV BP,AL指令中,目的操作數(shù)為

12、_寄存器間接_尋址方式,對_堆棧_段的數(shù)據(jù)進行操作。4、當采用寄存器間接尋址時,使用通用寄存器BX、DI、SI時,可以默認不寫的段寄存器是_DS_5、采用寄存器間接尋址,當使用通用寄存器BP時,可以默認不寫的段寄存器是SS_。6、條件轉(zhuǎn)移指令是一種短轉(zhuǎn)移,其轉(zhuǎn)移范圍在_ -128 +127 內(nèi)。7、DEC BYTE PTRDI指令中,操作數(shù)的數(shù)據(jù)類型是_ 內(nèi)存操作 。8、循環(huán)指令LOOPZ終止循環(huán)的條件是_CX=0或者ZF=0_。9、將AX寄存器清0的的邏輯指令是_xor ax,ax_或_ and ax,0 _(2)_ _。10、已知AX=0202H、CX=0003H,執(zhí)行指令SAR AX,C

13、L后,寄存器AX=_0040H_。二、名詞解釋尋址方式 指令系統(tǒng) 源操作數(shù) 目的操作數(shù)三、判斷題。請判斷以下題的正誤,對于“×”的請說明原因。1、立即尋址方式只能用于源操作數(shù)。( )2、DOS所有的功能子程序調(diào)用都是利用INT 21H中斷指令。( X )3、指令“MOV AX,BP”的源操作數(shù)的物理地址為SS*16+BP。( )4、指令指針寄存器IP是不能通過指令訪問的。( )5、代碼段寄存器CS的內(nèi)容可以被壓入棧區(qū),也可以將堆棧中的數(shù)據(jù)彈出至CS中。( X )代碼段寄存器CS的內(nèi)容可以被壓入棧區(qū),不可以將堆棧中的數(shù)據(jù)彈出至CS中6、段內(nèi)轉(zhuǎn)移要改變IP、CS的值。( X )段內(nèi)轉(zhuǎn)移要

14、改變IP的值7、CS和IP中的內(nèi)容是不能通過指令隨意改變的,也就是CS和IP都不能用作目的操作數(shù)。( )8、不能給段寄存器直接傳送立即數(shù)。( )9、MOV指令執(zhí)行時會影響標志位。( X )MOV指令執(zhí)行時不會影響標志位10、堆棧存取操作是以字節(jié)為單位的。當堆棧存入數(shù)據(jù)時,SP減1;當從堆棧中取出數(shù)據(jù)時,SP加1。( X )堆棧存取操作是以字為單位的。當堆棧存入數(shù)據(jù)時,SP減2;當從堆棧中取出數(shù)據(jù)時,SP加2。四、選擇題1、指令MOV AX,3070H中源操作數(shù)的尋址方式為( A )A、寄存器間接尋址 B、立即尋址 C、直接尋址 D、變址尋址 2、指令MOV BX,AX中 (B) A、目的操作數(shù)

15、是寄存器操作數(shù) B、源操作數(shù)是存儲器操作數(shù) C、目的操作數(shù)是存儲器操作數(shù) D、源操作數(shù)是立即操作數(shù) 3、指令MOV AX,BP中 (B) A、源操作數(shù)存于數(shù)據(jù)段 B、源操作數(shù)存于堆棧段 C、目的操作數(shù)存于數(shù)據(jù)段 D、目的操作數(shù)存于堆棧段 4、BX是( B) A、8位通用寄存器 B、16位通用寄存器 C、16位段寄存器 D、16位變址寄存器 5、下面4個寄存器中,不能作為間接尋址的寄存器是( B ) A、BX B、DX C、BP D、DI6、設SS2000H,執(zhí)行下列程序段后SP( A ) MOV SP,2000H MOV AX,1234H PUSH AX A、21FFEH B、20000H C

16、、22000H D、22002H 7、 TEST 與AND的區(qū)別是( B )。 A、TEST 改變目標操作數(shù) B、TEST 不改變目標操作數(shù) C、都影響標志位 D、TEST不變標志位8、完成將BX清零,并使標志位CF清零的操作,下面錯誤的指令是( D ) A、SUB BX,BX B、XOR BX,BX C、MOV BX,00H D、AND BX,00H9、設SS2000H,下列程序段執(zhí)行后,AH中的數(shù)據(jù)在內(nèi)存地址為( C ) MOV SP,2000H MOV AX,1234H PUSH AX A、20000H B、22000H C、21FFEH D、21FFFH 10、設BL=05H,要使BL

17、0AH,應執(zhí)行的指令是( C ) A、NOT BL B、AND BL C、XOR BL,0FH D、OR BL,0FH 11、在8086基址加變址的尋址方式中,基址寄存器可以為(B),變址寄存器可以為(D)。如已知BX2000H,SI1234H,則指令MOV AX,BX+SI+2的源操作在(A)中。(1)A、AX或CX B、BX或BP C、SI或BX D、DX或DI(2)A、BC或CX B、CX或SI C、DX或SI D、SI或DI(3) A、數(shù)據(jù)段中偏移地址為3236H的字 B、數(shù)據(jù)段中偏移地址為3234H的字 C、附加段中偏移地址為3236H的字 D、附加段中偏移地址為3234H的字 12

18、、PUSH 操作數(shù);其中操作數(shù)允許為( C )。 A、立即操作數(shù) B、字節(jié)內(nèi)存操作數(shù) C、字內(nèi)存操作數(shù) D、字節(jié)寄存器操作數(shù) 五、分析題執(zhí)行以下程序段后,請?zhí)顚懨款}MOV SP,2000HMOV AX,0F0HMOV SI,1234HMOV DX,5678HPUSH SIPOP DISHL DX,1TEST AX,DXPUSH DX(1)SP=( D ); A、2000H B、1FFFH C、2001H D、1FFEH(2)DH內(nèi)容所在存儲器的偏移地址為( A ); A、1FFFH B、1FFEH C、1FFDH D、1FFCH(3)DL內(nèi)容所在存儲器的偏移地址為( B ); A、1FFFH

19、B、1FFEH C、2000H D、1FFCH(4)AX=( C ); A、0H B、78H C、0F0H D、56H(5)DI=( A )。 A、1234H B、5678H C、2000H D、00F0H(6)DX=( B ); A、5678H B、0ACF0H C、2B3CH D、0ABF0H(7)標志位ZF=( A )。 A、0 B、1 C、不定 D、無值第四章一、單項選擇題 1、 關于指令MOV BX,AX,以下敘述正確的是:(C)A、目的操作數(shù)是寄存器操作數(shù) B、源操作數(shù)是內(nèi)存操作數(shù)C、目的操作數(shù)是內(nèi)存操作數(shù) D、源操作數(shù)是立即操作數(shù)2、執(zhí)行下列程序,設(SS)2000H,執(zhí)行后(S

20、P)? MOV SP,2000H MOV AX,1234H PUSH AXA21FFEH B20000H C22000H D22002H4、 匯編語言程序代碼必須位于代碼段中,形成代碼段物理地址的寄存器對是(B) ASS: SP BCS: IP C. DS: BX D. CS: BX5、指令LOOPZ的循環(huán)執(zhí)行條件是 ( c) ACX不等于0且ZF0 BCX不等于0或ZF=0 CCX不等于0且ZF1 DCX不等于0或ZF1二、程序題主要圍繞實驗、PPT中的簡單例題、教材中的例題進行。實驗指導書:實驗1全部、實驗2(1、3題),實驗3的第1、3題,實驗4的第1、3題,實驗6全部;PPT中的簡單例

21、題,要求掌握“回車符”和“換行符”的作用及功能教材中的例題:“例4.14”、“例4.17”、 “例4.20”試編寫一程序,將地址偏移量為100H單元開始的256個單元分別寫入:00H,01H,02H,03H,.FFH等數(shù)據(jù)統(tǒng)計其中正元素的個數(shù)(負元素的個數(shù),0的個數(shù)),將統(tǒng)計結(jié)果送入到上述數(shù)據(jù)塊之后的一個單元中;第五章一、名詞解釋Flash ROM RAM EEPROM Cache二、判斷題。請判斷以下題的正誤,對于“×”的請說明原因。1、DRAM存儲芯片須定期刷新,PC機中所使用的內(nèi)存條由DRAM組成。 ( )2、8086 CPU對內(nèi)存的訪問能力由所插的內(nèi)存條數(shù)目決定。( X )3

22、、高速緩沖存儲器Cache與CPU的速度相當。( X ) 4、在PC機中,外存儲器中的存儲價質(zhì)僅為磁性材料( X )。5、在PC機中,內(nèi)存儲器中的存儲價質(zhì)僅為半導體材料( )6、CPU訪問內(nèi)存的速度比訪問外存的速度慢( X )。7、存儲器芯片的主要技術指示是容量、存取時間和功耗( X )。8、RAM是英文Random Acess Memory 的縮寫( )。9、ROM是英文Read Only Memory 的縮寫( )。10、字節(jié)的英文為Byte,位的英文為bit( )。11、某存儲芯片的字節(jié)容量為1KB,它的位容量為10Kb( X )。12、存儲容量1MB等于1000KB( X )。13、靜

23、態(tài)RAM需要刷新電路( X )。14、動態(tài)RAM需要刷新電路( )。15、相對而言,靜態(tài)RAM比動態(tài)RAM的集成度高( X )。16、相對而言,靜態(tài)RAM比動態(tài)RAM的外圍電路簡單( X )。18、在內(nèi)存儲器組織中用部分譯碼方式,存儲器單元地址有重復地址值( )。19、在內(nèi)存儲器組織中用全譯碼方式,存儲器單元地址有重復地址值( X )。20、若存儲芯片有1K個存儲單元,它的片內(nèi)地址線有10條( )。21、CPU的地址線為16條,可訪問64K個存儲單元( )。22、因ROM是僅讀存儲器,向它內(nèi)部寫入數(shù)據(jù)是不可能的( X )。三、存儲器擴展題(必考題,為同種類型)1、現(xiàn)有2K*4位的RAM和2K*

24、8位的ROM芯片若干,試為CPU構造一個2KB的RAM和4KB的ROM存儲系統(tǒng)。設該CPU的數(shù)據(jù)總線為D0-D7,地址總線為A0-A15,讀寫控制總線為 M/IO、RD、WR。請畫出CPU與存儲芯片之間的擴展連接設計圖,并分析RAM和ROM的地址范圍。(配套芯片和譯碼器可以任意使用)2、假設有單片8K×8位的EPROM芯片和16K×8位的SRAM芯片若干,試將它們與8088 CPU相連,形成16KB ROM容量和32KB RAM容量,請畫出CPU和存儲芯片的擴展連接圖,并寫出所形成的地址空間。要求:(1)擴展所形成的地址空間RAM占低地址空間,ROM占高地址空間,且連續(xù);(

25、2)分別寫出你所形成的各片ROM與RAM的地址空間設:8088 CPU有A0A15共16條地址線,8條數(shù)據(jù)線,對存儲器的讀寫控制信號線是 WR,RD;EPROM芯片的讀信號為OE,片選信號為CE;SRAM芯片的讀、寫信號分別為OE和WE,片選信號為CS。課本177頁第六章一、填空題1、總線帶寬又稱總線最大傳輸率,是指單位時間內(nèi)總線上可傳送的數(shù)據(jù)量,可用( 字節(jié)數(shù)/秒,比特數(shù)/秒 )表示。(提示:指單位)2、總線是在模塊和模塊之間,設備和設備之間傳送信息的一組( 公用信號線 )。3、按照總線上傳輸信息的不同,總線可以分為數(shù)據(jù)總線、( 地址總線 )、( 控制總線 )。4、總線位寬是指( 總線上能同

26、時傳送的數(shù)據(jù)位數(shù) ),用bit表示。在總線頻率一定時,總線帶寬與位寬成(正 )比。(正比或反比)5、USB總線是一種通用的( 串行 )總線。6、USB總線的邏輯拓撲結(jié)構是一種分層的( 星型 )拓撲結(jié)構。7、IEEE1394是一種高速( 串行 )I/O總線。(并行或串行)二、名詞解釋總線 總線帶寬 RS232C USB總線 IEEE1394三、判斷題。請判斷以下題的正誤,對于“×”的請說明原因。1、同一時刻只能有一個模塊向總線發(fā)送信息,但允許多個模塊同時接收總線上的信息。( )2、IEEE 1394總線具有即插即用功能,其既支持同步也支持異步傳輸方式。 ( ( )3、USB總線不支持熱

27、插拔和即插即用。(X )4、總線性能指標中,總線位寬越寬,總線工作頻率越高,總線帶寬便越大。(( )5、在同一時刻,總線上允許多對模塊間進行信息交換。( X)6、CPU的地址總線是雙向的,即地址可以在CPU和存儲器及I/O口間互相傳送。(X )7、RS-232是一種串行總線標準,具有25根信號。( )8、IEEE1394在一個端口上最多可連接128個設備。(X )四、單項選擇題1、以下哪類總線是單向的( B )。A、數(shù)據(jù)總線 B、地址總線 C、控制總線 2、( C )總線用于微機系統(tǒng)內(nèi)各插件板與系統(tǒng)板之間的連接,是微機系統(tǒng)中最總要的一種總線。A、片內(nèi)總線 B、片總線 C、系統(tǒng)總線 D、外總線3

28、、總線為完成一次數(shù)據(jù)傳輸需經(jīng)歷( c )個階段。A 2個 B 3個 C 4個 D 5個4、以下關于微機系統(tǒng)中采用總線結(jié)構的優(yōu)點說法錯誤的是( D )A、可以簡化系統(tǒng)結(jié)構,便于系統(tǒng)設計制造。B、便于接口設計。C、便于系統(tǒng)擴充。D、提高系統(tǒng)傳輸速率。5、對USB總線,以下說法錯誤的是( D )A、USB總線是一種串行總線標準。B、支持即插即用。C、支持熱插拔。D、最多可連接63個設備。6、假設某CPU具有16根地址總線,則其對存儲器的尋址范圍為( A )A 64KB B 32KB C 16KB D 220B7、以下哪一種總線不是外總線( c )。A RS-232總線 B USB 總線 C PCI總

29、線 D IEEE1394總線( )。第七章一、填空題1、8086 PC機提供的輸入輸出指令有兩條,分別為IN和OUT,其尋址方式也有兩種,分別為直接尋址和( 間接尋址 ),其中指令OUT 50H, AL屬于( 直接尋址 )。2、CPU 在執(zhí)行IN AL,DX指令時,M/I/O#引腳為 低 電平,RD#引腳為 低 電平WR#引腳為 高電平2、 計算機系統(tǒng)中,CPU與外設之間數(shù)據(jù)傳輸方式包括:直接傳輸、( 查詢傳輸 ) 、( 中斷傳輸 )、( DMA傳輸 ) 。4、查詢傳輸是指( )。5、中斷傳輸是指( )。6、8086 CPU 使用 ( 16 ) 根地址線對I/O端口尋址,可尋址范圍為 ( 21

30、6 ) 字節(jié)。7、 DMA傳輸是指( )。8、 系統(tǒng)對外設編址方式包括 (統(tǒng)一編址 ) 和(獨立編址 ) 兩種.二、名詞解釋4、DMA傳送 三、判斷題。請判斷以下題的正誤,對于“×”的請說明原因。1、 微機的幾種輸入/輸出方式中,DMA方式利用率最高。 ( ) 微機的幾種輸入/輸出方式中,DMA方式利用率最高。 ( )2、 CPU與I/O接口是通過三總線連接的。( )3、 8086 CPU讀寫一次存儲器或I/O端口操作所需要的時間稱為一個基本讀寫總線周期。( )4、 8088CPU工作在最小工作模式下,當執(zhí)行OUT Dest,Src時,CPU的控制信號為I/O/M#=0、WR#=1、

31、RD#=0狀態(tài)。( X)5、 一個I/O接口中必須要有數(shù)據(jù)端口、控制端口和狀態(tài)端口。( )6、 I/O接口與存儲器統(tǒng)一編址的優(yōu)點是可用相同指令操作。( )7、 8086 CPU的I/O接口與存儲器是統(tǒng)一編址的。( X )8、 8088CPU 對地址為240H的I/O端口讀操作指令為IN AL,240H。( X )9、 8086 CPU對I/O端口的尋址空間為1MB。( X )10、 8086 CPU 最多可訪問64K個I/O字端口。( )11、 8086 CPU采用I/O獨立編址方式,可使用AD15-AD0線的地址信息尋址I/O端口( )12、 8086 CPU的輸入指令IN Dest,Src

32、 中目的操作數(shù)Dest只能是AL.(X )13、 8086 CPU的輸出指令,是將AL或 AX寄存器的內(nèi)容輸出到外設的一個端口。( )14、 在CPU與外設的I/O傳輸控制方式分為直接傳輸、查詢傳輸、中斷傳輸、DMA傳輸。( )15、 若I/O接口為直接傳輸方式,接口中應有狀態(tài)端口。( X )16、 中斷控制方式是由外設申請而發(fā)生,無請求時CPU可以正常工作,因此中斷傳輸可提高CPU的利用率。( )17、 查詢方式時CPU處于主動,外設處于被動,所以CPU效率不高。( )18、 外設的狀態(tài)信息是通過I/O接口傳送給CPU。( )19、 查詢傳輸方式是通過查詢狀態(tài)后決定是否傳輸?shù)膫鬏敺绞健? )五、分析題2、請寫指令完成操作:將字數(shù)據(jù)內(nèi)容56FDH輸出到端口1000HMOV DX,1000HMOV AX,56FDHOUT DX,AX第八章一、填空題6、中斷服務程序入口地址表又稱為中斷向量表,

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論