TTL CMOS電平及輸入輸出方式_第1頁
TTL CMOS電平及輸入輸出方式_第2頁
TTL CMOS電平及輸入輸出方式_第3頁
TTL CMOS電平及輸入輸出方式_第4頁
TTL CMOS電平及輸入輸出方式_第5頁
已閱讀5頁,還剩1頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、DSP控制母板學習小結(jié)TTL電平與CMOS電平:TTL集成電路的全名是晶體管-晶體管邏輯集成電路(Transistor-Transistor Logic),主要有54/74系列標準TTL、高速型TTL(H-TTL)、低功耗型TTL(L-TTL)、肖特基型TTL(S-TTL)、低功耗型TTL(LS-TTL)五個系列。標準TTL輸入高電平最小2V,輸出高電平最小2.4V,典型值3.4V,輸入低電平最大0.8V,輸出低電平最大0.4V,典型值0.2V。S-TTL輸入高電平最小2V,輸出高電平最小類2.5V,、類2.7V,典型值3.4V。輸入低電平最大0.8V,輸出低電平最大0.5V。LS-TTL輸入

2、高電平最小2V,輸出高電平最小類2.5V,、類2.7V,典型值3.4V。輸入低電平最大類0.7V,、類0.8V,輸出低電平最大類0.4V,、類0.5V,典型值0.25V。TTL電路的電源VDD供電只允許在+5V±10%范圍內(nèi),扇出數(shù)為10個以下TTL門電路。CMOS集成電路是互補對稱金屬氧化物半導體(Compiementary symmetry metal oxide semicoductor)集成電路的英文縮寫,電路的許多基本邏輯單元都是用增強型PMOS晶體管和增強型NMOS管按照互補對稱形式連接的,靜態(tài)功耗很小。CMOS電路的供電電壓VDD范圍比較廣,在+5-+15V均能正常工作

3、,電壓波動允許±10,當輸出電壓高于VDD-0.5V時為邏輯1,輸出電壓低于VSS+0.5V(VSS為數(shù)字地)為邏輯0,扇出數(shù)為1020個CMOS門電路。CMOS電平電壓范圍在315V,比如4000系列當5V供電時,輸出在4.6V以上為高電平,輸出在0.05V以下為低電平。輸入在3.5V以上為高電平,輸入在1.5V以下為低電平。而對于TTL芯片,供電范圍為05V,常見都是5V,如74系列5V供電,輸出在2.7V以上為高電平,輸出輸出在0.5V以下為低電平,輸入在2V以上為高電平,在0.8V以下為低電平。因此,CMOS電路和TTL電路就有一個電平轉(zhuǎn)換問題。OC(open collect

4、or)集電極開路,必須外界上拉電阻和電源才能將開關(guān)電平作為高低電平用。否則它一般只作為開關(guān)大電壓和大電流負載,所以又叫做驅(qū)動門電路。集電極開路輸出的結(jié)構(gòu)如圖1所示,右邊的那個三極管集電極什么都不接,所以叫做集電極開路(左邊的三極管起反相作用,使輸入為“0”時,輸出也為“0”)。對于圖1,當左端的輸入為“0”時,前面三極管截止,所以5V電源通過1K電阻加到右邊三極管上,右邊的三極管導通(即相當于一個開關(guān)閉合);當左端的輸入為“1”時,前面的三極管導通,而后面的三極管截止(相當于開關(guān)斷開)。將圖1簡化為圖2的樣子,圖2中的開關(guān)受軟件控制,“1”時斷開,“0”時閉合。很明顯,當開關(guān)閉合時,輸出直接接

5、地,所以輸出電平為0。而當開關(guān)斷開時,則輸出端懸空了,即高阻態(tài),這時狀態(tài)未知,如果后面一個電阻負載(即使很輕的負載)到地,那么輸出端的電平就被這個負載拉到低電平了,所以這個電路是不能輸出高電平的。再看圖3,那個1K的電阻即是上拉電阻。如果開關(guān)閉合,則有電流從1K電阻及開關(guān)上流過,但由于開關(guān)閉合時電阻為0(方便討論,實際情況中開關(guān)電阻不為0,另外對于三極管還存在飽和壓降),所以在開關(guān)上的電壓為0,即輸出電平為0.若開關(guān)斷開,則由于開關(guān)電阻為無窮大(同上,不考慮實際中的漏電流),所以流過的電流為0,因此在1K電阻上的壓降也為0,所以輸出端的電壓就是5V了,這樣就能輸出高電平了。但是這個輸出的內(nèi)阻是

6、比較大的(即1K),如果接一個電阻為R的負載,通過分壓計算,就可以算得最后的輸出電壓為5xR/(R + 1000)伏,如果要達到一定電壓的話,R就不能太小。如果R真的太小,而導致輸出電壓不夠的話,那我們只有通過減小那個1K上拉電阻來增加驅(qū)動能力。但是,上拉電阻又不能取得太小,因為當開關(guān)閉合時,將產(chǎn)生電流,由于開關(guān)能流過的電流是有限的,因此限制了上拉電阻的取值,另外還需要考慮到,當輸出低電平時,負載可能還會給提供一部分電流從開關(guān)流過,因此要綜合這些電流考慮來選擇合適的上拉電阻。OD(open drain)漏極開路,對于漏極開路(OD)輸出,跟集電極開路輸出是十分類似的。將上面的三極管換成場效應管

7、即可。這樣集電極就變成了漏極,OC就變成了OD,原理也是一樣的。開漏形式的電路有以下幾個特點:1.利用外部電路的驅(qū)動能力,減少IC內(nèi)部的驅(qū)動。或驅(qū)動比芯片電源電壓高的負載2.可以將多個開漏輸出的Pin連接到一條線上,通過一個上拉電阻,在不增加任何器件的情況下,形成“與邏輯“關(guān)系。這也是I2C,SMBus等總線判斷總線占用狀態(tài)的原理。如果作為圖騰輸出必須接上拉電阻。接容性負載時,下降沿是芯片內(nèi)部的晶體管,是有源驅(qū)動,速度較快;上升沿是無源的外接電阻,速度慢。如果要求速度高電阻選擇要小,功耗會大。所以負載電阻的選擇要兼顧功耗和速度。3.可以利用改變上拉電源的電壓,改變輸出電平,例如加上拉電阻就可以

8、提供TTL、CMOS電平輸出等。4.開漏Pin不連接上拉電阻,則只能輸出低電平。一般來說開漏是用來連接不同電平的器件的。推挽結(jié)構(gòu),一般是指兩個三極管分別受兩互補信號的控制,總是在一個三極管導通的時候另一個截止,這樣的電路結(jié)構(gòu)稱為推拉式電路或圖騰柱輸出(Totem-pole)電路。推拉式輸出既提高電路的負載能力,又提高開關(guān)速度,適用于低電壓大電流的場合。此為用光耦做數(shù)字信號隔離電路,同時也起到了電平轉(zhuǎn)換的作用將外部1224V電壓轉(zhuǎn)換成3.3V電壓和DSP相連。這是HCPL063L的原理圖,可以看出這就是集電極開路輸出,因此輸出3.3V高電平需要外部上拉電阻,這里選擇了4.7K的上拉電阻。上圖中O1.0-O1.7為DSP的IO口輸出,根據(jù)數(shù)據(jù)手冊,IO的灌電流最大為8mA,不足以驅(qū)動PC3Q65,因此加入DM7407M緩沖,DM7407為集電極開路輸出,但是由于后面帶的光耦是電流驅(qū)動型器件,只有有電流時才能導通,所以此處的上拉電阻可以省去,使用光耦實現(xiàn)了3.3V到24V的轉(zhuǎn)換。上圖使用SN74LVC8T245來完成3.3V和5V電平的轉(zhuǎn)換,Aport跟隨VCCA,Bport跟隨VCCB,此器件為雙向的,方向和使能使出如下表所示。HCPL-314J是輸出電流IGBT門驅(qū)動的光耦,是驅(qū)動功率IGBT和MOSFET的理想

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論