




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用第第3章章 常用組合邏輯電路及常用組合邏輯電路及MSI組合組合電路模塊的應(yīng)用電路模塊的應(yīng)用3.1 編碼器和譯碼器編碼器和譯碼器 3.2 加法器和比較器加法器和比較器 3.3 數(shù)據(jù)選擇器和數(shù)據(jù)分配器數(shù)據(jù)選擇器和數(shù)據(jù)分配器 第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用3.2 加法器和比較器加法器和比較器 3.2.1 加法器 實現(xiàn)兩個二進制數(shù)相加功能的電路稱為加法器。加法器有一位加法器和多位加法器之分。 1.一位加法器 實現(xiàn)兩個一位二進制數(shù)相加的
2、電路稱為一位加法器。一位加法器又分為半加器和全加器。 1) 半加器 只考慮本位兩個一位二進制數(shù)A和B相加,而不考慮低位進位的加法,稱為半加,實現(xiàn)半加功能的電路稱為半加器。第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用 半加器的真值表如表310所示。表中的A和B分別表示兩個相加的一位二進制數(shù),S是本位和,Cout是本位向高位的進位。 由真值表可以直接寫出如下函數(shù)表達式: outS=AB+AB=ABC=AB半加器的邏輯符號和邏輯圖如圖319所示。 第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)
3、用圖319 半加器的邏輯符號和邏輯圖 (a)邏輯符號;(b)邏輯圖 1&SCoutAB(b)(a)SCoutABCO 表310 半加器的真值表 第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用 2) 全加器 將本位兩個一位二進制數(shù)和來自低位的進位相加,叫做全加,具有全加功能的電路稱為全加器。 全加器的真值表如表311所示。表中的A和B分別表示兩個相加的一位二進制數(shù),Cin是來自低一位向本位的進位;S是本位和;Cout是本位向高一位的進位。圖320為S和Cout的卡諾圖。第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組
4、合電路模塊的應(yīng)用組合電路模塊的應(yīng)用 圖3-20 S和Cout的卡諾圖 (a)S的卡諾圖;(b)Cout的卡諾圖 1111(a)0100011110ABCin1111(b)0100011110ABCin第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用表311 全加器的真值表第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用由卡諾圖可以寫出如下函數(shù)表達式:ininininoutininin S=C AB+C AB+C AB+C AB C=AB+C A+C B=AB+(A+B)C全加器的邏輯圖和邏輯
5、符號如圖321所示。第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用圖321 全加器的邏輯圖和邏輯符號 (a)邏輯圖;(b)邏輯符號SCoutABCOCICin(b) & & & & & & & &S &Cout1Cin1B1A(a)第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用 2.多位加法器 實現(xiàn)兩個多位二進制數(shù)相加的電路稱為多位加法器。根據(jù)電路結(jié)構(gòu)的不同,常見的多位加法器分為串行進位加法器和超前進位加法器。 1)
6、 串行進位加法器(行波進位加法器) n位串行進位加法器由n個一位加法器串聯(lián)構(gòu)成,圖322所示是一個四位串行進位加法器。在串行進位加法器中,采用串行運算方式,由低位至高位,每一位的相加都必須等待下一位的進位。這種電路結(jié)構(gòu)簡單,但運算速度慢:一個n位串行進位加法器至少需要經(jīng)過n個全加器的傳輸延遲時間才能得到可靠的運算結(jié)果。第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用圖322 四位串行進位加法器CICOC3S3A3B3CICOC2S2A2B2CICOC1S1A1B1CICOC0S0A0B0第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MS
7、IMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用 2)超前進位加法器 為了提高運算速度,將各進位提前并同時送到各個全加器的進位輸入端,這種加法器稱為超前進位加法器。其特點是運算速度快,但電路結(jié)構(gòu)較復(fù)雜。 兩個n位二進制數(shù)An-1An-2AiA1A0和Bn-1 Bn-2BiB1B0進行相加的算式如下:n 1n 2i10n 1n 2i10n 1n 2i10n 1n 2i10CCCCCAAAAABBBBBSSSSS第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用 利用半加器和全加器的結(jié)果,可以寫出各進位的邏輯表達式如下: C0=A0B0 Ci=AiBi
8、+(Ai+Bi)Ci-1,i0 令Gi=AiBi,Pi=Ai+Bi,利用遞歸關(guān)系可以得到: Ci=Gi+PiCi-1=Gi+Pi(Gi-1+Pi-1Ci-2) =Gi+PiGi-1+PiPi-1Ci-2 =Gi+PiGi-1+PiPi-1Gi-2+PiPi-1P2G1+PiPi-1P2P1C0第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用 超前進位加法器就是利用上面表達式同時計算出各位的進位,并同時加到各個全加器的進位輸入端,從而大大提高加法器的運算速度。圖323是一個四位超前進位加法器的結(jié)構(gòu)圖。CICOC3S3A3B3CICOS2A2B2
9、CICOS1A1B1CICOS0A0B0超前進位電 路圖323 四位超前進位加法器的結(jié)構(gòu)圖第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用 3.MSI74283加法器及應(yīng)用 MSI74283是四位二進制超前進位加法器,其引腳圖和邏輯符號如圖324所示。 將74283進行簡單級聯(lián),可以構(gòu)造出多位加法器,圖325所示為用兩個74283構(gòu)造的一個八位二進制加法器。 加法器的邏輯功能是實現(xiàn)兩個數(shù)相加,根據(jù)這一特點,在某些情況下利用加法器可以使電路實現(xiàn)更加簡單。第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模
10、塊的應(yīng)用圖324 74283加法器的引腳圖和邏輯符號 (a)引腳圖;(b)邏輯符號VCCGND12345678161514131211109(a)S1A0A1A3B1S0B0C0C4S3B3A2S2B20A0A1(b)A2A3B0B1B2B3C03P03QCICOC403S0S1S2S3第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用圖325 用兩個74283構(gòu)造一個八位二進制加法器74283A3A2A1A0B3B2B1B0C4C0S3S2S1S0S3S2S1S0A3A2A1A0B3B2B1B074283A3A2A1A0B3B2B1B0C4C
11、0S3S2S1S0S7S6S5S4A7A6A5A4B7B6B5B4C8第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用 【例3.2】 將8421BCD碼轉(zhuǎn)換為余3碼。 解: 8421BCD碼和余3碼的對應(yīng)關(guān)系如表312所示。從表中可以看出,將四位的8421BCD碼加上0011就是對應(yīng)的余3碼。因此,使用MSI74283加法器可以很方便地將8421BCD碼轉(zhuǎn)換為余3碼,如圖326所示。 第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用 表312 8421BCD碼和余3碼對照表第第3 3章章 常
12、用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用圖326 用74283加法器將8421BCD碼轉(zhuǎn)換為余3碼 74283A3A2A1A0B3B2B1B0C4C0X3X2X1X001(8421BCD碼 )S3S2S1S0Y3Y2Y1Y0(余 3碼 )第第3 3章章 常用組合邏輯電路及常用組合邏輯電路及MSIMSI組合電路模塊的應(yīng)用組合電路模塊的應(yīng)用 3.2.2 比較器 用來比較兩個二進制數(shù)大小的邏輯電路,稱為比較器。 1.一位比較器 一位比較器用來比較兩個一位二進制數(shù)Ai和Bi的大小。比較結(jié)果有三種:AiBi、Ai=Bi、AiB3,則AB;若A3B3,則Ab、a=b、ab、a=b、ab級聯(lián)輸入端必須分別接0、1、0。圖330所示是用兩片7485構(gòu)成八位比較器的連接圖。第第3 3章章 常用組合邏輯電路及常用組合
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 行政人事年中工作總結(jié)
- 阿替普酶溶栓的護理
- 2025年《小馬》中班美術(shù)標準教案
- 小班教研工作總結(jié)
- 靜脈治療教學(xué)
- 關(guān)于車的旅游
- 廣州人力資源專員求職意向簡歷
- 幼兒園科學(xué)活動:少吃薯片
- 市場調(diào)研員:市場研究公司調(diào)研員簡歷
- 葆嬰大學(xué)培訓(xùn)
- 2025年湖南水利水電職業(yè)技術(shù)學(xué)院單招職業(yè)技能測試題庫參考答案
- (部編版2025新教材)道德與法治一年級下冊-第1課《有個新目標》課件
- 廉政從業(yè)培訓(xùn)課件
- 2025新 公司法知識競賽題庫與參考答案
- 2024年湖北省聯(lián)合發(fā)展投資集團有限公司人員招聘考試題庫及答案解析
- DB13(J)T 8359-2020 被動式超低能耗居住建筑節(jié)能設(shè)計標準(2021年版)
- T∕ACSC 01-2022 輔助生殖醫(yī)學(xué)中心建設(shè)標準(高清最新版)
- 第三章社科信息檢索原理與技術(shù)PPT課件
- 《當(dāng)代廣播電視概論》試題A卷及答案
- 聲學(xué)原理及聲學(xué)測試
- 淺談如何培養(yǎng)中學(xué)生的體育學(xué)習(xí)動機
評論
0/150
提交評論