protel99se的erc檢查,網(wǎng)絡(luò)表的生成,報表的生成,打印原理圖講義_第1頁
protel99se的erc檢查,網(wǎng)絡(luò)表的生成,報表的生成,打印原理圖講義_第2頁
protel99se的erc檢查,網(wǎng)絡(luò)表的生成,報表的生成,打印原理圖講義_第3頁
protel99se的erc檢查,網(wǎng)絡(luò)表的生成,報表的生成,打印原理圖講義_第4頁
protel99se的erc檢查,網(wǎng)絡(luò)表的生成,報表的生成,打印原理圖講義_第5頁
已閱讀5頁,還剩28頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、內(nèi)容回顧內(nèi)容回顧 多張電路圖的連通性 多張電路圖的5種模式 多張電路圖設(shè)計(jì)的航行 自頂向下的多張電路圖設(shè)計(jì) 自底向上的多張電路圖設(shè)計(jì)學(xué)習(xí)目標(biāo)學(xué)習(xí)目標(biāo) 本章介紹了繪制完成原理圖以后的一些工作 ,學(xué)完此章要能夠?qū)崿F(xiàn): 對電路圖進(jìn)行電氣檢測(ERC檢查)以確保設(shè)計(jì)電路的正確性 生成網(wǎng)絡(luò)表為以后的制作印刷電路板圖做準(zhǔn)備 生成各種報表并打印 主要內(nèi)容主要內(nèi)容 ERC檢查 網(wǎng)絡(luò)表的生成 報表的生成 原理圖的打印ERC檢查檢查 ERC(Electrical Rule Checker)電氣法則檢查 打開待查電路圖 執(zhí)行Tools/ERC 設(shè)置ERC對話框 ERC設(shè)置對話框設(shè)置對話框Setup 選項(xiàng)卡Rules

2、 matrix 選項(xiàng)卡ERC Options選項(xiàng)區(qū)域 Options選項(xiàng)區(qū)域 Net Identifier Scope選項(xiàng)區(qū)域 ERC Options選項(xiàng)區(qū)域選項(xiàng)區(qū)域 Multiple net names on net:進(jìn)行ERC檢查時,如果同一個網(wǎng)絡(luò)上放置了多個網(wǎng)絡(luò)名稱,將產(chǎn)生錯誤指示 Unconnected net labels:進(jìn)行ERC檢查時,如果某個網(wǎng)絡(luò)標(biāo)號沒有放置在任何網(wǎng)絡(luò)上,將產(chǎn)生錯誤指示 Unconnected power objects:進(jìn)行ERC檢查時,如果某個電源符號沒有連接在任何網(wǎng)絡(luò)上,將產(chǎn)生電源未連接的錯誤指示 Duplicate sheet numbers:進(jìn)行ER

3、C檢查時,如果整個檢查范圍內(nèi)有重復(fù)的電路圖名稱,檢查時將指示出這種錯誤ERC Options選項(xiàng)區(qū)域選項(xiàng)區(qū)域 Duplicate component designators:進(jìn)行ERC檢查時,如果在整個檢查范圍內(nèi),有重復(fù)的元件編號,將出現(xiàn)錯誤指示 Bus label format errors:進(jìn)行ERC檢查時,如果出現(xiàn)了總線標(biāo)號格式錯誤,將指示出錯誤 Floating input pins:進(jìn)行ERC檢查時,如果有輸入特性的引腳是懸空的,將產(chǎn)生錯誤指示 Suppress warnings:如果本選項(xiàng)有效,則在進(jìn)行ERC檢查時,將不產(chǎn)生告警性(Warning)的問題輸出Options選項(xiàng)區(qū)域選

4、項(xiàng)區(qū)域 Create report file:在完成ERC檢查后,是否將檢查結(jié)果生成文檔形式。文檔擴(kuò)展名為ERC Add error markers:在完成ERC檢查后,是否在出現(xiàn)錯誤的地方加上錯誤標(biāo)志。錯誤標(biāo)志為紅色的符號 Descend into sheet parts:如果電路使用了電路圖式元件,在進(jìn)行ERC檢查時,是否要將檢查深入到元件的內(nèi)部電路 Sheets to Netlist:本選項(xiàng)的功能是設(shè)定ERC的檢查范圍ERC的檢查范圍的檢查范圍 Active sheet:只對當(dāng)前打開的電路圖文件進(jìn)行ERC檢查 Active project:對當(dāng)前打開電路圖的整個項(xiàng)目進(jìn)行ERC檢查 Act

5、ive sheet plus sub sheets:對當(dāng)前打開的電路圖及其子電路圖進(jìn)行ERC檢查Net Identifier Scope選項(xiàng)區(qū)域選項(xiàng)區(qū)域 Net Labels and Ports Global:選中后,網(wǎng)絡(luò)標(biāo)號與端口在整個項(xiàng)目都有效。這種設(shè)置方式應(yīng)使用層次電路的第2種設(shè)計(jì)模式 Only Ports Global:選中后,只有端口在整個項(xiàng)目都有效。這種設(shè)置方式應(yīng)使用層次電路的第1種模式設(shè)計(jì)電路 Sheet Symbol/Port Connections:本選項(xiàng)的功能是,子電路圖的端口與父電路圖內(nèi)相應(yīng)方塊電路圖中同名出入口是相互連接的,它是標(biāo)準(zhǔn)的層次電路連接方式。這種設(shè)置方式應(yīng)使用

6、層次電路的第3、4種模式設(shè)計(jì)電路Rules matrix 選項(xiàng)卡選項(xiàng)卡Rules matrix 選項(xiàng)卡選項(xiàng)卡Legend選項(xiàng)區(qū)域選項(xiàng)區(qū)域 Legend選項(xiàng)區(qū)域選項(xiàng)區(qū)域 規(guī)則設(shè)置陣列規(guī)則設(shè)置陣列 Set Defaults按鈕按鈕 Legend選項(xiàng)區(qū)域選項(xiàng)區(qū)域 No Report:表示正確的,用綠色小方格表示。在進(jìn)行ERC檢查時,會認(rèn)為這種連接沒有問題,不會給出任何錯誤或警告信息 Error:表示錯誤的,用紅色小方格表示。在進(jìn)行ERC檢查時,若發(fā)現(xiàn)這種連接將給出含有Error的錯誤信息 Warning:表示告警的,用黃色小方格表示。在進(jìn)行ERC檢查時,若發(fā)現(xiàn)這種連接將給出含有Warning的警告信

7、息規(guī)則設(shè)置陣列規(guī)則設(shè)置陣列 項(xiàng)目意義Input Pin輸入引腳IO Pin輸入/輸出引腳Output Pin輸出引腳Open Collector Pin集電極開路引腳Passive Pin無源引腳HiZ Pin 三態(tài)高阻引腳 Open Emitter Pin 射極開路引腳 規(guī)則設(shè)置陣列規(guī)則設(shè)置陣列項(xiàng)目意義Power Pin電源引腳Input Port輸入端口Output Port輸出端口Bidirectional Port雙向端口Unspecified Port沒有指定方向的端口Input Sheet Entry輸入型方塊電路出入口Output Sheet Entry輸出型方塊電路出入口Bid

8、irectional Sheet Entry雙向型方塊電路出入口Unspecified Sheet Entry沒有指定方向的方塊電路出入口Unconnected沒有連接錯誤標(biāo)示錯誤標(biāo)示 系統(tǒng)將自動在電路圖有錯誤的地方放置紅色的錯誤指示 錯誤標(biāo)示網(wǎng)絡(luò)表的生成網(wǎng)絡(luò)表的生成 網(wǎng)絡(luò)表是印刷電路板與原理圖的紐帶 步驟: 打開原理圖 執(zhí)行菜單命令Design/Create Netlist 填寫網(wǎng)絡(luò)表設(shè)置對話框 鼠標(biāo)單擊OK,系統(tǒng)即生成同名網(wǎng)絡(luò)表 網(wǎng)絡(luò)表選項(xiàng)的設(shè)置網(wǎng)絡(luò)表選項(xiàng)的設(shè)置 : Preference 選項(xiàng)卡選項(xiàng)卡網(wǎng)絡(luò)表格式網(wǎng)絡(luò)表格式網(wǎng)絡(luò)標(biāo)志符作用范圍網(wǎng)絡(luò)標(biāo)志符作用范圍Preference 選項(xiàng)卡說明選

9、項(xiàng)卡說明 Output Format:指定生成網(wǎng)絡(luò)表的格式 Net Identifier Scope:指明項(xiàng)目電路圖網(wǎng)絡(luò)標(biāo)志符的作用范圍。 Sheets to Netlist:設(shè)定對哪些電路圖生成網(wǎng)絡(luò)表。在生成網(wǎng)絡(luò)表時,選中 Append sheet numbers to local nets復(fù)選框:自動將原理圖編號附加到網(wǎng)絡(luò)名稱上,可以識別網(wǎng)絡(luò)在哪一張電路圖上,使用這個選項(xiàng)有利于跟蹤錯誤。 Descend into sheet parts復(fù)選框:如果電路中有電路圖式元件,確定是否將生成網(wǎng)絡(luò)表的處理深入到元件的電路圖內(nèi)部,將它也作為電路圖一并處理,并生成網(wǎng)絡(luò)表。 Include un-name

10、d single pin nets復(fù)選框:確定是否將電路中沒有命名的單個元件轉(zhuǎn)換為網(wǎng)絡(luò)。網(wǎng)絡(luò)表選項(xiàng)的設(shè)置網(wǎng)絡(luò)表選項(xiàng)的設(shè)置 :Trace Options選項(xiàng)卡選項(xiàng)卡 Trace Options選項(xiàng)卡說明選項(xiàng)卡說明在生成網(wǎng)絡(luò)表時,選中 Enable Trace:確定是否將跟蹤結(jié)果形成一個文件,文件擴(kuò)展名為TNG Netlist before any resolving:任何動作都加以跟蹤,并形成跟蹤文件寫入到以TNG為后綴名的文件中 Netlist after resolving sheets:只有當(dāng)電路中的內(nèi)部網(wǎng)絡(luò)結(jié)合到項(xiàng)目網(wǎng)絡(luò)時,才進(jìn)行跟蹤并形成跟蹤文件 Netlist after resol

11、ving project:只有當(dāng)項(xiàng)目文件的內(nèi)部網(wǎng)絡(luò)進(jìn)行結(jié)合后,才將此步驟的內(nèi)容形成跟蹤文件 Include Net Merging Information:確定跟蹤文件是否包括網(wǎng)絡(luò)信息網(wǎng)絡(luò)表的生成網(wǎng)絡(luò)表的生成 設(shè)置完畢后,單擊ok出現(xiàn):網(wǎng)絡(luò)表格式網(wǎng)絡(luò)表格式 Protel網(wǎng)絡(luò)表格式 標(biāo)準(zhǔn)的Protel網(wǎng)絡(luò)表格式 所有字符均為ASCII文本字符 由2部分組成,分別為“元件描述”和“電路的所有網(wǎng)絡(luò)” Protel 2網(wǎng)絡(luò)表格式 擴(kuò)展的Protel網(wǎng)絡(luò)表格式 由三部分組成,分別為:元件描述,網(wǎng)絡(luò)描述 ,PCB布線指示 網(wǎng)絡(luò)表格式實(shí)例網(wǎng)絡(luò)表格式實(shí)例元件部分元件部分元件描述開始U1元件編號DIP14元件封

12、裝形式74LS00元件類型、注釋等空行1保留空行2保留空行3保留元件描述結(jié)束網(wǎng)絡(luò)表格式實(shí)例網(wǎng)絡(luò)表格式實(shí)例網(wǎng)絡(luò)部分網(wǎng)絡(luò)部分(網(wǎng)絡(luò)開始標(biāo)識D0網(wǎng)絡(luò)名稱,如果沒有命名,系統(tǒng)自動產(chǎn)生U1-1 網(wǎng)絡(luò)第1個點(diǎn),U1-1表示元件U1的引腳1U8-9 網(wǎng)絡(luò)第2個點(diǎn)J1-1 網(wǎng)絡(luò)第3個點(diǎn))網(wǎng)絡(luò)結(jié)束標(biāo)識網(wǎng)絡(luò)表格式實(shí)例網(wǎng)絡(luò)表格式實(shí)例PCB布線布線 PCB布線指示開始標(biāo)識VCC指示作用的網(wǎng)絡(luò)名稱TRACK每項(xiàng)信息前的說明導(dǎo)線寬度30 導(dǎo)線寬度值VIA50過孔大小NET TOPOLOGYSHORTEST布線策略ROUTING PRIORITYMEDIUM布線優(yōu)先級LAYERUNDEFINED在哪一層布線PCB布線指示結(jié)

13、束標(biāo)識報表文件:引腳列表報表文件:引腳列表 將處于選中狀態(tài)元件的引腳進(jìn)行列表 執(zhí)行菜單命令Report/Selected Pins 指明了引腳所屬的元件、引腳編號,以及其網(wǎng)絡(luò)標(biāo)號 方便查詢元件引腳位置等信息 報表文件:元件清單報表文件:元件清單 執(zhí)行菜單命令Report/Bill of Material 選擇了Project(整個項(xiàng)目的元件清單)或Sheet (當(dāng)前電路圖的元件清單 ) 設(shè)置生成的元件清單包括元件的哪些信息。 設(shè)置元件清單的欄目標(biāo)題 設(shè)置BOM的輸出文件 系統(tǒng)生成BOM文件 BOM的輸出文件的輸出文件 格式設(shè)置格式設(shè)置 Protel Format復(fù)選框:選取此項(xiàng),將生成Protel格式的元件清單,擴(kuò)展名為BOM。產(chǎn)生了元件清單后,系統(tǒng)將啟動文本編輯器并裝入剛生成的元件清單文件 CSV Format復(fù)選框:選取此項(xiàng),將生成CSV格式的元件列表,擴(kuò)展名為CSV Client Spreadshee

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論