數(shù)字電子技術(shù)之門電路_第1頁
數(shù)字電子技術(shù)之門電路_第2頁
數(shù)字電子技術(shù)之門電路_第3頁
數(shù)字電子技術(shù)之門電路_第4頁
數(shù)字電子技術(shù)之門電路_第5頁
已閱讀5頁,還剩75頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、3V(1.8V以上)以上)0.3V(0.8V以下)以下)數(shù)字電路中,二極管、三極管工作在開關(guān)狀態(tài):數(shù)字電路中,二極管、三極管工作在開關(guān)狀態(tài): 正向?qū)〞r(shí):導(dǎo)通電阻很小,兩端相當(dāng)于短路;正向?qū)〞r(shí):導(dǎo)通電阻很小,兩端相當(dāng)于短路; 反向截止時(shí):等效電阻很大,兩端相當(dāng)于開路。反向截止時(shí):等效電阻很大,兩端相當(dāng)于開路。 當(dāng)脈沖信號的頻率很高時(shí),開關(guān)狀態(tài)的變化速度很快,當(dāng)脈沖信號的頻率很高時(shí),開關(guān)狀態(tài)的變化速度很快,每秒可達(dá)百萬次,這就要求器件的每秒可達(dá)百萬次,這就要求器件的開關(guān)轉(zhuǎn)換速度開關(guān)轉(zhuǎn)換速度要在微秒要在微秒甚至納秒內(nèi)完成。甚至納秒內(nèi)完成。 管子開關(guān)特性表現(xiàn)在正向?qū)ê头聪蚪刂範(fàn)顟B(tài)之管子開關(guān)特性表

2、現(xiàn)在正向?qū)ê头聪蚪刂範(fàn)顟B(tài)之 間的轉(zhuǎn)換過程(即動態(tài)特性):間的轉(zhuǎn)換過程(即動態(tài)特性): PN2.2.1二極管的開關(guān)特性:二極管的開關(guān)特性:高電平:高電平:VIH=VCC低電平:低電平:VIL=0 R導(dǎo)通導(dǎo)通截止截止S3V0VSRRD3V0V2.2.1二極管的開關(guān)特性:二極管的開關(guān)特性:2.2 .2 BJT的開關(guān)特性的開關(guān)特性1.三極管的基本開關(guān)電路三極管的基本開關(guān)電路只要參數(shù)合理:只要參數(shù)合理:VI=VIL時(shí),時(shí),T截止,截止,VO=VOH; VI=VIH時(shí),時(shí),T導(dǎo)通,導(dǎo)通,VO=VOL.3、三極管的開關(guān)等效電路、三極管的開關(guān)等效電路簡化等效電路簡化等效電路等效電路等效電路等效電路等效電路4

3、、動態(tài)開關(guān)特性、動態(tài)開關(guān)特性 從二極管已知,從二極管已知,PN結(jié)存在電容效應(yīng)。結(jié)存在電容效應(yīng)。在飽和與截止兩個(gè)狀在飽和與截止兩個(gè)狀態(tài)之間轉(zhuǎn)換時(shí),態(tài)之間轉(zhuǎn)換時(shí),iC的的變化將滯后于變化將滯后于VI,則,則VO的變化也滯后于的變化也滯后于VI。規(guī)定規(guī)定3V左右為左右為10V左右為左右為02.3.12.3.1二極管與門二極管與門設(shè)設(shè)VCC = 5V加到加到A,B的的 VIH=3V VIL=0V二極管導(dǎo)通時(shí)二極管導(dǎo)通時(shí) VDF=0.7VABY=AB&2.3.2. 二極管或二極管或門門設(shè)設(shè)VCC = 5V加到加到A,B的的 VIH=3V VIL=0V二極管導(dǎo)通時(shí)二極管導(dǎo)通時(shí) VDF=0.7V規(guī)定規(guī)定2.

4、3V2.3V以上為以上為1 10V左右為左右為0Y=A+BY=A+B A B 1 ABYVL VLVLVLVHVL1 11ABY1 00 10 00000ABY0 10 01 01 1111VL VHVH VLVH VH電平關(guān)系電平關(guān)系正邏輯正邏輯負(fù)邏輯負(fù)邏輯正與正與 = 負(fù)或負(fù)或正或正或 = 負(fù)與負(fù)與正與非正與非 = 負(fù)或非負(fù)或非正或非正或非 = 負(fù)與非負(fù)與非(與門)(與門)(或門)(或門)正邏輯正邏輯與與負(fù)邏輯負(fù)邏輯高電平高電平VH用邏輯用邏輯1表示,低電平表示,低電平VL用邏輯用邏輯0表示表示高電平高電平VH用邏輯用邏輯0表示,低電平表示,低電平VL用邏輯用邏輯1表示表示當(dāng)輸入為當(dāng)輸入為

5、邏輯邏輯0 0時(shí)時(shí): : VCC Rc Y T Rb A 0 vcc1非邏輯真值表非邏輯真值表 012.3.3 三極管反相器三極管反相器當(dāng)輸入為邏輯當(dāng)輸入為邏輯1 1時(shí)時(shí): : VCC Rc Y T Rb A 1 0.3v0非邏輯真值表非邏輯真值表 2.3.3 非門電路非門電路 三極管反相器三極管反相器01102.3.3、三極管反相器、三極管反相器 A 1 Y=A 非邏輯符號非邏輯符號只要電路參數(shù)合理只要電路參數(shù)合理,VI=VIL時(shí),時(shí),T截止,截止,VO=VOH。VI=VIH時(shí),時(shí),T飽和,飽和,VO=VOL雙極型三極管輸入雙極型三極管輸出的邏輯電路。雙極型三極管輸入雙極型三極管輸出的邏輯電

6、路。(Transister-Transister-Logic的縮寫)的縮寫)一、電路組成及工作原理一、電路組成及工作原理1. 1. 電路組成電路組成輸入級輸入級中間級中間級輸出級輸出級AY (b) A 1 2.0.2V0.9V3.6V(1)當(dāng)輸入為低電平)當(dāng)輸入為低電平 vI低電平低電平(0.2V)T1導(dǎo)通導(dǎo)通T2截止截止T3截止截止T4導(dǎo)通導(dǎo)通vO高電平高電平(3.6V)當(dāng)輸入為高電平(當(dāng)輸入為高電平(vI = 3.6 V) 3.6V 2.1V 4.3V 1.4V 0.2V vI全為高電平全為高電平(3.6V)T1倒置放大倒置放大T2導(dǎo)通導(dǎo)通T3導(dǎo)通導(dǎo)通T4截止截止vO低電平低電平0.2V)

7、VT 時(shí),管子導(dǎo)通,時(shí),管子導(dǎo)通,導(dǎo)通電阻很小,相當(dāng)于開導(dǎo)通電阻很小,相當(dāng)于開關(guān)閉合關(guān)閉合 。當(dāng)當(dāng)VGSVT 時(shí),管子截止,時(shí),管子截止,相當(dāng)于開關(guān)斷開;相當(dāng)于開關(guān)斷開; 同樣,對同樣,對P P溝道增強(qiáng)型溝道增強(qiáng)型MOSMOS管來說:管來說:當(dāng)當(dāng)| |VGS| | | | |VT| |時(shí),管子導(dǎo)通,導(dǎo)通電阻很小,相當(dāng)于開關(guān)閉合。時(shí),管子導(dǎo)通,導(dǎo)通電阻很小,相當(dāng)于開關(guān)閉合。1. CMOS反相器的工作原理反相器的工作原理2. CMOS反相器的特點(diǎn)反相器的特點(diǎn)3. CMOS反相器的傳輸特性反相器的傳輸特性4. CMOS反相器的工作速度反相器的工作速度VVVDDTNTP()圖圖2.6.1P-93AY

8、(b) A 1 電路結(jié)構(gòu)電路結(jié)構(gòu) 邏輯符號邏輯符號當(dāng)當(dāng)vI=0V時(shí)時(shí) OFFOFFONDDHORRRVV VGS = 0 VTNT2管管截止截止;|VGSP|=VDDVTP 電路中電流近似為零(忽略電路中電流近似為零(忽略TN的截的截止漏電流)止漏電流),VDD主要降落在主要降落在TN上,輸出上,輸出為高電平為高電平VOH。T1管管導(dǎo)通導(dǎo)通。VDD1. CMOS反相器的工作原理反相器的工作原理 令管子的導(dǎo)通等效電阻為令管子的導(dǎo)通等效電阻為RON,截,截止等效電阻為止等效電阻為ROFF,則有則有:AY (b) A 1 當(dāng)當(dāng)vI =VOH= VDD時(shí)時(shí) ONOFFONDDLORRRVV AY 1.

9、 CMOS反相器的工作原理反相器的工作原理VGS =VDD VTNT2管管導(dǎo)通導(dǎo)通;|VGSP|= 0 VTP T1管管截止截止。 此時(shí),此時(shí),VDD主要降在主要降在T1管上,管上,輸出為低電平輸出為低電平VOL :AY 因而因而CMOS反相器的靜態(tài)反相器的靜態(tài)功耗極?。ㄎ⑼邤?shù)量級)。功耗極小(微瓦數(shù)量級)。 T1和和T2只有一個(gè)是工作的,只有一個(gè)是工作的,AYAY (b) A 1 DDODDIPTHGSDDINTHGSOLOPTHGSDDIDDOHONTHGSIVVVVTTTTVVVVBCVVTTVVVCDVVVTTVVAB2121,02121)()(12)(21)( 時(shí),時(shí),參數(shù)完全對稱,

10、參數(shù)完全對稱,若若同時(shí)導(dǎo)通同時(shí)導(dǎo)通段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:DDODDIPTHGSDDINTHGSOLOPTHGSDDIDDOHONTHGSIVVVVTTTTVVVVBCVVTTVVVCDVVVTTVVAB2121,02121)()(12)(21)( 時(shí),時(shí),參數(shù)完全對稱,參數(shù)完全對稱,若若同時(shí)導(dǎo)通同時(shí)導(dǎo)通段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:DDODDIPTHGSDDINTHGSOLOPTHGSDDIDDOHONTHGSIVVVVTTTTVVVVBCVVTTVVVCDVVVTTVVAB2121,02121)()(12)(21)(

11、 時(shí),時(shí),參數(shù)完全對稱,參數(shù)完全對稱,若若同時(shí)導(dǎo)通同時(shí)導(dǎo)通段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:DDODDIPTHGSDDINTHGSOLOPTHGSDDIDDOHONTHGSIVVVVTTTTVVVVBCVVTTVVVCDVVVTTVVAB2121,02121)()(12)(21)( 時(shí),時(shí),參數(shù)完全對稱,參數(shù)完全對稱,若若同時(shí)導(dǎo)通同時(shí)導(dǎo)通段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:DDODDIPTHGSDDINTHGSOLOPTHGSDDIDDOHONTHGSIVVVVTTTTVVVVBCVVTTVVVCDVVVTTVVAB2121,02121

12、)()(12)(21)( 時(shí),時(shí),參數(shù)完全對稱,參數(shù)完全對稱,若若同時(shí)導(dǎo)通同時(shí)導(dǎo)通段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:DDODDIPTHGSDDINTHGSOLOPTHGSDDIDDOHONTHGSIVVVVTTTTVVVVBCVVTTVVVCDVVVTTVVAB2121,02121)()(12)(21)( 時(shí)時(shí),參參數(shù)數(shù)完完全全對對稱稱,若若同同時(shí)時(shí)導(dǎo)導(dǎo)通通段段:截截止止導(dǎo)導(dǎo)通通,段段:截截止止導(dǎo)導(dǎo)通通,段段:DDODDIPTHGSDDINTHGSOLOPTHGSDDIDDOHONTHGSIVVVVTTTTVVVVBCVVTTVVVCDVVVTTVVAB2121,

13、02121)()(12)(21)( 時(shí),時(shí),參數(shù)完全對稱,參數(shù)完全對稱,若若同時(shí)導(dǎo)通同時(shí)導(dǎo)通段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:DDODDIPTHGSDDINTHGSOLOPTHGSDDIDDOHONTHGSIVVVVTTTTVVVVBCVVTTVVVCDVVVTTVVAB2121,02121)()(12)(21)( 時(shí),時(shí),參數(shù)完全對稱,參數(shù)完全對稱,若若同時(shí)導(dǎo)通同時(shí)導(dǎo)通段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:截止截止導(dǎo)通,導(dǎo)通,段:段:、電壓傳輸特性、電壓傳輸特性: vo=f(vi)電流傳輸特性:電流傳輸特性:iD=f(vi)4、輸入噪聲容限、輸入噪聲容限稱為輸入噪

14、聲容限稱為輸入噪聲容限,允許輸入的變化范圍,允許輸入的變化范圍在輸出變化允許范圍內(nèi)在輸出變化允許范圍內(nèi)基本不變;基本不變;的一定范圍內(nèi),的一定范圍內(nèi),和和偏離偏離在在OILIHIVVVV(max)(max)(min)(min)OLILNLIHOHNHVVVVVV 稱稱為為輸輸入入噪噪聲聲容容限限,允允許許輸輸入入的的變變化化范范圍圍在在輸輸出出變變化化允允許許范范圍圍內(nèi)內(nèi)基基本本不不變變;的的一一定定范范圍圍內(nèi)內(nèi),和和偏偏離離在在OILIHIVVVV(max)(max)(min)(min)OLILNLIHOHNHVVVVVV 圖圖33.16 (a) 74HC系列輸入保護(hù)電路與輸入特性系列輸入保

15、護(hù)電路與輸入特性1、輸入特性、輸入特性0viVDD+0.7VVi0 當(dāng)當(dāng)vi = vih 或或vi = vhL時(shí)時(shí),iI只只有很小漏電流。有很小漏電流。 OLGSOLOLOLVVIIfV下下,同同樣樣的的低低電電平平輸輸出出特特性性)().1(越越少少下下,同同樣樣的的高高電電平平輸輸出出特特性性 OHGSOHOHOHVVIIfV)(.21 1、 組成組成2、工作原理A B0 00 11 01 1 T3 T1 T2 T4Y功能功能特點(diǎn):特點(diǎn):1110通通通通通通通通止止止止止止止止T T1 1T T3 3+VDDYT T2 2T T4 4ABY=AB一、一、CMOS與非門與非門2.6.4 其他

16、類型的其他類型的CMOS門電路門電路3、輸出邏輯表達(dá)式、輸出邏輯表達(dá)式(以二輸入為例)(以二輸入為例)兩兩TN管在下,管在下,串聯(lián)串聯(lián);兩兩TP管在上,管在上,并聯(lián)并聯(lián);輸輸0出出1,全,全1出出0(以二輸入為例)(以二輸入為例)3 3、輸出邏輯表達(dá)式:、輸出邏輯表達(dá)式:1 1、 組成組成2 2、工作原理、工作原理輸輸1出出0,全,全0出出1.功能功能特點(diǎn):特點(diǎn):A B0 00 11 01 1T3 T1 T2 T4Y通止通止通通止止止止通通止通止通1000BAT T3 3T1T2T4VDDY二、二、 CMOS或非門或非門BAY 值值不不同同對對應(yīng)應(yīng)的的達(dá)達(dá)到到開開啟啟電電壓壓時(shí)時(shí),的的、使使也

17、也更更高高越越高高,輸輸入入端端越越多多,端端數(shù)數(shù)目目的的影影響響輸輸出出的的高高低低電電平平受受輸輸入入則則則則則則則則受受輸輸入入狀狀態(tài)態(tài)影影響響輸輸出出電電阻阻存存在在的的缺缺點(diǎn)點(diǎn):IGSOHOLONONOONONOONONONOONONONOOVVTTVVRRRBARRRBARRRRBARRRRBAR42313142)3()2(0,11,021/0,021,1:)1( 值值不不同同對對應(yīng)應(yīng)的的達(dá)達(dá)到到開開啟啟電電壓壓時(shí)時(shí),的的、使使也也更更高高越越高高,輸輸入入端端越越多多,端端數(shù)數(shù)目目的的影影響響輸輸出出的的高高低低電電平平受受輸輸入入則則則則則則則則受受輸輸入入狀狀態(tài)態(tài)影影響響輸輸

18、出出電電阻阻存存在在的的缺缺點(diǎn)點(diǎn):IGSOHOLONONOONONOONONONOONONONOOVVTTVVRRRBARRRBARRRRBARRRRBAR42313142)3()2(0,11,021/0,021,1:)1( 值值不不同同對對應(yīng)應(yīng)的的達(dá)達(dá)到到開開啟啟電電壓壓時(shí)時(shí),的的、使使也也更更高高越越高高,輸輸入入端端越越多多,端端數(shù)數(shù)目目的的影影響響輸輸出出的的高高低低電電平平受受輸輸入入則則則則則則則則受受輸輸入入狀狀態(tài)態(tài)影影響響輸輸出出電電阻阻存存在在的的缺缺點(diǎn)點(diǎn):IGSOHOLONONOONONOONONONOONONONOOVVTTVVRRRBARRRBARRRRBARRRRBA

19、R42313142)3()2(0,11,021/0,021,1:)1( 值值不不同同對對應(yīng)應(yīng)的的達(dá)達(dá)到到開開啟啟電電壓壓時(shí)時(shí),的的、使使也也更更高高越越高高,輸輸入入端端越越多多,端端數(shù)數(shù)目目的的影影響響輸輸出出的的高高低低電電平平受受輸輸入入則則則則則則則則受受輸輸入入狀狀態(tài)態(tài)影影響響輸輸出出電電阻阻存存在在的的缺缺點(diǎn)點(diǎn):IGSOHOLONONOONONOONONONOONONONOOVVTTVVRRRBARRRBARRRRBARRRRBAR42313142)3()2(0,11,021/0,021,1:)1( 值值不不同同對對應(yīng)應(yīng)的的達(dá)達(dá)到到開開啟啟電電壓壓時(shí)時(shí),的的、使使也也更更高高越越高

20、高,輸輸入入端端越越多多,端端數(shù)數(shù)目目的的影影響響輸輸出出的的高高低低電電平平受受輸輸入入則則則則則則則則受受輸輸入入狀狀態(tài)態(tài)影影響響輸輸出出電電阻阻存存在在的的缺缺點(diǎn)點(diǎn):IGSOHOLONONOONONOONONONOONONONOOVVTTVVRRRBARRRBARRRRBARRRRBAR42313142)3()2(0, 11,021/0,021, 1:)1( 值值不不同同的的達(dá)達(dá)到到開開啟啟電電壓壓時(shí)時(shí),對對應(yīng)應(yīng)的的、使使也也更更高高越越高高,輸輸入入端端越越多多,端端數(shù)數(shù)目目的的影影響響輸輸出出的的高高低低電電平平受受輸輸入入則則則則則則則則受受輸輸入入狀狀態(tài)態(tài)影影響響輸輸出出電電阻阻

21、存存在在的的缺缺點(diǎn)點(diǎn):IGSOHOLONONOONONOONONONOONONONOOVVTTVVRRRBARRRBARRRRBARRRRBAR42313142)3(:)2(0, 11, 021/0, 021, 1:)1( 值值不不同同的的達(dá)達(dá)到到開開啟啟電電壓壓時(shí)時(shí),對對應(yīng)應(yīng)的的、使使也也更更高高越越高高,輸輸入入端端越越多多,端端數(shù)數(shù)目目的的影影響響輸輸出出的的高高低低電電平平受受輸輸入入則則則則則則則則受受輸輸入入狀狀態(tài)態(tài)影影響響輸輸出出電電阻阻存存在在的的缺缺點(diǎn)點(diǎn):IGSOHOLONONOONONOONONONOONONONOOVVTTVVRRRBARRRBARRRRBARRRRBAR

22、42313142)3()2(0, 11, 021/0, 021, 1: ) 1 ( .:)3()2(0, 11, 021/0, 021, 1:)1(42313142值不同值不同的的達(dá)到開啟電壓時(shí),對應(yīng)達(dá)到開啟電壓時(shí),對應(yīng)的的、使使也更高也更高越高,越高,輸入端越多,輸入端越多,端數(shù)目的影響端數(shù)目的影響輸出的高低電平受輸入輸出的高低電平受輸入則則則則則則則則受輸入狀態(tài)影響受輸入狀態(tài)影響輸出電阻輸出電阻存在的缺點(diǎn):存在的缺點(diǎn):IGSOHOLONONOONONOONONONOONONONOOVVTTVVRRRBARRRBARRRRBARRRRBAR 與非門與非門緩沖器緩沖器或非門或非門 2.解決方法

23、解決方法圖圖2.6.20 帶緩沖級的帶緩沖級的CMOS與非門電路與非門電路 P-105圖2.6.22 P-106OD與非門符號與非門符號ABY)(,. 2. 1DDDDDDLVVVR可可以以不不等等于于使使用用時(shí)時(shí)允允許許外外接接器器或或用用作作電電平平轉(zhuǎn)轉(zhuǎn)換換、驅(qū)驅(qū)動動現(xiàn)現(xiàn)“線線與與”可可將將輸輸出出并并聯(lián)聯(lián)使使用用,實(shí)實(shí))(,. 2. 1DDDDDDLVVVR可可以以不不等等于于使使用用時(shí)時(shí)允允許許外外接接器器或或用用作作電電平平轉(zhuǎn)轉(zhuǎn)換換、驅(qū)驅(qū)動動現(xiàn)現(xiàn)“線線與與”可可將將輸輸出出并并聯(lián)聯(lián)使使用用,實(shí)實(shí) 這個(gè)電阻叫這個(gè)電阻叫上拉電阻上拉電阻,取值取值需計(jì)算。需計(jì)算。1.1.CMOS傳輸門(傳

24、輸門(TG)組成和邏輯符號組成和邏輯符號當(dāng)當(dāng)C=0時(shí),時(shí),C=1時(shí)時(shí),當(dāng)當(dāng)C=1,時(shí),時(shí)C=0時(shí),時(shí),T1、T2總有一個(gè)導(dǎo)電,傳輸門導(dǎo)通??傆幸粋€(gè)導(dǎo)電,傳輸門導(dǎo)通。工作時(shí),要求工作時(shí),要求UI在在0 VDD之間變化。之間變化。CMOS傳輸門是雙向輸入和輸出器件,兩端可以互易使用。傳輸門是雙向輸入和輸出器件,兩端可以互易使用。CT2T1VDDVI/VOVO/VICTGCVI/VOVO/VICT1、T2截止,傳輸門截止。截止,傳輸門截止。四四. CMOS傳輸門傳輸門2.2. CMOS傳輸門應(yīng)用舉例傳輸門應(yīng)用舉例利用CMOS傳輸門和CMOS非門可以組成各種復(fù)雜的邏輯電路。當(dāng)當(dāng)C=0時(shí),時(shí),SW截止;

25、截止;CMOS雙向模擬開關(guān)的組成和符號:雙向模擬開關(guān)的組成和符號:例如做例如做模擬開關(guān),模擬開關(guān),用來傳輸模擬信號,用來傳輸模擬信號,這是一般的邏輯門無法實(shí)現(xiàn)的。這是一般的邏輯門無法實(shí)現(xiàn)的。TGCVI/VOVO/VI1SWCVI/VOVO/VI當(dāng)當(dāng)C=1時(shí),時(shí),SW導(dǎo)通。導(dǎo)通。2、工作原理、工作原理輸出邏輯表達(dá)式和圖形符號:Y =A高阻高阻 0 01 01 1 T1 T1 T2 T2 1 0高阻高阻YEN A通止通止止通止通通通止止通通止止(EN=0 時(shí))(EN=1時(shí))0 1五五、CMOS三態(tài)輸出門(三態(tài)輸出門(TS門)門)1、 電路結(jié)構(gòu)電路結(jié)構(gòu)CMOS門電路的性能比較門電路的性能比較課堂練習(xí)

26、題課堂練習(xí)題1. 三態(tài)門輸出高阻狀態(tài)時(shí),三態(tài)門輸出高阻狀態(tài)時(shí), 是正確的說法。是正確的說法。 A.測不出電壓數(shù)值測不出電壓數(shù)值 B.測得電壓較低測得電壓較低 C.測得電壓較高測得電壓較高 D.測得電阻很大測得電阻很大2. 以下電路中不可以實(shí)現(xiàn)輸出端并聯(lián)的有以下電路中不可以實(shí)現(xiàn)輸出端并聯(lián)的有 。 A.普通門電路普通門電路 B.三態(tài)門三態(tài)門 C.OC門門 D.OD門門3TTL門電路在正邏輯系統(tǒng)中,以下各種輸入端的接法門電路在正邏輯系統(tǒng)中,以下各種輸入端的接法 相當(dāng)于相當(dāng)于 輸輸 入邏輯入邏輯“1”的是的是 。 A.懸空懸空 B.通過電阻通過電阻10k接到接到VCC C.通過電阻通過電阻10k接地接

27、地 D.通過電阻通過電阻100接地接地DA4.指出下列門電路的輸出:指出下列門電路的輸出:A、B、CA15CMOS數(shù)字集成電路與數(shù)字集成電路與TTL數(shù)字集成電路相比數(shù)字集成電路相比 的優(yōu)點(diǎn)是的優(yōu)點(diǎn)是 。 A.微功耗微功耗 B.高速度高速度 C.高抗干擾能力高抗干擾能力 D.電源范圍寬電源范圍寬6CMOS電路在正邏輯系統(tǒng)中,以下各種輸入中電路在正邏輯系統(tǒng)中,以下各種輸入中 相相 當(dāng)于當(dāng)于 輸輸 入邏輯入邏輯“1”。 A.懸空懸空 B.通過電阻通過電阻2.7k接電源接電源 C.通過電阻通過電阻2.7k接地接地 D.通過電阻通過電阻510接地接地A、C、DB7. TTL系列的門電路系列的門電路,當(dāng)當(dāng)VI為多少時(shí)為多少時(shí),VO發(fā)生跳變?此值與直發(fā)生跳變?此值與直流電源有關(guān)嗎?流電源有關(guān)嗎?8.CMOS系列的門電路系列的門電路,當(dāng)當(dāng)VI為多少時(shí)為多少時(shí),VO發(fā)生跳變?此值與發(fā)生跳變?此值與直流電源有關(guān)嗎?直流電源有關(guān)嗎? (1)(1)TTL的的 電源電壓應(yīng)滿足在標(biāo)準(zhǔn)值電源電壓應(yīng)

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論