半導(dǎo)體薄膜技術(shù)與物理第六章_第1頁
半導(dǎo)體薄膜技術(shù)與物理第六章_第2頁
半導(dǎo)體薄膜技術(shù)與物理第六章_第3頁
半導(dǎo)體薄膜技術(shù)與物理第六章_第4頁
半導(dǎo)體薄膜技術(shù)與物理第六章_第5頁
已閱讀5頁,還剩11頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、第六章第六章 半導(dǎo)體器件集成工藝半導(dǎo)體器件集成工藝晶圓電路設(shè)計掩模掩模IC 生產(chǎn)廠房生產(chǎn)廠房測試封裝最后測試熱氧化圖形曝光刻蝕與光刻膠剝離離子注入與光刻膠剝離金屬化化學(xué)機(jī)械拋光介質(zhì)薄膜沉積晶圓制造流程圖 薄膜技術(shù)分立器件分立器件: 主要應(yīng)用在微波,光電和功率器件方面。如碰撞電離雪崩渡越時間二極管(IMPATT)用作微波 產(chǎn)生器,半導(dǎo)體激光器和發(fā)光二極管作為光源,可控硅器件作為高功率的開關(guān)。集成器件集成器件: 大部分的電子系統(tǒng)是將有源器件(如晶體管)和無源器件(如電阻,電容和電感)一起構(gòu)建在單晶半導(dǎo)體上,通過金屬化的形式互連而構(gòu)成集成電路。半導(dǎo)體器件按照結(jié)構(gòu)可以分為:1.降低互聯(lián)的寄生效應(yīng),因?yàn)?/p>

2、具有多層金屬連線的集成電路,可大幅度降低全部的連線長度。2.可以充分利用半導(dǎo)體晶片的空間和面積,因?yàn)槠骷梢跃o密布局在IC芯片內(nèi)。3.大幅度降低制造成本,因?yàn)榇蚓€連接是項(xiàng)既耗時又容易出錯的工作。 相對于通過打線連接的分立器件,集成器件具有如下優(yōu)點(diǎn):相對于通過打線連接的分立器件,集成器件具有如下優(yōu)點(diǎn): 材料生長:涉及導(dǎo)體/絕緣體/半導(dǎo)體 常用方法:熱氧化/CVD/PVD/旋涂/電鍍 表面改性:化學(xué)性能、電學(xué)性能、PN結(jié) 圖像轉(zhuǎn)移:光刻(lithograph) 材料清除:濕法刻蝕(wet etch) 干法刻蝕 (RIE, Reactive Ion Etch) 化學(xué)機(jī)械拋光(CMP, Chemica

3、l Mechanical Polish)分立器件典型:pn結(jié)的簡化制備工藝 8.Al薄膜沉積n-type1.N型Si 襯底2.氧化SiO23.涂敷光刻層光刻膠UV Light4.光刻nnn5. 顯影6.刻蝕pnnnppnp7.離子注入pnp9.pn結(jié)形成Al接觸分立器件典型:LED結(jié)構(gòu)Active Layer5-period In0.3Ga0.7N/GaN SLs (2.5nm/4.0nm)Transparent electrodeP electrode N electrodeBlue InGaN/GaN multi-quantum well LED structureN-type GaN:

4、Si 3-4mSubstrate Sapphire or SiP-type Al0.1Ga0.9N:Mg 100nmP-type GaN:Mg 0.5mGaN buffer layer: 30nm2.5nm InGaN4.0nm GaNEc1Ec2Ev1Ev2EcEv量子阱LED能帶結(jié)構(gòu)圖1150oC550oC1050oC760oC1130oC1050oCTemp.NH3TEGaTMAlTMInBufferN-type GaNInGaN/GaNQuantum wellP-AlGaNP-GaN生長過程示意圖比較而言,集成器件的工藝更加復(fù)雜。集成工藝根據(jù)所制備部分的功能不同可分為如下三個部分:有源

5、器件,無源器件p-n結(jié)隔離,介質(zhì)隔離接觸,互連金屬,互連介質(zhì)集成器件典型:CMOS結(jié)構(gòu)N溝道增強(qiáng)型MOSFET剖面圖NMOS器件襯底選擇:型,輕摻雜(約1015cm-3),(100)晶向,拋光的Si晶片。1.形成氧化層隔離:形成氧化層隔離:LOCOS技術(shù)(硅的局部技術(shù)(硅的局部氧化)。氧化)。先生長一薄氧化層,接著淀積氮化硅層。有源區(qū)域是利用抗蝕劑作為掩蔽層定義出的。然后通過氮化物和氧化層的組合物進(jìn)行離子溝道阻斷注入。接著,刻蝕掉未被抗蝕劑覆蓋的氮化硅層,剝離抗蝕劑,置入氧化爐,生長氧化層。2.生長柵極氧化層及調(diào)整閾值電壓:生長柵極氧化層及調(diào)整閾值電壓:先去除有源區(qū)域上的氧化硅和氮化硅的組合物

6、,然后生長一層薄的柵極氧化層。注入雜質(zhì)離子到溝道區(qū)域來調(diào)整閾值電壓。3.形成柵電極形成柵電極: 先淀積多晶硅,再用P的擴(kuò)散或離子注入,將多晶硅變成高濃度摻雜,使其薄層電阻達(dá)到典型的20-30 /。更高集成度采用金屬硅化物作為柵極。4.形成源極和漏極:形成源極和漏極:在柵極圖形完成后,柵極可用作 As離子注入形成源極和漏極時的掩蔽層,因此源極和漏極對柵極而言具有自對準(zhǔn)的效果。所以唯一造成柵極-漏極重疊的因素是由于注入離子的橫向散布。如果在后續(xù)工藝中使用低溫工藝則將橫向過三降至最低。5.金屬化:金屬化:先淀積磷硅玻璃在整片晶片上,接著通過加熱晶片,使其流動以產(chǎn)生一個平坦表面。之后,在磷硅玻璃上定義和刻蝕接觸窗,然后淀積金屬層并定出圖形。柵極的接觸通常被安置在有源區(qū)域之外,以避免對薄柵極氧化層造成的損害。CMOS剖面圖:由兩個不同溝道的MOSFET連接構(gòu)成TiTiNTiSi2BPSG( 含硼及磷的硅化物): BPSG乃介于Poly之上、Metal之下,可做為上下兩層絕緣之用,加硼、磷主要目的在使回流后的Step較平緩,以防止Metal line濺鍍上去后,造成斷線。 在任一邏輯狀態(tài)下(0或1),在由VDD到接地間的串聯(lián)電路上,有一個器件是不導(dǎo)通的。因此,在任一邏輯狀態(tài)下,都具有小的漏點(diǎn)流,只有在開關(guān)狀態(tài)時,才會有明顯的電流流過CMOS反相器。因此,平均損耗相當(dāng)小。當(dāng)集

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論