第8章-有限狀態(tài)機設計技術_第1頁
第8章-有限狀態(tài)機設計技術_第2頁
第8章-有限狀態(tài)機設計技術_第3頁
第8章-有限狀態(tài)機設計技術_第4頁
第8章-有限狀態(tài)機設計技術_第5頁
已閱讀5頁,還剩68頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

1、第第8章章有限狀態(tài)機設計技術有限狀態(tài)機設計技術 n時序電路中任一時刻的輸出,不僅取決時序電路中任一時刻的輸出,不僅取決于當時的輸入,還取決于電路原來的狀于當時的輸入,還取決于電路原來的狀態(tài),即與過去的輸入情況有關。態(tài),即與過去的輸入情況有關。存儲電路組合邏輯電路x1xnz1zmq1qjy1yk),(njnnnmmqqqxxxfz 2121),(njnnnkkqqqxxxgy 2121),(21211njnnkjnjqqqyyyhq n 同步時序邏輯電路所有觸發(fā)同步時序邏輯電路所有觸發(fā) 器的狀態(tài)變化都是在同一時器的狀態(tài)變化都是在同一時 鐘信號作用下同時發(fā)生的。鐘信號作用下同時發(fā)生的。8.1 Ve

2、rilog狀態(tài)機的一般形式狀態(tài)機的一般形式 8.1.1 狀態(tài)機的特點與優(yōu)勢狀態(tài)機的特點與優(yōu)勢 (1)高效的順序控制模型。)高效的順序控制模型。(2)容易利用現成的)容易利用現成的EDA工具進行優(yōu)化設計。工具進行優(yōu)化設計。(3)系統(tǒng)性能穩(wěn)定。)系統(tǒng)性能穩(wěn)定。(4)設計實現效率高。)設計實現效率高。(5)高速性能。)高速性能。(6)高可靠性能。)高可靠性能。8.1 Verilog狀態(tài)機的一般形式狀態(tài)機的一般形式 8.1.2 狀態(tài)機的一般結構狀態(tài)機的一般結構 1. 說明部分說明部分 8.1 Verilog狀態(tài)機的一般形式狀態(tài)機的一般形式 8.1.2 狀態(tài)機的一般結構狀態(tài)機的一般結構 2. 主控時序過

3、程主控時序過程 3. 主控組合過程主控組合過程 8.1 Verilog狀態(tài)機的一般形式狀態(tài)機的一般形式 8.1.2 狀態(tài)機的一般結構狀態(tài)機的一般結構 4. 輔助過程輔助過程 接下頁接下頁8.1 Verilog狀態(tài)機的一般形式狀態(tài)機的一般形式 接上頁接上頁8.1 Verilog狀態(tài)機的一般形式狀態(tài)機的一般形式 8.1.2 狀態(tài)機的一般結構狀態(tài)機的一般結構 4. 輔助過程輔助過程 8.1 Verilog狀態(tài)機的一般形式狀態(tài)機的一般形式 8.1.3 初始控制與表述初始控制與表述 8.2 Moore型狀態(tài)機及其設計型狀態(tài)機及其設計MooreMoore機模型機模型: :狀態(tài)寄存器次態(tài)邏輯輸出邏輯輸出輸入

4、時鐘Mealy機模型:狀態(tài)寄存器次態(tài)邏輯輸出邏輯輸出輸入時鐘這里就是Moore狀態(tài)機和Mealy的不同所在,Mealy機模型的輸出與輸入有關。Mealy:輸出狀態(tài)不僅與存儲電路的狀態(tài)Q有關,而且與外部輸入X也有關。Moore:輸出狀態(tài)僅與存儲電路的狀態(tài)Q有關,而與輸入X無直接關系?;蛘邲]有單獨的輸出。8.2 Moore型狀態(tài)機及其設計型狀態(tài)機及其設計 8.2.1 多過程結構型狀態(tài)機多過程結構型狀態(tài)機 8.2 Moore型狀態(tài)機及其設計型狀態(tài)機及其設計 8.2.1 多過程結構型狀態(tài)機多過程結構型狀態(tài)機 8.2 Moore型狀態(tài)機及其設計型狀態(tài)機及其設計 8.2.1 多過程結構型狀態(tài)機多過程結構型

5、狀態(tài)機 8.2 Moore型狀態(tài)機及其設計型狀態(tài)機及其設計 8.2.1 多過程結構型狀態(tài)機多過程結構型狀態(tài)機 接下頁接下頁8.2 Moore型狀態(tài)機及其設計型狀態(tài)機及其設計 8.2.1 多過程結構型狀態(tài)機多過程結構型狀態(tài)機 接上頁接上頁8.2 Moore型狀態(tài)機及其設計型狀態(tài)機及其設計 8.2.1 多過程結構型狀態(tài)機多過程結構型狀態(tài)機 8.2 Moore型狀態(tài)機及其設計型狀態(tài)機及其設計 8.2.1 多過程結構型狀態(tài)機多過程結構型狀態(tài)機 8.2.2 序列檢測器及其狀態(tài)機設計序列檢測器及其狀態(tài)機設計 8.2 Moore型狀態(tài)機及其設計型狀態(tài)機及其設計 8.2.2 序列檢測器及其狀態(tài)機設計序列檢測器

6、及其狀態(tài)機設計 8.3 Mealy型狀態(tài)機設計型狀態(tài)機設計 接下頁接下頁8.3 Mealy型狀態(tài)機設計型狀態(tài)機設計 接上頁接上頁8.3 Mealy型狀態(tài)機設計型狀態(tài)機設計 8.3 Mealy型狀態(tài)機設計型狀態(tài)機設計 接下頁接下頁8.3 Mealy型狀態(tài)機設計型狀態(tài)機設計 接上頁接上頁8.3 Mealy型狀態(tài)機設計型狀態(tài)機設計 8.3 Mealy型狀態(tài)機設計型狀態(tài)機設計 8.3 Mealy型狀態(tài)機設計型狀態(tài)機設計 8.3 Mealy型狀態(tài)機設計型狀態(tài)機設計 8.4 SystemVerilog的枚舉類型應用的枚舉類型應用 8.5 狀態(tài)機圖形編輯設計狀態(tài)機圖形編輯設計 8.5 狀態(tài)機圖形編輯設計狀態(tài)

7、機圖形編輯設計 8.5 狀態(tài)機圖形編輯設計狀態(tài)機圖形編輯設計 8.5 狀態(tài)機圖形編輯設計狀態(tài)機圖形編輯設計 8.5 狀態(tài)機圖形編輯設計狀態(tài)機圖形編輯設計 8.5 狀態(tài)機圖形編輯設計狀態(tài)機圖形編輯設計 8.5 狀態(tài)機圖形編輯設計狀態(tài)機圖形編輯設計 8.5 狀態(tài)機圖形編輯設計狀態(tài)機圖形編輯設計 8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 8.6.1 直接輸出型編碼直接輸出型編碼 8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 8.6.1 直接輸出型編碼直接輸出型編碼 8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 8.6.1 直接輸出型編碼直接輸出型編碼 接下頁接下頁8.6 不同編碼類型狀態(tài)機不同編

8、碼類型狀態(tài)機 8.6.1 直接輸出型編碼直接輸出型編碼 接上頁接上頁8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 8.6.1 直接輸出型編碼直接輸出型編碼 8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 8.6.2 用宏定義語句定義狀態(tài)編碼用宏定義語句定義狀態(tài)編碼 接下頁接下頁8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 8.6.2 用宏定義語句定義狀態(tài)編碼用宏定義語句定義狀態(tài)編碼 接上頁接上頁8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 8.6.2 用宏定義語句定義狀態(tài)編碼用宏定義語句定義狀態(tài)編碼 8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 8.6.3 宏定義命令語句宏定義命令語句 8.6

9、不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 8.6.4 順序編碼順序編碼 8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 8.6.5 一位熱碼編碼一位熱碼編碼 8.6.6 狀態(tài)編碼設置狀態(tài)編碼設置 1. 用戶自定義方式用戶自定義方式 8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 2. 用屬性定義語句設置用屬性定義語句設置 8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 2. 用屬性定義語句設置用屬性定義語句設置 8.6 不同編碼類型狀態(tài)機不同編碼類型狀態(tài)機 3. 直接設置方法直接設置方法 8.7 安全狀態(tài)機設計安全狀態(tài)機設計 8.7 安全狀態(tài)機設計安全狀態(tài)機設計 8.7.1 狀態(tài)導引法狀態(tài)導引法 8.7

10、 安全狀態(tài)機設計安全狀態(tài)機設計 8.7.2 狀態(tài)編碼監(jiān)測法狀態(tài)編碼監(jiān)測法 8.7.3 借助借助EDA工具自動生成安全狀態(tài)機工具自動生成安全狀態(tài)機 8.8 硬件數字技術排除毛刺硬件數字技術排除毛刺 8.8.1 延時方式去毛刺延時方式去毛刺 8.8 硬件數字技術排除毛刺硬件數字技術排除毛刺 8.8.1 延時方式去毛刺延時方式去毛刺 8.8 硬件數字技術排除毛刺硬件數字技術排除毛刺 8.8.2 邏輯方式去毛刺邏輯方式去毛刺 8.8 硬件數字技術排除毛刺硬件數字技術排除毛刺 8.8.2 邏輯方式去毛刺邏輯方式去毛刺 8.8 硬件數字技術排除毛刺硬件數字技術排除毛刺 8.8.3 定時方式去毛刺定時方式去

11、毛刺 8.8 硬件數字技術排除毛刺硬件數字技術排除毛刺 8.8.3 定時方式去毛刺定時方式去毛刺 參考書1 Michael D. Ciletti, Verilog HDL高級數字設計, 電子工業(yè)出版社, 2010 Advanced Digital Design with Verilog HDL. (第4、5章)2 Verilog HDL數字設計與綜合,夏宇聞等譯,電子工業(yè)出版社,20043數字集成系統(tǒng)的結構化設計與高層次綜合,清華大學出版社,2000習習 題題實驗與設計實驗與設計 8-1 序列檢測器設計序列檢測器設計 8-2 ADC采樣控制電路設計采樣控制電路設計 實驗與設計實驗與設計 8-3

12、 數據采集模塊設計數據采集模塊設計 實驗與設計實驗與設計 8-4 五功能智能邏輯筆設計五功能智能邏輯筆設計 實驗與設計實驗與設計 8-5 比較器加比較器加DAC器件實現器件實現ADC轉換功能電路設計轉換功能電路設計 實驗與設計實驗與設計 8-6 通用異步收發(fā)器通用異步收發(fā)器UART設計設計 實驗與設計實驗與設計 8-6 通用異步收發(fā)器通用異步收發(fā)器UART設計設計 實驗與設計實驗與設計 8-7 點陣型與字符型液晶顯示器驅動控制電路設計點陣型與字符型液晶顯示器驅動控制電路設計 8-8 串行串行ADC/DAC控制電路設計控制電路設計 8-9 硬件消抖動電路設計硬件消抖動電路設計 8-10 數字彩色液晶顯示控制電路設計數字彩色液晶顯示控制電路設計 實驗與設計實驗與設計 8-11 狀態(tài)機控制串狀態(tài)機控制串/并轉換并轉換8數碼靜態(tài)顯示數碼靜態(tài)顯示 實驗與設計實驗與設計 8-12 基于基于CPLD的的FPGA

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論