CMOS集成邏輯門電路學(xué)習(xí)教案_第1頁(yè)
CMOS集成邏輯門電路學(xué)習(xí)教案_第2頁(yè)
CMOS集成邏輯門電路學(xué)習(xí)教案_第3頁(yè)
CMOS集成邏輯門電路學(xué)習(xí)教案_第4頁(yè)
CMOS集成邏輯門電路學(xué)習(xí)教案_第5頁(yè)
已閱讀5頁(yè),還剩31頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、會(huì)計(jì)學(xué)1CMOS集成邏輯門電路集成邏輯門電路第一頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-302為什么要用OC門?OC門的工作條件?OC門有何應(yīng)用?三態(tài)門有哪三態(tài)?三態(tài)門有何應(yīng)用?第1頁(yè)/共36頁(yè)第二頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-303 MOS門電路:以MOS管作為開關(guān)元件構(gòu)成的門電路。 MOS門電路,尤其是CMOS門電路具有制造工藝簡(jiǎn)單、集成度高、抗干擾能力強(qiáng)、功耗低、價(jià)格便宜等優(yōu)點(diǎn),得到了十分迅速的發(fā)展。第2頁(yè)/共36頁(yè)第三頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-304 MOS管有NMOS管和PMOS管兩種。 MOS管有增強(qiáng)型和耗盡型兩種。 當(dāng)NMOS管和PMOS

2、管成對(duì)出現(xiàn)在電路中,且二者在工作中互補(bǔ),稱為CMOS管(意為互補(bǔ))。 在數(shù)字電路中,多采用增強(qiáng)型。第3頁(yè)/共36頁(yè)第四頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-305圖3-19 NMOS管的電路符號(hào)及轉(zhuǎn)移特性 (a) 電路符號(hào) (b)轉(zhuǎn)移特性D接正電源截止導(dǎo)通導(dǎo)通電阻相當(dāng)小 (1)NMOS管的開關(guān)特性 1MOS管的開關(guān)特性第4頁(yè)/共36頁(yè)第五頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-306圖3-20 PMOS管的電路符號(hào)及轉(zhuǎn)移特性 (a) 電路符號(hào) (b)轉(zhuǎn)移特性D接負(fù)電源 (2)PMOS管的開關(guān)特性 導(dǎo)通導(dǎo)通電阻相當(dāng)小截止第5頁(yè)/共36頁(yè)第六頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-

3、6-307圖3-21 CMOS反相器 PMOS管負(fù)載管NMOS管驅(qū)動(dòng)管 開啟電壓|UTP|=UTN,且小于VDD。 2CMOS反相器的工作原理 (1)基本電路結(jié)構(gòu)第6頁(yè)/共36頁(yè)第七頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-308 (2)工作原理UIL=0V截止導(dǎo)通UOHVDD1、當(dāng)uI= UIL=0V時(shí),VTN截止,VTP導(dǎo)通, uO = UOHVDD 第7頁(yè)/共36頁(yè)第八頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-309UIH= VDD截止UOL 0V2、當(dāng)uI =UIH = VDD ,VTN導(dǎo)通,VTP截止, uO =UOL0V導(dǎo)通第8頁(yè)/共36頁(yè)第九頁(yè),編輯于星期六:二點(diǎn) 十五分

4、。2022-6-3010 (3)邏輯功能實(shí)現(xiàn)反相器功能(非邏輯)。 (4)工作特點(diǎn)VTP和VTN總是一管導(dǎo)通而另一管截止,流過(guò)VTP和VTN的靜態(tài)電流極?。{安數(shù)量級(jí)),因而CMOS反相器的靜態(tài)功耗極小。這是CMOS電路最突出的優(yōu)點(diǎn)之一。第9頁(yè)/共36頁(yè)第十頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3011圖3-22 CMOS反相器的電壓傳輸特性和電流傳輸特性 3 電壓傳輸特性和電流傳輸特性AB段:截止區(qū)i iD D為0BC段:轉(zhuǎn)折區(qū)閾值電壓UTHVDD/2轉(zhuǎn)折區(qū)中點(diǎn):電流最大CMOS反相器在使用時(shí)應(yīng)盡量避免長(zhǎng)期工作在BC段。CD段:導(dǎo)通區(qū)第10頁(yè)/共36頁(yè)第十一頁(yè),編輯于星期六:二點(diǎn) 十

5、五分。2022-6-30124. CMOS電路的優(yōu)點(diǎn) (1)微功耗。 CMOS電路靜態(tài)電流很小,約為納安數(shù)量級(jí)。 (2)抗干擾能力很強(qiáng)。 輸入噪聲容限可達(dá)到VDD/2。 (3)電源電壓范圍寬。 多數(shù)CMOS電路可在318V的電源電壓范圍 內(nèi)正常工作。 (4)輸入阻抗高。 (5)負(fù)載能力強(qiáng)。 CMOS電路可以帶50個(gè)同類門以上。 (6)邏輯擺幅大。(低電平0V,高電平VDD )第11頁(yè)/共36頁(yè)第十二頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3013圖3-23 CMOS與非門 1、 CMOS與非門 負(fù)載管并聯(lián)(并聯(lián)開關(guān)) 驅(qū)動(dòng)管串聯(lián)(串聯(lián)開關(guān))(1)A、B全為高電平,則驅(qū)動(dòng)管導(dǎo)通、負(fù)載管截止

6、,輸出為低電平。 10導(dǎo)通截止第12頁(yè)/共36頁(yè)第十三頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3014該電路具有與非邏輯功能,即Y= AB(2)A、B中有低電平,則驅(qū)動(dòng)管導(dǎo)通、負(fù)載管截止,輸出為低電平。 01截止導(dǎo)通第13頁(yè)/共36頁(yè)第十四頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3015 負(fù)載管串聯(lián)(串聯(lián)開關(guān))2、 CMOS或非門 驅(qū)動(dòng)管并聯(lián)(并聯(lián)開關(guān))圖3-24 CMOS或非門 (1)A、B有高電平,則驅(qū)動(dòng)管導(dǎo)通、負(fù)載管截止,輸出為低電平。 10截止導(dǎo)通第14頁(yè)/共36頁(yè)第十五頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3016 該電路具有或非邏輯功能,即Y=A+B(2)當(dāng)輸入

7、全為低電平,兩個(gè)驅(qū)動(dòng)管均截止,兩個(gè)負(fù)載管均導(dǎo)通,輸出為高電平。00截止導(dǎo)通1第15頁(yè)/共36頁(yè)第十六頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3017 (1)電路結(jié)構(gòu)C和C是一對(duì)互補(bǔ)的控制信號(hào)。由于VTP和VTN在結(jié)構(gòu)上對(duì)稱,所以圖中的輸入和輸出端可以互換,又稱雙向開關(guān)。3 CMOS傳輸門 圖2-25 CMOS傳輸門(a)電路 (b)邏輯符號(hào)第16頁(yè)/共36頁(yè)第十七頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3018若 C =1(接VDD )、C =0(接地),當(dāng)0uI(VDD|UT|)時(shí),VTN導(dǎo)通;當(dāng)|UT|uIVDD 時(shí),VTP導(dǎo)通; uI在0VDD之間變化時(shí),VTP和VTN至少有

8、一管導(dǎo)通,使傳輸門TG導(dǎo)通。 (2) 工作原理(了解)若 C = 0(接地)、C = 1(接VDD ),uI在0VDD 之間變化時(shí),VTP和VTN均截止,即傳輸門TG截止。第17頁(yè)/共36頁(yè)第十八頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3019 (3) 應(yīng)用舉例 圖3-26 CMOS模擬開關(guān) CMOS模擬開關(guān):實(shí)現(xiàn)單刀雙擲開關(guān)的功能。 C = 0時(shí),TG1導(dǎo)通、TG2截止,uO = uI1; C = 1時(shí),TG1截止、TG2導(dǎo)通,uO = uI2。第18頁(yè)/共36頁(yè)第十九頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3020圖3-27 CMOS三態(tài)門(a)電路 (b) 邏輯符號(hào) 當(dāng)EN=

9、 0時(shí),TG導(dǎo)通,F(xiàn)=A; 當(dāng)EN=1時(shí),TG截止,F(xiàn)為高阻輸出。 CMOS三態(tài)門第19頁(yè)/共36頁(yè)第二十頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3021 1輸入電路的靜電保護(hù) CMOS電路的輸入端設(shè)置了保護(hù)電路,給使用者帶來(lái)很大方便。但是,這種保護(hù)還是有限的。由于CMOS電路的輸入阻抗高,極易產(chǎn)生感應(yīng)較高的靜電電壓,從而擊穿MOS管柵極極薄的絕緣層,造成器件的永久損壞。為避免靜電損壞,應(yīng)注意以下幾點(diǎn): 第20頁(yè)/共36頁(yè)第二十一頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3022 (1)所有與CMOS電路直接接觸的工具、儀表等必須可靠接地。 (2)存儲(chǔ)和運(yùn)輸CMOS電路,最好采用金屬

10、屏蔽層做包裝材料。2多余的輸入端不能懸空。輸入端懸空極易產(chǎn)生感應(yīng)較高的靜電電壓,造成器件的永久損壞。對(duì)多余的輸入端,可以按功能要求接電源或接地,或者與其它輸入端并聯(lián)使用。第21頁(yè)/共36頁(yè)第二十二頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3023 TTL和CMOS電路的電壓和電流參數(shù)各不相同,需要采用接口電路。一般要考慮兩個(gè)問(wèn)題:一是要求電平匹配,即驅(qū)動(dòng)門要為負(fù)載門提供符合標(biāo)準(zhǔn)的輸出高電平和低電平;二是要求電流匹配,即驅(qū)動(dòng)門要為負(fù)載門提供足夠大的驅(qū)動(dòng)電流。第22頁(yè)/共36頁(yè)第二十三頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-30241. TTL門驅(qū)動(dòng)CMOS門門 (1)電平不匹配TTL門

11、作為驅(qū)動(dòng)門,它的U UOHOH2.4V,U2.4V,UOLOL; CMOS門作為負(fù)載門,它的U UIHIH,U UILIL1V1V??梢姡琓TLTTL門的U UOHOH不符合要求。 (2)電流匹配CMOS電路輸入電流幾乎為零,所以不存在問(wèn)題。第23頁(yè)/共36頁(yè)第二十四頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3025 (3)解決電平匹配問(wèn)題 圖3-28 TTL門驅(qū)動(dòng)CMOS門 外接上拉電阻RP在TTL門電路的輸出端外接一個(gè)上拉電阻RP,使TTL門電路的UOH5V。(當(dāng)電源電壓相同時(shí)) 第24頁(yè)/共36頁(yè)第二十五頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3026選用電平轉(zhuǎn)換電路(如CC4

12、0109)若電源電壓不一致時(shí)可選用電平轉(zhuǎn)換電路。 CMOS電路的電源電壓可選318V; 而TTL電路的電源電壓只能為5V。 采用TTL的OC門實(shí)現(xiàn)電平轉(zhuǎn)換。若電源電壓不一致時(shí)也可選用OC門實(shí)現(xiàn)電平轉(zhuǎn)換。第25頁(yè)/共36頁(yè)第二十六頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-30272. CMOS門驅(qū)動(dòng)TTL門(1)電平匹配 CMOS門電路作為驅(qū)動(dòng)門,UOH5V,UOL0V; TTL門電路作為負(fù)載門,UIH,UIL。 電平匹配是符合要求的。(2)電流不匹配 CMOS門電路4000系列系列最大允許灌電流為, TTL門電路的IIS1.4 mA, CMOS4000系列驅(qū)動(dòng)電流不足。第26頁(yè)/共36頁(yè)第

13、二十七頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3028 (3)解決電流匹配問(wèn)題 CMOS電路常用的是4000系列和54HC/74HC系列產(chǎn)品,后幾位的序號(hào)不同,邏輯功能也不同。 選用CMOS緩沖器 比如,CC4009的驅(qū)動(dòng)電流可達(dá)4 mA。 選用高速CMOS系列產(chǎn)品選用CMOS的54HC/74HC系列產(chǎn)品可以直接驅(qū)動(dòng)TTL電路。 第27頁(yè)/共36頁(yè)第二十八頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3029表3-7 各種系列門電路的主要參數(shù)第28頁(yè)/共36頁(yè)第二十九頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3030表3-8 常用集成門電路(TTL系列) 型 號(hào)名 稱主 要 功 能7

14、4LS00四2輸入與非門 74LS02四2輸入或非門 74LS04六反相器 74LS05六反相器OC門74LS08四2輸入與門 74LS13雙4輸入與非門施密特觸發(fā)74LS20雙雙4輸入與非門 74LS32四2輸入或門 74LS644-2-3-2輸入與或非門 74LS13313輸入與非門 74LS136四異或門OC輸出74LS365六總線驅(qū)動(dòng)器同相、三態(tài)、公共控制74LS368六總線驅(qū)動(dòng)器反相、三態(tài)、兩組控制第29頁(yè)/共36頁(yè)第三十頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3031表3-8 常用集成門電路(CMOS系列) 型 號(hào)名 稱主 要 功 能CC4001四2輸入或非門 CC4011四

15、2輸入與非門 CC4030四異或門 CC4049六反相器 CC4066四雙向開關(guān) CC4071四2輸入或門 CC4073三3輸入與門 CC4077四異或非門 CC40788輸入或 / 或非門 CC40862-2-2-2輸入與或非門可擴(kuò)展CC4097雙8選1模擬開關(guān) CC4502六反相器 / 緩沖器三態(tài)、有選通端第30頁(yè)/共36頁(yè)第三十一頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-30321多余或暫時(shí)不用的輸入端不能懸空,可按以下方法處理:(1)與其它輸入端并聯(lián)使用。 (2)將不用的輸入端按照電路功能要求接電源或接地。比如將與門、與非門的多余輸入端接電源,將或門、或非門的多余輸入端接地。第31頁(yè)/共36頁(yè)第三十二頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3033 (1) 在每一塊插板的電源線上,并接幾十F的低頻去耦電容和的高頻去耦電容,以防止TTL電路的動(dòng)態(tài)尖峰電流產(chǎn)生的干擾。 (2) 整機(jī)裝置應(yīng)有良好的接地系統(tǒng)。2 電路的安裝應(yīng)盡量避免干擾信號(hào)的侵入,保證電路穩(wěn)定工作。第32頁(yè)/共36頁(yè)第三十三頁(yè),編輯于星期六:二點(diǎn) 十五分。2022-6-3034本章小結(jié)本章小結(jié) 門電路是構(gòu)成各種復(fù)雜數(shù)字電路的基本邏輯單元,掌握各種門電路的邏輯功能和電氣特性,對(duì)于正確使用數(shù)字集成電路是十分必要的。本章介紹了目前應(yīng)用最廣泛的TTL和CMOS兩類集成邏輯門電路。在學(xué)習(xí)這些集成電路時(shí),應(yīng)把重點(diǎn)

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論