組成原理選擇_第1頁
組成原理選擇_第2頁
組成原理選擇_第3頁
組成原理選擇_第4頁
組成原理選擇_第5頁
已閱讀5頁,還剩2頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、選擇3)設(shè) 32 位浮點數(shù)中,符號位為 為3)設(shè) 32 位浮點數(shù)中,符號位為 為b_。A . + (2 -2-23)X 2+127C. + (2 _ 223)X 2+2554)某機字長 32 位,其中B. 1+ (1 -2-23) X 2+127D 2+127 -2231 位符號位, 31 位表示尾數(shù)。若用定點整數(shù)表示,則最大1_d表示法主要用于表示浮點數(shù)中的階碼。原碼 B.補碼 C.反碼 D.移碼2( 1)字長 32位,其中 1 位符號位, 31位表示尾數(shù)。若用定點小數(shù)表示,則最大正小數(shù)為 bA + (1 -2-32)B + ( 1 _2-31) C 2-32 D 2-31定點 1 6位字長

2、的字,采用 2的補碼形式表示時 ,一個字所能表示的整數(shù)范圍是_a。A -215 +(215 -1)B -(215 -1) +(215 -1)C -(215 + 1) +215D -215 +215 1 位,階碼為 8位,尾數(shù)位為 23 位,則它所能表示的最大規(guī)格化正數(shù)正整數(shù)是 _a+(231-1)B.+(230-1) C.+231D.+2325)某機字長 32 位,其中 1 位符號位, 31 位表示尾數(shù)。若用定點小數(shù)表示,則最大正小數(shù)為 b_。A +(1 -2-32)B +(1 -2-31)C 2-32D 2-313馮諾依曼機工作的基本方式的特點是bA 多指令流單數(shù)據(jù)流B 按地址訪問并順序執(zhí)行

3、指令C 堆棧操作D 存貯器按內(nèi)容選擇地址4在機器數(shù) _b_c_中,零的表示形式是唯一的。A 原碼 B 補碼 C 移碼 D 反碼5在定點二進制運算器中,減法運算一般通過_d_來實現(xiàn)。A 原碼運算的二進制減法器B 補碼運算的二進制減法器C 原碼運算的十進制加法器D 補碼運算的二進制加法器6(1)某計算機字長 32 位,其存儲容量為 4MB ,若按半字編址,它的尋址范圍是 _cA 4MB B 2MB C 2M D 1M某機字長 32位,存儲容量為 1 MB ,若按字編址,它的尋址范圍是_c_。A 1M B 512KB C 256K D 256KB某計算機字長16位,它的存貯容量是 64KB,若按字編

4、址,那么它的尋址范圍是_bA. 64K B. 32K C. 64KB D. 32 KB某計算機字長32位,其存儲容量為16MB,若按雙字編址,它的尋址范圍是_bA 16MBB 2MC 8MB D5)某計算機字長 32 位,其存儲容量為C.4M D. 2M16M8MB ,若按字編址,它的尋址范圍是 _dA 16MBB 2MC 8MB D5)某計算機字長 32 位,其存儲容量為C.4M D. 2M16M8MB ,若按字編址,它的尋址范圍是 _dA. 1M B. 4MB主存貯器和 CPU之間增加cache的目的是 解決 CPU 和主存之間的速度匹配問題 擴大 CPU 中通用寄存器的數(shù)量7AC8A_a

5、_。B 擴大主存貯器容量D 既擴大主存貯器容量,又擴大 CPU 中通用寄存器的數(shù)量9單地址指令中為了完成兩個數(shù)的算術(shù)運算,除地址碼指明的一個操作數(shù)外,另一個常需采用 堆棧尋址方式 B 立即尋址方式 C 隱含尋址方式 D 間接尋址方式 8位定點字長的字,采用 2的補碼表示時,一個字所能表示的整數(shù)范圍是A .-128 +127B. -127 +127 C.a。-129 +128D.-128 +128c_。10下面浮點運算器的描述中正確的句子是: 10下面浮點運算器的描述中正確的句子是: A 浮點運算器可用階碼部件和尾數(shù)部件實現(xiàn)C 階碼部件只進行階碼相加、相減和比較操作_a_c_。B 階碼部件可實現(xiàn)

6、加、減、乘、除四種運算D 尾數(shù)部件只進行乘法和減法運算11(1)某一 RAM 芯片, 其容量為 51 2 X 8位,包括電源和接地端, 該芯片引出線的最小數(shù)目應(yīng)是 _dA 23 B 25 C 50D 19 某DRAM芯片,其存儲容量為 512K X 8位,該芯片的地址線和數(shù)據(jù)線數(shù)目為_d_。 TOC o 1-5 h z A 8,512 B 512,8 C 18,8 D 19,8 某計算機字長為 32 位,其存儲容量為 16MX 32 位,它的地址線和數(shù)據(jù)線的總和是_dA.16B. 32C. 64 D. 56某 SRAM 芯片,存儲容量為 64KX 16位,該芯片的地址線和數(shù)據(jù)線數(shù)目為 _d。A

7、 64, 16 B 16, 64 C 64, 8 D 16 , 16雙端口存儲器在 _b_情況下會發(fā)生讀 /寫沖突。A 左端口與右端口的地址碼不同B 左端口與右端口的地址碼相同C 左端口與右端口的數(shù)據(jù)碼不同D 左端口與右端口的數(shù)據(jù)碼相同 TOC o 1-5 h z 寄存器間接尋址方式中,操作數(shù)處在_bD. 堆棧A. 通用寄存器 B. 主存單元 C. D. 堆棧微程序控制器中,機器指令與微指令的關(guān)系是 _b_ 。A 每一條機器指令由一條微指令來執(zhí)行B 每一條機器指令由一段微指令編寫的微程序來解釋執(zhí)行C 每一條機器指令組成的程序可由一條微指令來執(zhí)行 D 一條微指令由若干條機器指令組成 15假定下列

8、字符碼中有奇偶校驗位,但沒有數(shù)據(jù)錯誤,采用偶校校驗的字符碼是_d。AB CD16按其數(shù)據(jù)流的傳遞過程和控制節(jié)拍來看,陣列乘法器可認為是 。A 全串行運算的乘法器 B 全并行運算的乘法器 C 串并行運算的乘法器 D 并串型運算的乘法器 17 指令周期是指 _c_ 。A CPU 從主存取出一條指令的時間 ; B CPU 執(zhí)行一條指令的時間 ;C CPU從主存取出一條指令加上 CPI執(zhí)行這條指令的時間;D 時鐘周期時間 TOC o 1-5 h z 1 8 程序控制類指令的功能是 。A 進行算術(shù)運算和邏輯運算B 進行主存與 CPU 之間的數(shù)據(jù)傳送C 進行CPU和I / O設(shè)備之間的數(shù)據(jù)傳送D改變程序執(zhí)

9、行順序19由于 CPU 內(nèi)部的操作速度較快,而 CPU 訪問一次主存所花的時間較長,因此機器周期通常用_a來規(guī)定。A.主存中讀取一個指令字的最短時間B.主存中讀取一個數(shù)據(jù)字的最長時間C.主存中寫入一個數(shù)據(jù)字的平均時間D.主存中取一個數(shù)據(jù)字的平均時間20系統(tǒng)總線中控制線的功能是 。A 提供主存、 I / O 接口設(shè)備的控制信號響應(yīng)信號B 提供數(shù)據(jù)信息C 提供時序信號D 提供主存、 I / O 接口設(shè)備的響應(yīng)信號21 四片 74181ALU 和 1 片 74182CLA 器件相配合,具有如下進位傳遞功能 。A 行波進位 ; B 組內(nèi)先行進位,組間先行進位 ;C 組內(nèi)先行進位,組間行波進位 ; D

10、組內(nèi)行波進位,組間先行進位 ; 22指令系統(tǒng)采用不同尋址方式的目的是 _B。A 實現(xiàn)存貯程序和程序控制; B 縮短指令長度,擴大尋址空間,提高編程靈活性; 。C 可直接訪問外存;D 提供擴展操作碼的可能并降低指令譯碼的難度; 在CPU中跟蹤指令后繼地址的寄存器是_b。A 主存地址寄存器 B 程序計數(shù)器 C 指令寄存器 D 狀態(tài)條件寄存器采用DMA方式傳送數(shù)據(jù)時,每傳送一個數(shù)據(jù)就要用一個_C時間。A 指令周期 B. 機器周期 C. 存儲周期 D. 總線周期定點 16 位字長的字,采用 2的補碼形式表示時,一個字所能表示的整數(shù)范圍_a215+ (215 -1)215+ (215 -1)B -(21

11、5-1) +(215-1)-(215 + 1) +215-215+21526.定點計算機用來進行bA 十進制數(shù)加法運算B 定點數(shù)運算 ; C 浮點數(shù)運算D 既進行定點數(shù)運算也進行浮點數(shù)運算;27.雙端口存儲器所以能高速進行讀 / 寫,是因為采用 b_。A 高速芯片 B 兩套相互獨立的讀寫電路C 流水技術(shù) D 新型器件28二地址指令中,操作數(shù)的物理位置可安排在_b。A 棧頂和次棧頂 B 兩個主存單元 C 一個主存單元和一個寄存器 D 兩個寄存器 29某寄存器中的值有時是地址,因此只有計算機的 c_才能識別它。A. 譯碼器 B. 判別程序 C. 指令 D. 時序信號 30按其數(shù)據(jù)流的傳送過程和控制

12、節(jié)拍來看,陳列乘法器可認為是_b_。A. 全串行運算的乘法器B. 全并行運算的乘法器C.串-并行運算的乘法器D.并-串行運算的乘法器31 存貯單元是指 bA. 存放一個二進制信息位的存貯元A. 存放一個二進制信息位的存貯元存放一個機器字的所有存貯元集合存放一個字節(jié)的所有存貯元集合D.存放兩個字節(jié)的所有存貯元集合32相聯(lián)存貯器是按 _c_進行尋址的存貯器。 TOC o 1-5 h z A. 地址指定方式 B. 堆棧存取方式 C. 內(nèi)容指定方式 D. 地址指定與堆棧 33寄存器間接尋址方式中,操作數(shù)處在 b_。A. 通用寄存器 B. 主存單元 C. 程序計數(shù)器 D. 堆棧34 .下面描述的 RIS

13、C機器基本概念中不正確的句子是_adc。A.RISC機器不一定是流水 CPU B.RISC機器一定是流水 CPUC.RISC機器有復(fù)雜的指令系統(tǒng)D.CPU配置很少的通用寄存器以下四種類型的半導(dǎo)體存儲器中, 以傳輸同樣多的字為比較條件, 則讀出數(shù)據(jù)傳輸率最高的是 cA.DRAM B.SRAMC.閃速存儲器D.EPROM位操作類指令的功能是 _c 。對CPU內(nèi)部通用寄存器或主存某一單元任一位進行狀態(tài)檢測(0或1)對CPU內(nèi)部通用寄存器或主存某一單元任一位進行狀態(tài)強置(0或1)對CPU內(nèi)部通用寄存器或主存某一單元任一位進行狀態(tài)檢測或強置進行移位操作 操作控制器的功能是 d_。A.產(chǎn)生時序信號B.從主

14、存取出一條指令C.完成指令操作的譯碼從主存取出指令,完成指令操作碼譯碼,并產(chǎn)生有關(guān)的操作控制信號,以解釋執(zhí)行該指令 在定點運算器中,無論采用雙符號位還是單符號位,必須有_c_,它一般用 來實現(xiàn)。A.譯碼電路與非門 B.編碼電路 或非門C.溢出判斷電路異或門 D移位電路與或非門 交叉存貯器實質(zhì)上是一種 a_存貯器,它能 執(zhí)行獨立的讀寫操作。A.模塊式 并行 多個B.模塊式 串行 多個C.整體式 并行 一個D.整體式 串行 多個 雙端口存儲器所以能高速進行讀寫,是因為采用_b_。A.高速芯片B兩套相互獨立的讀寫電路C.流水技術(shù)D.新型器件41 . 多總線結(jié)構(gòu)的計算機系統(tǒng),采用 c_方法,對提高系統(tǒng)

15、的吞吐能力最有效。A. 多端口存貯器 B. 提高主存的速度 C. 交叉編址多模存貯器 D. 高速緩沖存貯器 TOC o 1-5 h z 程序控制類指令的功能是 _d。A.進行算術(shù)運算和邏輯運算B進行主存與CPU之間的數(shù)據(jù)傳送C.進行CPU和I/O設(shè)備之間的數(shù)據(jù)傳送D.改變程序執(zhí)行的順序 計算機的外圍設(shè)備是指 d_。A.輸入/輸出設(shè)備B.外存儲器C.遠程通信設(shè)備D.除了 CPU和內(nèi)存以外的其它設(shè)備 計算機系統(tǒng)中的存貯器系統(tǒng)是指_d。A RAM存貯器 B ROM存貯器C主存貯器 D cache、主存貯器和外存貯器.存儲單元是指 _b_。A 存放一個二進制信息位的存貯元B 存放一個機器字的所有存貯元

16、集合C 存放一個字節(jié)的所有存貯元集合D 存放兩個字節(jié)的所有存貯元集合;.相聯(lián)存貯器是按 c_進行尋址的存貯器。A 地址方式 B 堆棧方式 C 內(nèi)容指定方式D 地址方式與堆棧方式47.變址尋址方式中,操作數(shù)的有效地址等于_c。A 基值寄存器內(nèi)容加上形式地址(位移量) B 堆棧指示器內(nèi)容加上形式地址C 變址寄存器內(nèi)容加上形式地址(位移量) D 程序記數(shù)器內(nèi)容加上形式地址48 以下敘述中正確描述的句子是: _da。A 同一個 CPU 周期中,可以并行執(zhí)行的微操作叫相容性微操作B 同一個 CPU 周期中,不可以并行執(zhí)行的微操作叫相容性微操作C 同一個 CPU 周期中,可以并行執(zhí)行的微操作叫相斥性微操作D 同一個 CPU 周期中,不可以并行執(zhí)行的微操作叫相斥性微操作49若浮點數(shù)用補碼表示,則判斷運算結(jié)果是否為規(guī)格化數(shù)的方法是_cA 階符與數(shù)符相同為規(guī)格化數(shù) B 階符與數(shù)符相異為規(guī)格化數(shù)C 數(shù)符與尾數(shù)小數(shù)點后第一位數(shù)字相異為規(guī)格化數(shù)D 數(shù)符與尾數(shù)小數(shù)點后第一位數(shù)字相同為規(guī)格化數(shù)50 用某個寄存器中操作數(shù)的尋址方式稱為_c尋址。A 直接 B 間接 C 寄存器直接 D 寄存器間接51 二地址指令中,操作數(shù)的物理位置可以安排在 。A.棧頂和次棧頂B.兩個主存單元C一個主存單元和一個通用寄存

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論