數(shù)字邏輯與數(shù)字系統(tǒng)實(shí)驗(yàn)_第1頁(yè)
數(shù)字邏輯與數(shù)字系統(tǒng)實(shí)驗(yàn)_第2頁(yè)
數(shù)字邏輯與數(shù)字系統(tǒng)實(shí)驗(yàn)_第3頁(yè)
數(shù)字邏輯與數(shù)字系統(tǒng)實(shí)驗(yàn)_第4頁(yè)
數(shù)字邏輯與數(shù)字系統(tǒng)實(shí)驗(yàn)_第5頁(yè)
已閱讀5頁(yè),還剩66頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字邏輯與數(shù)字系統(tǒng)實(shí)驗(yàn)TEC-8實(shí)驗(yàn)系統(tǒng)簡(jiǎn)介數(shù)碼管喇叭交通燈LED

顯示EPM7128電源指示

邏輯筆LOGVCC

GND時(shí)鐘源電位器單脈沖時(shí)序操作模式數(shù)據(jù)開(kāi)關(guān)電平控制信號(hào)開(kāi)關(guān)數(shù)字邏輯實(shí)驗(yàn)板2時(shí)鐘信號(hào)發(fā)生器3時(shí)鐘信號(hào)發(fā)生器產(chǎn)生頻率分別是1MHz、100KHz、10KHz、1KHz、100Hz、10Hz、1Hz,占空比為50%的時(shí)鐘信號(hào)。DZ3和DZ4不能同時(shí)短接,CP1:100KHz/10KHz;DZ5和DZ6不能同時(shí)短接,CP2:1KHz/100Hz;DZ7和DZ8不能同時(shí)短接,CP3:10Hz/1Hz。MF、CP1、CP2、CP3通過(guò)插孔輸出。4邏輯測(cè)試筆5邏輯測(cè)試筆將紅色邏輯筆接TEC-8的邏輯測(cè)試筆插孔。邏輯筆在測(cè)試信號(hào)的電平時(shí),紅燈亮表示高電平,

綠燈亮表示低電平,紅燈和綠燈都不亮表示高阻態(tài)。在測(cè)試脈沖個(gè)數(shù)時(shí),首先按一次Reset按鈕,使2個(gè)黃燈D1、D0滅,處于測(cè)試初始狀態(tài)。邏輯筆最多能夠測(cè)試3個(gè)連續(xù)脈沖。6TDS-1001數(shù)字存儲(chǔ)示波器簡(jiǎn)介實(shí)驗(yàn)一基本門電路與三態(tài)門實(shí)驗(yàn)?zāi)康模?.掌握TTL與非門,或非門和異或門輸入與輸出之間的邏輯關(guān)系;2.熟悉TTL中,小規(guī)模集成電路的外形,管腳和使用方法;3.掌握三態(tài)門邏輯功能和使用方法;4.掌握用三態(tài)門構(gòu)成總線的方法和特點(diǎn);5.掌握TEC8數(shù)字電路實(shí)驗(yàn)系統(tǒng)的使用方法;6.初步學(xué)會(huì)用示波器測(cè)量簡(jiǎn)單數(shù)字波形。集成電路芯片簡(jiǎn)介數(shù)字電路實(shí)驗(yàn)中所用到的集成電路芯片都是雙列直插式的。現(xiàn)以74LS00芯片為例,其引腳排列規(guī)則如圖所示:實(shí)驗(yàn)一基本門電路與三態(tài)門實(shí)驗(yàn)器件和設(shè)備:二輸入四與非門:74LS00;二輸入四或非門:74LS28(02);二輸入四異或門:74LS86;四總線緩沖器(三態(tài)輸出):74LS125;TEC8數(shù)字電路實(shí)驗(yàn)系統(tǒng);V-21220MHZ雙蹤示波器。實(shí)驗(yàn)一基本門電路與三態(tài)門實(shí)驗(yàn)內(nèi)容:分別測(cè)試74LS00,74LS28(02),74LS86一個(gè)邏輯門的輸入與輸出之間的邏輯關(guān)系;當(dāng)74LS125的輸出負(fù)載為74LS00一個(gè)與非門輸入端,當(dāng)與非門另一輸入端分別接高,低電平時(shí),測(cè)試74LS125的三態(tài)輸出和74LS00的輸出;實(shí)驗(yàn)一基本門電路與三態(tài)門用74LS125兩個(gè)三態(tài)門構(gòu)成一條總線。兩控制端分別由高,低電平控制;兩輸入端分別接1MHZ,500KHZ信號(hào);用示波器觀察三態(tài)門的輸出波形。實(shí)驗(yàn)一基本門電路與三態(tài)門實(shí)驗(yàn)提示:注意認(rèn)清所用器件型號(hào)和管腳,VCC與實(shí)驗(yàn)臺(tái)的+5V插孔連接,GND與實(shí)驗(yàn)臺(tái)的GND連接;實(shí)驗(yàn)臺(tái)的電平開(kāi)關(guān)輸出作為器件的輸入,撥動(dòng)開(kāi)關(guān)則改變器件的輸入電平;器件輸出接實(shí)驗(yàn)臺(tái)的電平指示燈,“1”亮,“0”滅;74LS125的控制端G為低電平有效。實(shí)驗(yàn)一基本門電路與三態(tài)門與非門邏輯電路:實(shí)驗(yàn)一基本門電路與三態(tài)門74LS00實(shí)驗(yàn)電路:實(shí)驗(yàn)一基本門電路與三態(tài)門或非門邏輯電路:實(shí)驗(yàn)一基本門電路與三態(tài)門74LS28(02)實(shí)驗(yàn)電路:實(shí)驗(yàn)一基本門電路與三態(tài)門異或門邏輯電路:實(shí)驗(yàn)一基本門電路與三態(tài)門74LS86實(shí)驗(yàn)電路:實(shí)驗(yàn)一基本門電路與三態(tài)門三態(tài)門邏輯電路:74LS125的控制端G為低電平有效實(shí)驗(yàn)一基本門電路與三態(tài)門74LS125實(shí)驗(yàn)電路1:實(shí)驗(yàn)一基本門電路與三態(tài)門74LS125構(gòu)成總線實(shí)驗(yàn)電路:實(shí)驗(yàn)一基本門電路與三態(tài)門實(shí)驗(yàn)報(bào)告要求:畫(huà)出實(shí)驗(yàn)接線圖或邏輯電路圖;真值表表示出實(shí)驗(yàn)結(jié)果;記錄實(shí)驗(yàn)現(xiàn)象;分析實(shí)驗(yàn)結(jié)果;實(shí)驗(yàn)二數(shù)據(jù)選擇器和譯碼器實(shí)驗(yàn)?zāi)康模菏煜?shù)據(jù)選擇器的邏輯功能。熟悉譯碼器的邏輯功能。實(shí)驗(yàn)二數(shù)據(jù)選擇器和譯碼器實(shí)驗(yàn)器件和設(shè)備:雙4選1數(shù)據(jù)選擇器74LS153;雙2-4線譯碼器74LS139;TEC8數(shù)字電路實(shí)驗(yàn)系統(tǒng);TDS-100140MHZ雙蹤示波器。實(shí)驗(yàn)二數(shù)據(jù)選擇器和譯碼器實(shí)驗(yàn)內(nèi)容:測(cè)試74LS153中一個(gè)4選1數(shù)據(jù)選擇器的邏輯功能。測(cè)試74LS139中一個(gè)2-4譯碼器的邏輯功能。實(shí)驗(yàn)二數(shù)據(jù)選擇器和譯碼器實(shí)驗(yàn)提示:74LS153的數(shù)據(jù)輸入端C0~C3分別接實(shí)驗(yàn)臺(tái)上的10MHZ,1MHZ,500KHZ,100KHZ脈沖源,改變數(shù)據(jù)選擇端A,B和使能端G的電平,觀察各組合條件下數(shù)據(jù)選擇器的輸出波形。74LS139的譯碼輸出Y0~Y3接電平指示燈,改變使能端G和選擇端B,A的電平,觀測(cè)并記錄指示燈的顯示狀態(tài)。實(shí)驗(yàn)二數(shù)據(jù)選擇器和譯碼器74LS153實(shí)驗(yàn)電路:實(shí)驗(yàn)二數(shù)據(jù)選擇器和譯碼器74LS153實(shí)驗(yàn)電路:實(shí)驗(yàn)二數(shù)據(jù)選擇器和譯碼器74LS139實(shí)驗(yàn)電路:實(shí)驗(yàn)二數(shù)據(jù)選擇器和譯碼器74LS139實(shí)驗(yàn)電路:實(shí)驗(yàn)二數(shù)據(jù)選擇器和譯碼器實(shí)驗(yàn)報(bào)告要求:畫(huà)出實(shí)驗(yàn)接線圖或邏輯電路圖;根據(jù)實(shí)驗(yàn)結(jié)果寫(xiě)出74LS139的真值表;根據(jù)實(shí)驗(yàn)結(jié)果寫(xiě)出74LS153的真值表;記錄實(shí)驗(yàn)現(xiàn)象;分析74LS139和74LS153中引腳G的功能。實(shí)驗(yàn)三觸發(fā)器實(shí)驗(yàn)?zāi)康模赫莆誖S觸發(fā)器、D觸發(fā)器、JK觸發(fā)器的工作原理。學(xué)會(huì)正確使用RS觸發(fā)器、D觸發(fā)器、JK觸發(fā)器。實(shí)驗(yàn)三觸發(fā)器實(shí)驗(yàn)器件和設(shè)備:二輸入四與非門:74LS00;雙D觸發(fā)器:74LS74;雙JK觸發(fā)器:74LS73;TEC8數(shù)字電路實(shí)驗(yàn)系統(tǒng);TDS-100140MHZ雙蹤示波器。

實(shí)驗(yàn)三觸發(fā)器實(shí)驗(yàn)內(nèi)容:1.用74LS00構(gòu)成一個(gè)RS觸發(fā)器。R′,S′端接電平開(kāi)關(guān)輸出,Q,Q′端接電平指示燈。改變R,S的電平,觀測(cè)并記錄Q,Q′的值。實(shí)驗(yàn)三觸發(fā)器2.雙D觸發(fā)器74LS74中一個(gè)觸發(fā)器功能測(cè)試。(1)將CLR(復(fù)位),PR(置位)引腳接實(shí)驗(yàn)臺(tái)電平開(kāi)關(guān)輸出,Q,Q′引腳接電平指示燈。改變CLR,PR的電平,觀察并記錄Q,Q′的值。實(shí)驗(yàn)三觸發(fā)器(2)在(1)的基礎(chǔ)上,置CLR,PR引腳為高電平,D(數(shù)據(jù))引腳接電平開(kāi)關(guān)輸出,CP(時(shí)鐘)引腳接單脈沖。在D為高電平和低電平的情況下,分別按單脈沖按鈕,觀察Q,Q′的值,記錄下來(lái)。實(shí)驗(yàn)三觸發(fā)器(3)在(1)的基礎(chǔ)上,將D引腳接1MHz脈沖源,CP引腳接10MHz脈沖源。用雙蹤示波器同時(shí)觀測(cè)D端和CP端,記錄波形;同時(shí)觀測(cè)D端,Q端,記錄波形。分析原因。

3.制定對(duì)雙JK觸發(fā)器74LS73一個(gè)JK觸發(fā)器的測(cè)試方案,并進(jìn)行測(cè)試。實(shí)驗(yàn)三觸發(fā)器實(shí)驗(yàn)提示:注意74LS73芯片的GND引腳是11,VCC引腳是4。實(shí)驗(yàn)三觸發(fā)器RS觸發(fā)器實(shí)驗(yàn)電路:實(shí)驗(yàn)三觸發(fā)器D觸發(fā)器實(shí)驗(yàn)電路:實(shí)驗(yàn)三觸發(fā)器D觸發(fā)器輸出波形:實(shí)驗(yàn)三觸發(fā)器雙JK觸發(fā)器實(shí)驗(yàn)電路圖:實(shí)驗(yàn)三觸發(fā)器JK觸發(fā)器J=1,K=1時(shí)的輸出波形:實(shí)驗(yàn)三觸發(fā)器實(shí)驗(yàn)報(bào)告要求總結(jié)觸發(fā)器邏輯功能及特點(diǎn)。整理實(shí)驗(yàn)中測(cè)試的結(jié)果,填好真值表,畫(huà)出波形圖。比較不同類型觸發(fā)器的觸發(fā)方式有什么不同。 實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路實(shí)驗(yàn)?zāi)康模赫莆蘸?jiǎn)單時(shí)序電路的分析,設(shè)計(jì),測(cè)試方法。實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路實(shí)驗(yàn)器件和設(shè)備:雙J-K觸發(fā)器:74LS73;雙D觸發(fā)器器:74LS74;四2輸入與非門:74LS00;TEC8數(shù)字電路實(shí)驗(yàn)系統(tǒng);TDS-100140MHZ雙蹤示波器。實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路實(shí)驗(yàn)內(nèi)容:1.雙D構(gòu)成的二進(jìn)制計(jì)數(shù)器:按設(shè)計(jì)接線,將Q0,Q1,Q2,Q3復(fù)位;由時(shí)鐘端CLK輸入單脈沖,記錄輸出狀態(tài);由時(shí)鐘端CLK輸入連續(xù)脈沖,觀測(cè)輸出波形。2.用74LS73構(gòu)成一個(gè)二進(jìn)制計(jì)數(shù)器,重做內(nèi)容1的實(shí)驗(yàn)。實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路3.異步十進(jìn)制計(jì)數(shù)器:按設(shè)計(jì)接線,將Q0,Q1,Q2,Q3復(fù)位;由時(shí)鐘端CLK輸入單脈沖,記錄輸出狀態(tài);由時(shí)鐘端CLK輸入連續(xù)脈沖,觀測(cè)輸出波形。實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路4.自循環(huán)寄存器:(1)用雙D觸發(fā)器74LS74構(gòu)成一個(gè)4位自循環(huán)寄存器。方法是第1級(jí)的Q端接第2的D端,依此類推,最后第4級(jí)的Q端接第1級(jí)的D端。4個(gè)D觸發(fā)器的CLK端連接在一起,然后接單脈沖時(shí)鐘。(2)將Q0,Q1,Q2,Q3清0,再將Q0置1,按單脈沖按鈕,觀察并記錄Q0,Q1,Q2,Q3的值。實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路實(shí)驗(yàn)提示:74LS73引腳11是GND,引腳4是VCC。D觸發(fā)器74LS74是上升沿觸發(fā),JK觸發(fā)器74LS73是下降沿觸發(fā)。實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路D觸發(fā)器構(gòu)成的二進(jìn)制計(jì)數(shù)器實(shí)驗(yàn)電路:實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路D觸發(fā)器構(gòu)成的二進(jìn)制計(jì)數(shù)器輸出波形:實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路JK觸發(fā)器構(gòu)成的二進(jìn)制計(jì)數(shù)器實(shí)驗(yàn)電路:實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路JK觸發(fā)器構(gòu)成的二進(jìn)制計(jì)數(shù)器輸出波形:實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路異步十進(jìn)制計(jì)數(shù)器實(shí)驗(yàn)電路:實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路異步十進(jìn)制計(jì)數(shù)器輸出波形:實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路自循環(huán)計(jì)數(shù)器實(shí)驗(yàn)電路:實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路自循環(huán)計(jì)數(shù)器輸出波形:實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路實(shí)驗(yàn)報(bào)告要求:1.寫(xiě)出實(shí)驗(yàn)內(nèi)容1中,用單次脈沖做計(jì)數(shù)脈沖時(shí),Q3,Q2,Q1,Q0的狀態(tài)轉(zhuǎn)移表;畫(huà)出連續(xù)時(shí)鐘下Q3,Q2,Q1,Q0的波形;2./Q3,/Q2,/Q1,/Q0構(gòu)成計(jì)數(shù)器嗎?如果是,那么是遞增還是遞減?實(shí)驗(yàn)四簡(jiǎn)單時(shí)序電路3.畫(huà)出實(shí)驗(yàn)2的電路圖。4.寫(xiě)出實(shí)驗(yàn)3中,用單次脈沖做計(jì)數(shù)脈沖時(shí),Q3,Q2,Q1,Q0的狀態(tài)轉(zhuǎn)移表;畫(huà)出連續(xù)時(shí)鐘下Q3,Q2,Q1,Q0的波形;5.畫(huà)出實(shí)驗(yàn)4的電路圖。用單次脈沖做計(jì)數(shù)脈沖時(shí),Q3,Q2,Q1,Q0的狀態(tài)轉(zhuǎn)移表。

實(shí)驗(yàn)五在系統(tǒng)編程實(shí)驗(yàn)1實(shí)驗(yàn)?zāi)康?

用VHDL語(yǔ)言設(shè)計(jì)一個(gè)8421碼十進(jìn)制計(jì)數(shù)器及七段數(shù)碼管顯示系統(tǒng)。學(xué)習(xí)使用ispEXPERT軟件。學(xué)習(xí)ISP器件的編程和下載。實(shí)驗(yàn)五在系統(tǒng)編程實(shí)驗(yàn)1實(shí)驗(yàn)所用的器件和設(shè)備

ISP10321片;

TEC-5數(shù)字電路實(shí)驗(yàn)系統(tǒng)1臺(tái);邏輯筆1個(gè);示波器1臺(tái);典型設(shè)計(jì)框圖十進(jìn)制計(jì)數(shù)器七段譯碼器CLKQ3Q2Q0Q1YaYbYcYdYeYfYgdacbefgCLR計(jì)數(shù)輸出

Q3Q2Q1Q0

0123456789

0000000100100011010001010110011110001001十進(jìn)制計(jì)數(shù)器計(jì)數(shù)順序表實(shí)驗(yàn)五在系統(tǒng)編程實(shí)驗(yàn)11.在ispEXPERT環(huán)境下,

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論