《計算機組成原理A》選擇題_第1頁
《計算機組成原理A》選擇題_第2頁
《計算機組成原理A》選擇題_第3頁
《計算機組成原理A》選擇題_第4頁
《計算機組成原理A》選擇題_第5頁
已閱讀5頁,還剩7頁未讀 繼續(xù)免費閱讀

下載本文檔

版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領

文檔簡介

DD當碼距d=4時,海明校驗碼具有 。A.檢錯能力B.糾錯能力F.能發(fā)現(xiàn)2位錯,并糾正2位錯“與非”門中的某一個輸入值為“0”,那么它的輸出值(D取決于正邏輯還是負ASCII編碼ASCII編碼。B.是7位的編碼C.共有128個字符B變址尋址方式中,操作數(shù)的有效地址等于 (變址寄存器,內容加上形式地址)。B補碼加減法是指(C操作數(shù)用補碼表示,連同符號位直接相加減,減某數(shù)用加負某數(shù)的補碼代替,結果的符號在運算中形成A.邏輯地址CCPU通過指令訪問Cache所用的程序地址叫做(AA.邏輯地址CCPU通過指令訪問主存所用的程序地址叫做 (A)。A.邏輯地址A.CCPU正在處理優(yōu)先級低的一個中斷的過程中又可以響應更高優(yōu)先級中斷的解決中斷優(yōu)先級別問題的辦法被稱為斷嵌套A.CCPU中通用寄存器CCPU中通用寄存器(C)C.可以存儲數(shù)據(jù)和地址CPU輸出數(shù)據(jù)的速度遠遠高于打印機的打印速度,為解決這一矛盾,可采用(緩沖技術)。CPU輸出數(shù)據(jù)的速度遠遠高于打印機的打印速度,為解決這一矛盾,可采用(緩沖技術)。CPU通過指令訪問主存所用的程序地址叫做 (邏輯地址)。CPU正在處理優(yōu)先級低的一個中斷的過程中又可以響應更高優(yōu)先級中斷的解決中斷優(yōu)先級別問題的辦法被稱為(中斷嵌套)CPU中的通用寄存器(可以存放數(shù)據(jù)和地址)C采用虛擬存儲器的目的是為了B. 給用戶提供比主存容量大得多的邏輯編程空間C采用虛擬存儲器的目的是為了(給用戶提供比主存容量大得多的邏輯編程空間 )。C采用虛擬存儲器的主要目的是(B擴大主存儲器的存儲空間,并能進行自動管理和調度)C常用的虛擬存儲系統(tǒng)由(A主存-輔存)兩級存儲器組成,其中輔存是大容量的磁表面存儲器。C程序的執(zhí)行過程中,Cache與主存的地址映像是由()C采用虛擬存儲器的目的是為了B. 給用戶提供比主存容量大得多的邏輯編程空間C采用虛擬存儲器的目的是為了(給用戶提供比主存容量大得多的邏輯編程空間 )。C采用虛擬存儲器的主要目的是(B擴大主存儲器的存儲空間,并能進行自動管理和調度)C常用的虛擬存儲系統(tǒng)由(A主存-輔存)兩級存儲器組成,其中輔存是大容量的磁表面存儲器。C程序的執(zhí)行過程中,Cache與主存的地址映像是由()D.硬件自動完成的C程序計數(shù)器PC的位數(shù)取決于(存儲器的容量),指令寄存器IR的位數(shù)取決于(指令字長)C程序計數(shù)器PC的位數(shù)取決于,指令寄存器IR的位數(shù)取決于。(B.存儲器的容量,指令字長C程序計數(shù)器PC屬于()。B.控制器C程序控制類指令的功能是(D改變程序執(zhí)行順序)C串行運算器是一種最簡單的運算器,其運算規(guī)律是:按時間先后次序(C由低位到高位先行進位運算)C存儲單元是指(C存放一個字節(jié)的所有存儲元集合)C存儲器是計算機系統(tǒng)中的記憶設備,它主要用來( C存放數(shù)據(jù)和程序)C存取周期是指存儲器進行一次完整的讀寫操作所需要的全部時間。C長度相同但格式不同的2種浮點數(shù),假設前者階碼短、尾數(shù)長,后者階碼長、尾數(shù)短,其他規(guī)定均相同,則它們可表示的數(shù)的范圍和精度為(C) 。C.后者可表示的數(shù)的范圍大但精度低C長度相同但格式不同的2種浮點數(shù),假設前者階碼長、尾數(shù)短,后者階碼短、尾數(shù)長,其他規(guī)定均相范圍和精度為(前者可表示的數(shù)的范圍大但精度低 ,后者可表示的數(shù)的范圍小但精度高 )。同,則它們可表示的數(shù)的D當采用(直接存儲器訪問方式)輸入數(shù)據(jù)時,除非CPU等待否則無法傳送數(shù)據(jù)給計算機。D當采用(程序查詢方式)輸入數(shù)據(jù)時,除非 CPU等待否則無法傳送數(shù)據(jù)給計算機。D當在采用(B)輸入數(shù)據(jù)時,除非CPU等待否則無法傳送數(shù)據(jù)給計算機。 B.程序查詢方式D定點數(shù)補碼加法具有兩個特點:一是符號位D定點數(shù)補碼加法具有兩個特點:一是符號位(B) ;B.與數(shù)值位一起參與運算D定點數(shù)補碼加法具有兩個特點:一是符號位(與數(shù)值位一起參與運算);二是相加后最高位上的進位(要舍去)D定點數(shù)補碼減法可以直接用加法器完成,此時,進位信號。(B與數(shù)值位一起參與運算)D定點數(shù)補碼加法具有兩個特點:一是符號位(與數(shù)值位一起參與運算);二是相加后最高位上的進位(要舍去)D定點數(shù)補碼減法可以直接用加法器完成,此時,進位信號。(B與數(shù)值位一起參與運算)符號位參與運算;并把補碼形式的減數(shù)諸位求反發(fā)送至加法器,再向最低位給出D定點運算器是用來進行(定點運算)。D堆棧尋址的原則是(后進先出)。D對磁盤進行格式化,在一個記錄面上要將磁盤劃分為若干, 在這基礎上,又要將劃分為若干。(A)扇區(qū)A.磁道,磁道,D對于階碼和尾數(shù)都用補碼表示的浮點數(shù), 判斷運算結果是否為規(guī)格化, 錯誤的方法是選擇一項或多項:符和數(shù)符相異C.數(shù)符與尾數(shù)小數(shù)點后第一位數(shù)字相同A.階符和數(shù)符相同B.階D對主存儲器的基本操作包括。A.讀出信息B.寫入信息D在定點二進制運算器中,減法運算一般通過D在定點二進制運算器中,減法運算一般通過(D)來實現(xiàn)。D.補碼運算的二進制加法器EPROI是指(可擦可編程的只讀存儲器)F馮諾依曼機工作方式的基本特點是(F馮諾依曼機工作方式的基本特點是(B按地址訪問并順序執(zhí)行指令F浮點數(shù)范圍和精度取決于 A.階碼的位數(shù)和尾數(shù)的位數(shù)G關于操作數(shù)的來源和去處,表述不正確的是( D第四個來源和去處是外存儲器)H和輔助存儲器相比,主存儲器的特點是H和輔助存儲器相比,主存儲器的特點是容量小,速度快,成本高H和外存儲器相比,內存儲器的特點是( 容量小,速度快,成本高)H匯編語言要經(jīng)過(C匯編程序)的翻譯才能在計算機中執(zhí)行。H匯編語言要經(jīng)過(編譯程序)的翻譯才能在計算機中執(zhí)行。J加法器采用并行進位的目的是 (B)。B 快速傳遞進位信號J機器數(shù)中,零的表示形式不唯一的是J機器數(shù)中,零的表示形式不唯一的是A.原碼C.移碼D.反碼J基址尋址方式中,操作數(shù)的有效地址等于J基址尋址方式中,操作數(shù)的有效地址等于(A) 。A. 基址寄存器內容加上形式地址J基址尋址方式中,操作數(shù)的有效地址等于J基址尋址方式中,操作數(shù)的有效地址等于(基址寄存器內容加上形式地址 )。J計算機的總線接口中,串行總線的特點是成本低線數(shù)少。傳輸距離長JJ計算機的總線接口中,串行總線的特點是成本低線數(shù)少。傳輸距離長J計算機科技文獻中,英文縮寫 CAI代表(B計算機輔助教學)J計算機系統(tǒng)的輸入輸出接口是(B主機與外圍設備)之間的交接界面。J計算機系統(tǒng)中的存儲器系統(tǒng)是指(D、主存儲器和外存儲器 )D.主存儲器和外存儲器,ROMD.主存儲器和外存儲器,ROMJ計算機硬件能直接識別和運行的只能是 (機器語言)程序。J寄存器間接尋址方式中,操作數(shù)在(主存單元)中JJ加法器采用并行進位的目的是 OB.快速傳遞進位信號MM某寄存器中的值有時是地址,因此只有計算機的( A譯碼器)才能識別它J間接尋址是指o指令中間接給出操作數(shù)地址K控制器的功能是。向計算機各部件提供控制信號L立即尋址是指(B)B.指令中直接給出操作數(shù)L兩個補碼數(shù)相加,只有在時有可能產(chǎn)生溢出,在 時一定不會產(chǎn)生溢出。(A)A.符號位相同,符號位不同L兩個補碼數(shù)相加,只有在(符號位相同)時有可能產(chǎn)生溢出,在(符號位不同)時一定不會產(chǎn)生溢出。.L兩個補碼數(shù)相加,只有在(最高位/符號位相同)時會有可能產(chǎn)生溢出,在(最高位/符號位不同)時(一定不會產(chǎn)生溢出)。L兩個補碼數(shù)相加,只有在最高位相同時會有可能產(chǎn)生溢出,在最高位不同時(C) °C.一定不會產(chǎn)生溢出L兩個補碼數(shù)相減,在符號相同時不會產(chǎn)生溢出,符號不同時產(chǎn)生溢出。A.有可能L兩個補碼數(shù)相減,只有在時有可能產(chǎn)生溢出,在時一定不會產(chǎn)生溢出。(B符號位不同,符號位相同L兩個補碼數(shù)相減,只有在符號位不同時會有可能產(chǎn)生溢出,在符號位相同時(一定不會產(chǎn)生溢出)L邏輯運算中的“邏輯加”是指或運算M沒有外存儲器的計算機監(jiān)控程序可以放在( BROM)M每一條指令執(zhí)行時通常有①讀取指令、②執(zhí)行指令、③分析指令等幾個步驟,③分析指令、②執(zhí)行指令他們的執(zhí)行順序應該是OB.①讀取指令、M某SRAM芯片,其容量為1KX8位,加上電源端和接地端,該芯片引出線的最少數(shù)目應為20 OM某存儲器容量為32KX16位,則()。C.地址線為15根,數(shù)據(jù)線為16根M某機字長32位,采用定點整數(shù)表示,符號位為 1位,尾數(shù)為31位,則原碼表示法可表示的最大正整_。(+ (231-1),-(231-1))數(shù)為,最小負整數(shù)為M某機字長16位,+(1-2-15),-1采用補碼定點小數(shù)表示,符號位為 1位,數(shù)值位為15位,則可表示的最大正小數(shù)為一__,最小負小數(shù)為M某機字長16位,+(1-2-15)-(1-2-15)采用定點小數(shù)表示,符號位為1位,尾數(shù)為15位,則可表示的最大正小數(shù)為,最小負小數(shù)為M某機字長(215-1),-16位,:(215-1)采用定點整數(shù)表示,符號位為1位,尾數(shù)為15位,則可表示的最大正整數(shù)為 ,最小負整數(shù)為_o(A)A.+M某機字長_。(+(132位,采用定點小數(shù)表示,符號位為—2—31),一(1—2—31))1位,尾數(shù)為31位,則原碼表示法可表 示的最大正小數(shù)為,最小負小數(shù)為M某機字長+(231-1),-(231-1)32位,采用定點整數(shù)表示,符號位為1位,尾數(shù)為31位,則可表示的最大正整數(shù)為 ,最小負整數(shù)為O(A)A.M某機字長32位,采用原碼定點小數(shù)表示, 符號位為1位,數(shù)值位為31位,則可表示的最大正小數(shù)為+(1-2-n),-(1-2-n),最小負小數(shù)為M某機字長32位;其中1位符號位,31位表示尾數(shù)。若用定點整數(shù)表示,則最大正整數(shù)為(①+(231-(231-1))o若用定點小數(shù)表示,則最大正小數(shù)為(③+(1-2-31)-+1),最小負小數(shù)為-1)(④一),最小負整數(shù)為(②(1—2-31)—1)oM某計算機的字長是16位,它的存儲容量是64KB,若按字編址,那么它的尋址范圍應該是 (0—32KM某計算機的字長是8位,它的存儲容量是64KB,若按字編址,那么它的尋址范圍應該是 (B.0—64KMM某微型機系統(tǒng),其操作系統(tǒng)保存在軟磁盤上,其內存儲器應該采用( CRAM和ROMD19)M某一RAM芯片,其容量為512X8D19)C數(shù)符與尾數(shù)小數(shù)點后第一位數(shù)字相異為規(guī)格化數(shù)NC數(shù)符與尾數(shù)小數(shù)點后第一位數(shù)字相異為規(guī)格化數(shù)N若主存每個存儲單元存8位數(shù)據(jù),則(其地址線與8無關)。N若主存每個存儲單元為 16位,則(其地址線與16無關)。PPUSH指令,按操作數(shù)的個數(shù)是分屬于(A),使用的尋址方式是(E)和(G)PPUSH指令,按操作數(shù)的個數(shù)是分屬于(A),使用的尋址方式是(E)和(G)址方式G.堆棧尋址方式A. 單操作數(shù)E.寄存器尋Q迄今為止,計算機中的所有信息仍以二進制方式表示的原因是,機器語言計算機硬件能直接執(zhí)行的只有。(C)C.物理器件性能所致,Q請從下面表示浮點運算器的描述中選出描述正確的句子是進行階碼相加、相減和比較操作。A.浮點運算器可用兩個定點運算器部件來實現(xiàn)C.階碼部件只RRAM芯片串聯(lián)的目的是,并聯(lián)的目的是。(B)B.增加存儲單元數(shù)量,增加存儲器字長RAM芯片串聯(lián)的目的是(增加存儲單元數(shù)量) ,并聯(lián)的目的是(增加存儲器字長)RAM芯片串聯(lián)時的片選信號是一一,并聯(lián)時的片選信號是。()A.串聯(lián),并聯(lián)R若一RAM芯片,其容量2OC.171024X8位,除電源端和接地端外,連同片選和讀 /寫信號,該芯片引出腳的最小數(shù)目應為(B) 。B.R若主存每個存儲單元存8位數(shù)據(jù),則(B)。B.其地址線與8位無關R若主存每個存儲器單元為16位,則(B)。B.其地址(線)與16無關S輸入輸出指令的功能是C.進行CPU和I/O設備之間的數(shù)據(jù)傳送S數(shù)據(jù)傳送過程中,數(shù)據(jù)由串行變并行或由并行變串行,這種轉換是由接口電路中的(移位寄存器)實現(xiàn)的。.S數(shù)控機床是計算機在( 實時控制)方面的應用S隨著CPU速度的不斷提升,程序查詢方式很少被采用的原因是CPU與外設并行工作T停電后存儲的信息將會丟失。 A.靜態(tài)存儲器B.動態(tài)存儲器C.高速緩沖存儲器W完整的計算機系統(tǒng)應包括(D、配套硬件設備和軟件系統(tǒng) )W微程序控制器中,機器指令與微指令的關系是 (每一條機器指令由一段用微指令編成的微程序來解釋執(zhí)行W為了便于檢查加減法運算是否發(fā)生溢出,定點運算器采用雙符號位的數(shù)值表示,在寄存器和主存中是采用B.單符號位的數(shù)值表示。W為了便于檢查加減運算是否發(fā)生溢出, 定點運算器采用雙符號位的數(shù)值表示, 在寄存器和主存中是采用(單符號位)的數(shù)值表示。X下列部件(設備)中,存取速度最快的是CPU的寄存器X下列數(shù)中最大的數(shù)是(lOOIIOOO)BCD)X下列數(shù)中最大的數(shù)是(56)8X下列數(shù)中最大的數(shù)是D.(5A)16X下列數(shù)中最大的數(shù)是D.(235)16X下列數(shù)中最大的數(shù)是D.(2C)16(42)8)。最大的是((10101000)BCD)。C)。C.(00101000)BCDC)。C.(00101001)BCDD) 。D.(25)10(2C))X下列數(shù)中最小的數(shù)是(X下列數(shù)中最小的數(shù)是(X下列數(shù)中最小的數(shù)是(X下列數(shù)中最小的數(shù)是(C(101001)BCD)X下列數(shù)中最大的數(shù)是X下列數(shù)中最大的數(shù)是X下列數(shù)中最小的數(shù)為X下列說法正確的是D.只有帶符號數(shù)的運算才有可能產(chǎn)生溢出XX下列說法中(B)是正確的。B.半導體ROM是非易失性的,斷電后仍然能保持記憶。A.取指令操作是控制器固有的功能,不需要根據(jù)指令要求進行的操作都是相同的C.單總線CPU中,X下列正確的是B.指令長度相同的情況下,所有取指令一條指令讀取后PC的值是下一條指令的地址X相對補碼而言,移碼。D.1表示正號,0表示負號X相對尋址方式中,求有效地址使用(D)加上偏移量。 D. 程序計數(shù)器內容X相對尋址方式中,求有效地址使用(程序計數(shù)器內容)加上偏移量。XX相對尋址方式中,若指令中地址碼為X,則操作數(shù)地址為(PC)+X.X相對指令流水線方案和多指令周期方案,單指令方案的資源利用率和性能價格比A.最低X虛擬存儲器管理系統(tǒng)的基礎是程序的局部性原理,因此虛存的目的是為了給每個用戶提供比主存容量間。(大得多的邏輯)編程空X虛擬存儲器管理系統(tǒng)的基礎是局部性原理,因此虛存的目的是為了給每個用戶提供比主存容量多的邏輯B)編程空間。 B.大得Y1946年研制成功的第一臺計算機稱為, 1949年研制成功的第一臺程序內存的計算機稱為MARKI)B.ENIAC,EDSACC.ENIAC,Y已知[X]原=010100,[X]A.010100Y已知[X]原=110100,[X]D.101100Y已知[X]原=110100,[X]B.001100Y硬連線控制器中,使用(程序計數(shù)器)來區(qū)別指令不同的執(zhí)行步驟。Y用于對某個寄存器中操作數(shù)的尋址方式稱為( C寄存器直接)尋址。Y運算器的主要功能是進行(邏輯運算和算術運算)。Y運算器由ALU完成運算后,除了運算結果外,下面所列 (結果是否為零)不是運算器給出的結果特征信息。Y運算器由ALU完成運算后,除了運算結果外,下面所列(時鐘信號)不是運算器給出的結果特征信息。Y運算器由許多部件組成,但核心部分是 (B)。B.算術邏輯運算單元A前者取操作數(shù),后者決定程序的轉移地址)YA前者取操作數(shù),后者決定程序的轉移地址)Z在CPU和主存之間加入Cache的目的是(D) 。D.解決CPU和主存之間的速度匹配Z在CPU與主存之間加入Cache,能夠(解決CPU和主存之間的速度匹配問題)Z在CPU與主存之間加入Cache,能夠提高CPU訪問存儲器的速度,一般情況下 Cache的容量命中率,因此Cache容量。(C)

C.越大,越高,只要幾百K就可達90%以上Z在CPU與主存之間加入Cache,能夠提高CPU訪問存儲器的速率,一般情況下 Cache的容量_越大_命中率_越高_,因此Cache容量_(只要幾十或幾百K就可達90%以上)_.Z在CPU中跟蹤指令后繼地址寄存器是(B程序計數(shù)器)Z在采用DMA方式的I/O系統(tǒng)中,其基本思想是在(B主存與外圍設備)之間建立直接的數(shù)據(jù)通路。Z在采用DMA方式高速傳輸數(shù)據(jù)時,數(shù)據(jù)傳送是(在DMA空制器本身發(fā)出的控制信號控制下完成的 )。D數(shù)據(jù)總線)傳輸?shù)?。Z在采用DMAD數(shù)據(jù)總線)傳輸?shù)摹J綖椋–磁盤是隨機半順序存取,磁帶是式為(C磁盤是隨機半順序存取,磁帶是Z在單級中斷系統(tǒng)中,CPU—旦響應中斷,則立即關閉(C中斷屏蔽)標志,以防止中斷服務結束前同級的其他中斷源產(chǎn)生另一次中斷進行干擾。Z在定點二進制運算器中,加法運算一般通過D)來實現(xiàn)。D.補碼運算的二進制加法器Z在定點二進制運算器中,減法運算一般通過

補碼運算的二進制加法器)來實現(xiàn)。Z在定點數(shù)運算中產(chǎn)生溢出的原因是 (C)C.運算的結果的操作數(shù)超出了機器表示范圍Z在定點運算器用來進行(B) 。B.定點運算異或門)來實現(xiàn)Z在定點運算器中,必須要有溢出判斷電路,它一般用(異或門)來實現(xiàn)Z在機器數(shù)(B補碼)中,零的表示方式是唯一的Z在定點運算器中,無論采用雙符號位還是采用單符號位,都必須要有溢出判斷電路,它一般用(異或門)來實現(xiàn)。Z在獨立編址方式下,存儲單元和 I/O設備是靠(不同的地址和指令代碼 )來區(qū)分的。Z在獨立編址方式下,存儲單元和 I/O設備是靠(不同的指令或不同的控制信號)來區(qū)分的。Z在計算機I/O系統(tǒng)中,在用DMA方式傳送數(shù)據(jù)時,DMA空制器應控制(以上都是)。Z在計算機總線結構的單機系統(tǒng)中,三總線結構的計算機的總線系統(tǒng)有(B)組成。B.數(shù)據(jù)總線、地址總線和控制總線Z在控制器中,PC必須有一個部件,能提供指令在內存中的地址,服務于讀取指令,并接收下條將被執(zhí)行的指令的地址,這個部件是Z在控制器中,令寄存器IR部件用于接收并保存從內存讀出的指令內容,在執(zhí)行本條指令的過程中提供本條指令的主要信息。C.指Z在控制器中,PC部件能提供指令在內存中的地址,服務于讀取指令,并接收下條將被執(zhí)行的指令的地址。D.程序計數(shù)器Z在控制器中,部件用于存放下一條指令的地址。 D.程序計數(shù)器PCZ在控制器中,部件程序計數(shù)器PC)能提供指令在內存中的地址,服務于讀取指令,并接收下條將被執(zhí)行的指令的地址。Z在控制器中,部件(息。指令寄存器IR)用于接收并保存從內存讀出的指令內容, 在執(zhí)行本條指令的過程中提供本條指令的主要信Z在控制器中,部件(程序計數(shù)器 PC)用于存放下一條指令的地址。Z在數(shù)據(jù)傳送過程中,數(shù)據(jù)由串行變并行或由并行變串行,這種轉換是由接口電路中的(移位寄存器)實現(xiàn)的常用于(直接存儲器訪問方式)的輸入輸出中57.周期挪用方式Z在數(shù)據(jù)傳送過程中,數(shù)據(jù)由串行變并行或由并行變串行,這種轉換是由接口電路中的(移位寄存器)實現(xiàn)的。(移位寄存器)(移位寄存器)實現(xiàn)的。Z在統(tǒng)一編址方式下

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
  • 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論