




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡介
項(xiàng)目6數(shù)字鐘電原理圖設(shè)計(jì)數(shù)字鐘的電原理圖設(shè)計(jì)6.11項(xiàng)目6數(shù)字鐘電原理圖設(shè)計(jì)數(shù)字鐘的電原理圖設(shè)計(jì)6.11
總線與網(wǎng)絡(luò)總線就是代表數(shù)條并行導(dǎo)線的一條線。在一些復(fù)雜的數(shù)字電路中,各模塊之間常常會用到數(shù)據(jù)總線和地址總線,這些總線多是平行同方向走線,如果用普通導(dǎo)線來繪制,將帶來巨大的工作量,為了簡化原理圖,Protel軟件中引入了總線的概念。要注意的是,由于在Protel軟件中,原理圖編輯環(huán)境下的總線不具有電氣連接關(guān)系,因此使用總線來代替一組導(dǎo)線時(shí),需要與總線分支(總線入口)和網(wǎng)絡(luò)標(biāo)號相配合來完成電氣意義上的連接,利用總線繪制的原理圖如圖6-2所示。1.1總線形式設(shè)計(jì)接口電路圖6-2利用總線繪制的原理圖2總線與網(wǎng)絡(luò)總線就是代表數(shù)條并行導(dǎo)線的一條線。在一些復(fù)雜
1.放置總線及總線入口(1)啟動(dòng)總線放置命令。執(zhí)行菜單命令【放置】/【總線】或單擊如圖6-3所示工具欄上的總線符號可啟動(dòng)放置總線命令。在總線編輯狀態(tài)下按【Tab】鍵,彈出如圖6-4所示的【總線】設(shè)置對話框,可以對總線的寬度和顏色進(jìn)行修改。31.放置總線
(2)啟動(dòng)總線入口放置命令。執(zhí)行菜單命令【放置】/【總線入口】或單擊如圖6-3所示工具欄上的總線符號可啟動(dòng)放置總線入口命令。在總線入口編輯狀態(tài)下按【Tab】鍵,彈出如圖6-5所示的【總線入口】設(shè)置對話框,可以對總線入口的寬度和顏色等參數(shù)進(jìn)行修改。
4
(3)放置總線。放置總線操作與導(dǎo)線的放置方法基本一致,以圖3-1為例,執(zhí)行菜單命令【放置】/【總線】或單擊工具欄總線符號,進(jìn)入放置總線狀態(tài),將光標(biāo)移至合適的位置,單擊鼠標(biāo)的左鍵,定義總線起點(diǎn),將光標(biāo)移至另一位置,單擊鼠標(biāo)左鍵,定義總線的下一點(diǎn),如圖6-6所示。連線完畢,單擊鼠標(biāo)的右鍵退出放置狀態(tài)。在放置總線的過程中如果要變換拐彎角度,可以在編輯狀態(tài)下按“Shift+空格鍵”來進(jìn)行切換。
5
(4)放置總線入口??偩€入口是用于實(shí)現(xiàn)連接元件引腳與總線的短線段,總線入口呈45°、135°和-45°、-135°四個(gè)角度傾斜,可通過按下空格鍵進(jìn)行切換。執(zhí)行菜單命令【放置】/【總線入口】或單擊工具欄總線入口符號,進(jìn)入放置總線入口的狀態(tài),此時(shí)光標(biāo)上帶著懸浮的總線入口線,將光標(biāo)移至總線和引腳引出線之間,按空格鍵變換傾斜角度,單擊鼠標(biāo)左鍵放置總線入口線,如圖6-7所示。按照同樣的方法將所有的總線入口放置完畢后,還要再用普通導(dǎo)線連接總線入口與元器件引腳。
6
2.放置網(wǎng)絡(luò)標(biāo)號由于總線并不具有電氣連接關(guān)系,所以還需要通過放置網(wǎng)絡(luò)標(biāo)號來完成最后的電氣連接操作,放置網(wǎng)絡(luò)標(biāo)號后完成的總線繪制的原理圖如圖6-8所示。在放置元器件引腳引出線、總線入口和網(wǎng)絡(luò)標(biāo)號時(shí),因其始端與末端符號一致,可采用陣列式粘貼一次完成,大大提高了速度。
7
2.自頂向下層次電路圖設(shè)計(jì)下面以圖3-1所示的數(shù)字鐘電路的其中一部分電路為例說明自頂向下的層次電路設(shè)計(jì)方法和步驟。(1)啟動(dòng)ProtelDXP2004后,執(zhí)行菜單命令【文件】/【創(chuàng)建】/【項(xiàng)目】/【PCB項(xiàng)目】,創(chuàng)建一個(gè)PCB項(xiàng)目文件,選擇保存路徑、對項(xiàng)目重命名并保存。然后再按照相關(guān)步驟在項(xiàng)目中創(chuàng)建一個(gè)原理圖文檔,如圖6-9所示。(2)在原理圖編輯狀態(tài)下,執(zhí)行菜單命令【放置】/【圖紙符號】或單擊工具欄上按鈕,就可以看到一個(gè)光標(biāo)帶著一個(gè)矩形圖紙符號輪廓,如圖6-10所示。
8
(3)移動(dòng)光標(biāo)將圖紙符號放置在大致的合適位置,按下“Tab”鍵彈出【圖紙符號】對話框,對相關(guān)選項(xiàng)進(jìn)行設(shè)置并單擊確定按鈕,如圖6-11所示。
9
(4)按照同樣的方法創(chuàng)建好所有的單元模塊(限于篇幅,本例只畫了其中的三個(gè)子單元模塊),并重命名后放置在合適位置,如圖6-12所示。
10
(5)將各個(gè)單元圖紙符號用端口連接起來。執(zhí)行菜單命令【放置】/【加圖紙入口】或單擊工具欄上的按鈕,將出現(xiàn)的十字光標(biāo)移動(dòng)到圖紙符號內(nèi)部并單擊左鍵,這時(shí)會出現(xiàn)端口符號,按下“Tab”鍵彈出【圖紙符號】對話框,對相關(guān)屬性進(jìn)行設(shè)置,如圖6-13所示。
11
若要放置低電平有效的端口名,如圖中的RST,則將在“名稱”選項(xiàng)中輸入“ R\S\T”即可。(5)用同樣的方法移動(dòng)光標(biāo)到圖紙合適位置放置圖紙入口符號,并進(jìn)行相關(guān)設(shè)置,放置好的端口的圖紙如圖6-14所示。最后,將各個(gè)端口用導(dǎo)線連接起來就完成了層次總圖的設(shè)計(jì),完成的效果圖如圖6-15所示。
(6)
12
6)生成子電路原理圖。在完成以上層次總原理圖的繪制后,接下來就可以繪制各個(gè)單元模塊的子電路圖了,以完成更為詳細(xì)的電路設(shè)計(jì)圖。執(zhí)行菜單命令【設(shè)計(jì)】/【根據(jù)符號創(chuàng)建圖紙】,將光標(biāo)移動(dòng)到需要繪制的子電路圖圖紙符號方塊圖上(以移動(dòng)到“實(shí)時(shí)時(shí)鐘電路”方塊上為例),單擊鼠標(biāo)左鍵,彈出如圖6-17所示的“Confirm”對話框,即詢問創(chuàng)建的子電路對應(yīng)的I/O端口是否與總圖端口類型反轉(zhuǎn),此處我們選擇“NO”按鈕,軟件會立即自動(dòng)為“實(shí)時(shí)時(shí)鐘電路”的方塊圖創(chuàng)建一個(gè)與之對應(yīng)的名為“實(shí)時(shí)時(shí)鐘電路.SchDoc”的子電路原理圖,并會在編輯區(qū)中自動(dòng)生成與該電路對應(yīng)的端口,如圖6-18所示。
13
圖6-18系統(tǒng)自動(dòng)生成的子電路原理圖自動(dòng)生成的對應(yīng)端口14
(7)在編輯區(qū)繪制詳細(xì)的子單元電路。子單元電路的繪制與普通原理圖的繪制方法一致:加載元器件庫、放置子單元電路中的所有元器件、布局調(diào)整元器件位置并設(shè)置元器件屬性,用導(dǎo)線連接各元器件完成原理圖的繪制并保存。繪制好的“實(shí)時(shí)時(shí)鐘電路.SchDoc”的子電路原理圖如圖6-19所示。
15
(8)用同樣的方法創(chuàng)建繪制“單片機(jī)最小系統(tǒng)”和“鍵盤電路”兩個(gè)子電路原理圖的繪制,如圖6-20和圖6-21所示。對項(xiàng)目文件進(jìn)行保存,即完成了自頂向下的層次電路圖設(shè)計(jì)。
(9)層次總圖與子電路圖之間的切換。執(zhí)行菜單命令【工具】/【改變設(shè)計(jì)層次】或單擊工具欄上的按鈕,將出現(xiàn)的大十字光標(biāo)指針單擊層次總圖中的方塊電路或者子圖中的某個(gè)I/O端口,系統(tǒng)可以實(shí)現(xiàn)層次總圖中的方塊電路與所對應(yīng)子圖之間的切換,并高亮顯示該電路或端口。16(8)用同樣的方法創(chuàng)建繪制“
3.自下向上層次電路圖設(shè)計(jì)這種設(shè)計(jì)方法是先設(shè)計(jì)好各個(gè)子電路的原理圖,然后由這些各個(gè)子電路圖生成上一級層次方塊圖,從而產(chǎn)生上層原理圖;這樣一層層向上,最終生成層次電路總圖。這種方法尤其適合那種不清楚每個(gè)模塊有哪些端口的電路設(shè)計(jì)。下面仍以上例進(jìn)行講述。(1)按照前面相同的方法創(chuàng)建一個(gè)PCB項(xiàng)目,并新建一個(gè)“實(shí)時(shí)時(shí)鐘電路子電路”原理圖文檔,按照普通繪制原理圖的方法繪制好該電路圖,然后給該電路放置好端口,如圖6-22所示。
17
(2)按照同樣的方法創(chuàng)建、重命名、保存各個(gè)子電路的原理圖文檔,并將各個(gè)子電路圖繪制好。然后創(chuàng)建一個(gè)繪制層次總圖的原理圖文檔,在該原理圖文檔環(huán)境下執(zhí)行菜單命令【設(shè)計(jì)】/【根據(jù)圖紙建立圖紙符號】,彈出如圖6-23所示對話框。用鼠標(biāo)左鍵單擊其中需要?jiǎng)?chuàng)建的一個(gè)單元電路并確定,此時(shí)會彈出圖6-17所示的對話框,選擇“NO”,系統(tǒng)就會立即在層次總圖的原理圖文檔中生成一個(gè)頂層方塊圖,如圖6-24所示。可以看出,圖中自動(dòng)生成了該單元模塊相對應(yīng)的端口符號,移動(dòng)光標(biāo)到合適的位置,單擊左鍵,即可將方塊圖放置完畢。
18
19
(3)用相同的方法把其他的子電路原理圖生成方塊圖紙符號,并放置在頂層原理圖的適合位置,如圖6-25所示。
20(3)用相同的方法把其他的子
4)按照電路端口的電氣連接關(guān)系,將各方塊圖用導(dǎo)線連接起來。設(shè)計(jì)好的頂層原理圖如圖6-26所示。
(5)層次總圖與子電路圖之間的切換。其操作方法與上述“自頂向下層次設(shè)計(jì)”中的步驟“(9)”一致,在此不再贅述。21
4.生成層次報(bào)表層次表記錄的是一個(gè)層次原理圖的層次結(jié)構(gòu)數(shù)據(jù),其輸出文件格式為ASCII文件,文件的后綴名為“*.rep”。(1)打開層次電路圖文件,執(zhí)行菜單命令【報(bào)告】/【ReportProjectHierarchy】,系統(tǒng)將自動(dòng)生成該原理圖的層次關(guān)系文件“數(shù)字鐘總圖.REP”,在工作區(qū)面板上找到該文件,如圖6-27所示,雙擊該文件打開后即可看到原理圖的層次關(guān)系,如圖6-28所示。
22
23
6.1.3多通道原理圖設(shè)計(jì)多通道原理圖設(shè)計(jì)實(shí)際上也是一種層次電路設(shè)計(jì)。當(dāng)電路中出現(xiàn)多個(gè)完全相同的模塊時(shí),設(shè)計(jì)者只需繪制一個(gè)方塊電路和底層電路,通過設(shè)置該模塊被被重復(fù)的調(diào)用的次數(shù)即可,這樣,用戶在繪制原理圖的時(shí)候不必重復(fù)繪制相同的原理圖。圖所示是一個(gè)八位LED顯示電路,由圖6-29可知,在該電路中包含8個(gè)完全相同的發(fā)光二極管顯示電路,下面就以該電路為例介紹采用直頂下向下的方式進(jìn)行多通道電路的設(shè)計(jì)方法。
24
(1)創(chuàng)建PCB設(shè)計(jì)項(xiàng)目。多通道電路屬于層次電路的一種,因此在創(chuàng)建多通道電路之前首先要?jiǎng)?chuàng)建一個(gè)PCB設(shè)計(jì)項(xiàng)目文檔,按照前面所講內(nèi)容創(chuàng)建好PCB設(shè)計(jì)項(xiàng)目并重命名、選擇好保存路徑。(2)創(chuàng)建頂層方塊總圖。在前面創(chuàng)建的PCB設(shè)計(jì)工程項(xiàng)目下,執(zhí)行菜單命令【追加新文件到項(xiàng)目中】\【Schematic】,創(chuàng)建一個(gè)原理圖文檔,并命名為“總圖.ShDoc”。按照前面講述的方法在“總圖.Schdoc”放置子圖的方塊圖符號、總線、網(wǎng)絡(luò)標(biāo)號和方塊圖端口,并正確連接導(dǎo)線,如圖6-30所示。設(shè)計(jì)多通道電路的關(guān)鍵是:設(shè)置相同子圖的重復(fù)引用次數(shù),右邊子圖符號名為“Repeat(LED,1,8)”,該項(xiàng)的含義為:“Repeat”是重復(fù)引用命令關(guān)鍵字,“LED”是實(shí)際的子圖符號名,數(shù)字“1,8”用來設(shè)置引用的次數(shù)。重復(fù)引用命令的格式為:Repeat(子圖符號名,第一次引用的通道號,最后一次引用的通道號)。如“Repeat(LED,1,8)”表示引用子圖“LED”,從第1通道到第8通道共8次,與此向?qū)?yīng)電路通道號分別用LEDl、LED2、…、LED8表示。25(1)創(chuàng)建
設(shè)計(jì)多通道電路的另一關(guān)鍵是合理設(shè)置子圖端口,如“Repeat(L)”表示該子圖端口在重復(fù)引用子圖時(shí),該子圖端口也會重復(fù)連接,分別對應(yīng)由網(wǎng)絡(luò)標(biāo)簽“L[1..8]所定義的L1、L2、…、L8”。
26
(3)由子圖方塊圖創(chuàng)建子電路圖。按照前面所講述的層次原理圖設(shè)計(jì)方法,先在PCB工程項(xiàng)目下追加兩個(gè)原理圖文件,并重命名為“驅(qū)動(dòng)子電路”和“LED電路”。執(zhí)行菜單命令【設(shè)計(jì)】/【根據(jù)符號創(chuàng)建圖紙】,將光標(biāo)移動(dòng)到需要繪制的子電路圖圖紙符號方塊圖上,分別由子圖方塊符號生成子圖端口,并分別繪制各子電路圖,如圖6-31所示和圖6-32所示。
27(3)由子圖方塊圖創(chuàng)
(4)建立了多通道原理圖后,我們可以象前面所述層次電路那樣生成層次報(bào)表來觀察多通道電路之間的層次關(guān)系。執(zhí)行菜單命令【報(bào)告】/【ReportProjectHierarchy】,生成層次關(guān)系文件“總圖.REP”,如圖6-33所示。從圖中可以看出,列表中已生成了“U_LED1”、“U_LED2”、…、“U_LED8”的原理圖文件。
28
項(xiàng)目6數(shù)字鐘電原理圖設(shè)計(jì)數(shù)字鐘的電原理圖設(shè)計(jì)6.129項(xiàng)目6數(shù)字鐘電原理圖設(shè)計(jì)數(shù)字鐘的電原理圖設(shè)計(jì)6.11
總線與網(wǎng)絡(luò)總線就是代表數(shù)條并行導(dǎo)線的一條線。在一些復(fù)雜的數(shù)字電路中,各模塊之間常常會用到數(shù)據(jù)總線和地址總線,這些總線多是平行同方向走線,如果用普通導(dǎo)線來繪制,將帶來巨大的工作量,為了簡化原理圖,Protel軟件中引入了總線的概念。要注意的是,由于在Protel軟件中,原理圖編輯環(huán)境下的總線不具有電氣連接關(guān)系,因此使用總線來代替一組導(dǎo)線時(shí),需要與總線分支(總線入口)和網(wǎng)絡(luò)標(biāo)號相配合來完成電氣意義上的連接,利用總線繪制的原理圖如圖6-2所示。1.1總線形式設(shè)計(jì)接口電路圖6-2利用總線繪制的原理圖30總線與網(wǎng)絡(luò)總線就是代表數(shù)條并行導(dǎo)線的一條線。在一些復(fù)雜
1.放置總線及總線入口(1)啟動(dòng)總線放置命令。執(zhí)行菜單命令【放置】/【總線】或單擊如圖6-3所示工具欄上的總線符號可啟動(dòng)放置總線命令。在總線編輯狀態(tài)下按【Tab】鍵,彈出如圖6-4所示的【總線】設(shè)置對話框,可以對總線的寬度和顏色進(jìn)行修改。311.放置總線
(2)啟動(dòng)總線入口放置命令。執(zhí)行菜單命令【放置】/【總線入口】或單擊如圖6-3所示工具欄上的總線符號可啟動(dòng)放置總線入口命令。在總線入口編輯狀態(tài)下按【Tab】鍵,彈出如圖6-5所示的【總線入口】設(shè)置對話框,可以對總線入口的寬度和顏色等參數(shù)進(jìn)行修改。
32
(3)放置總線。放置總線操作與導(dǎo)線的放置方法基本一致,以圖3-1為例,執(zhí)行菜單命令【放置】/【總線】或單擊工具欄總線符號,進(jìn)入放置總線狀態(tài),將光標(biāo)移至合適的位置,單擊鼠標(biāo)的左鍵,定義總線起點(diǎn),將光標(biāo)移至另一位置,單擊鼠標(biāo)左鍵,定義總線的下一點(diǎn),如圖6-6所示。連線完畢,單擊鼠標(biāo)的右鍵退出放置狀態(tài)。在放置總線的過程中如果要變換拐彎角度,可以在編輯狀態(tài)下按“Shift+空格鍵”來進(jìn)行切換。
33
(4)放置總線入口??偩€入口是用于實(shí)現(xiàn)連接元件引腳與總線的短線段,總線入口呈45°、135°和-45°、-135°四個(gè)角度傾斜,可通過按下空格鍵進(jìn)行切換。執(zhí)行菜單命令【放置】/【總線入口】或單擊工具欄總線入口符號,進(jìn)入放置總線入口的狀態(tài),此時(shí)光標(biāo)上帶著懸浮的總線入口線,將光標(biāo)移至總線和引腳引出線之間,按空格鍵變換傾斜角度,單擊鼠標(biāo)左鍵放置總線入口線,如圖6-7所示。按照同樣的方法將所有的總線入口放置完畢后,還要再用普通導(dǎo)線連接總線入口與元器件引腳。
34
2.放置網(wǎng)絡(luò)標(biāo)號由于總線并不具有電氣連接關(guān)系,所以還需要通過放置網(wǎng)絡(luò)標(biāo)號來完成最后的電氣連接操作,放置網(wǎng)絡(luò)標(biāo)號后完成的總線繪制的原理圖如圖6-8所示。在放置元器件引腳引出線、總線入口和網(wǎng)絡(luò)標(biāo)號時(shí),因其始端與末端符號一致,可采用陣列式粘貼一次完成,大大提高了速度。
35
2.自頂向下層次電路圖設(shè)計(jì)下面以圖3-1所示的數(shù)字鐘電路的其中一部分電路為例說明自頂向下的層次電路設(shè)計(jì)方法和步驟。(1)啟動(dòng)ProtelDXP2004后,執(zhí)行菜單命令【文件】/【創(chuàng)建】/【項(xiàng)目】/【PCB項(xiàng)目】,創(chuàng)建一個(gè)PCB項(xiàng)目文件,選擇保存路徑、對項(xiàng)目重命名并保存。然后再按照相關(guān)步驟在項(xiàng)目中創(chuàng)建一個(gè)原理圖文檔,如圖6-9所示。(2)在原理圖編輯狀態(tài)下,執(zhí)行菜單命令【放置】/【圖紙符號】或單擊工具欄上按鈕,就可以看到一個(gè)光標(biāo)帶著一個(gè)矩形圖紙符號輪廓,如圖6-10所示。
36
(3)移動(dòng)光標(biāo)將圖紙符號放置在大致的合適位置,按下“Tab”鍵彈出【圖紙符號】對話框,對相關(guān)選項(xiàng)進(jìn)行設(shè)置并單擊確定按鈕,如圖6-11所示。
37
(4)按照同樣的方法創(chuàng)建好所有的單元模塊(限于篇幅,本例只畫了其中的三個(gè)子單元模塊),并重命名后放置在合適位置,如圖6-12所示。
38
(5)將各個(gè)單元圖紙符號用端口連接起來。執(zhí)行菜單命令【放置】/【加圖紙入口】或單擊工具欄上的按鈕,將出現(xiàn)的十字光標(biāo)移動(dòng)到圖紙符號內(nèi)部并單擊左鍵,這時(shí)會出現(xiàn)端口符號,按下“Tab”鍵彈出【圖紙符號】對話框,對相關(guān)屬性進(jìn)行設(shè)置,如圖6-13所示。
39
若要放置低電平有效的端口名,如圖中的RST,則將在“名稱”選項(xiàng)中輸入“ R\S\T”即可。(5)用同樣的方法移動(dòng)光標(biāo)到圖紙合適位置放置圖紙入口符號,并進(jìn)行相關(guān)設(shè)置,放置好的端口的圖紙如圖6-14所示。最后,將各個(gè)端口用導(dǎo)線連接起來就完成了層次總圖的設(shè)計(jì),完成的效果圖如圖6-15所示。
(6)
40
6)生成子電路原理圖。在完成以上層次總原理圖的繪制后,接下來就可以繪制各個(gè)單元模塊的子電路圖了,以完成更為詳細(xì)的電路設(shè)計(jì)圖。執(zhí)行菜單命令【設(shè)計(jì)】/【根據(jù)符號創(chuàng)建圖紙】,將光標(biāo)移動(dòng)到需要繪制的子電路圖圖紙符號方塊圖上(以移動(dòng)到“實(shí)時(shí)時(shí)鐘電路”方塊上為例),單擊鼠標(biāo)左鍵,彈出如圖6-17所示的“Confirm”對話框,即詢問創(chuàng)建的子電路對應(yīng)的I/O端口是否與總圖端口類型反轉(zhuǎn),此處我們選擇“NO”按鈕,軟件會立即自動(dòng)為“實(shí)時(shí)時(shí)鐘電路”的方塊圖創(chuàng)建一個(gè)與之對應(yīng)的名為“實(shí)時(shí)時(shí)鐘電路.SchDoc”的子電路原理圖,并會在編輯區(qū)中自動(dòng)生成與該電路對應(yīng)的端口,如圖6-18所示。
41
圖6-18系統(tǒng)自動(dòng)生成的子電路原理圖自動(dòng)生成的對應(yīng)端口42
(7)在編輯區(qū)繪制詳細(xì)的子單元電路。子單元電路的繪制與普通原理圖的繪制方法一致:加載元器件庫、放置子單元電路中的所有元器件、布局調(diào)整元器件位置并設(shè)置元器件屬性,用導(dǎo)線連接各元器件完成原理圖的繪制并保存。繪制好的“實(shí)時(shí)時(shí)鐘電路.SchDoc”的子電路原理圖如圖6-19所示。
43
(8)用同樣的方法創(chuàng)建繪制“單片機(jī)最小系統(tǒng)”和“鍵盤電路”兩個(gè)子電路原理圖的繪制,如圖6-20和圖6-21所示。對項(xiàng)目文件進(jìn)行保存,即完成了自頂向下的層次電路圖設(shè)計(jì)。
(9)層次總圖與子電路圖之間的切換。執(zhí)行菜單命令【工具】/【改變設(shè)計(jì)層次】或單擊工具欄上的按鈕,將出現(xiàn)的大十字光標(biāo)指針單擊層次總圖中的方塊電路或者子圖中的某個(gè)I/O端口,系統(tǒng)可以實(shí)現(xiàn)層次總圖中的方塊電路與所對應(yīng)子圖之間的切換,并高亮顯示該電路或端口。44(8)用同樣的方法創(chuàng)建繪制“
3.自下向上層次電路圖設(shè)計(jì)這種設(shè)計(jì)方法是先設(shè)計(jì)好各個(gè)子電路的原理圖,然后由這些各個(gè)子電路圖生成上一級層次方塊圖,從而產(chǎn)生上層原理圖;這樣一層層向上,最終生成層次電路總圖。這種方法尤其適合那種不清楚每個(gè)模塊有哪些端口的電路設(shè)計(jì)。下面仍以上例進(jìn)行講述。(1)按照前面相同的方法創(chuàng)建一個(gè)PCB項(xiàng)目,并新建一個(gè)“實(shí)時(shí)時(shí)鐘電路子電路”原理圖文檔,按照普通繪制原理圖的方法繪制好該電路圖,然后給該電路放置好端口,如圖6-22所示。
45
(2)按照同樣的方法創(chuàng)建、重命名、保存各個(gè)子電路的原理圖文檔,并將各個(gè)子電路圖繪制好。然后創(chuàng)建一個(gè)繪制層次總圖的原理圖文檔,在該原理圖文檔環(huán)境下執(zhí)行菜單命令【設(shè)計(jì)】/【根據(jù)圖紙建立圖紙符號】,彈出如圖6-23所示對話框。用鼠標(biāo)左鍵單擊其中需要?jiǎng)?chuàng)建的一個(gè)單元電路并確定,此時(shí)會彈出圖6-17所示的對話框,選擇“NO”,系統(tǒng)就會立即在層次總圖的原理圖文檔中生成一個(gè)頂層方塊圖,如圖6-24所示。可以看出,圖中自動(dòng)生成了該單元模塊相對應(yīng)的端口符號,移動(dòng)光標(biāo)到合適的位置,單擊左鍵,即可將方塊圖放置完畢。
46
47
(3)用相同的方法把其他的子電路原理圖生成方塊圖紙符號,并放置在頂層原理圖的適合位置,如圖6-25所示。
48(3)用相同的方法把其他的子
4)按照電路端口的電氣連接關(guān)系,將各方塊圖用導(dǎo)線連接起來。設(shè)計(jì)好的頂層原理圖如圖6-26所示。
(5)層次總圖與子電路圖之間的切換。其操作方法與上述“自頂向下層次設(shè)計(jì)”中的步驟“(9)”一致,在此不再贅述。49
4.生成層次報(bào)表層次表記錄的是一個(gè)層次原理圖的層次結(jié)構(gòu)數(shù)據(jù),其輸出文件格式為ASCII文件,文件的后綴名為“*.rep”。(1)打開層次電路圖文件,執(zhí)行菜單命令【報(bào)告】/【ReportProjectHierarchy】,系統(tǒng)將自動(dòng)生成該原理圖的層次關(guān)系文件“數(shù)字鐘總圖.REP”,在工作區(qū)面板上找到該文件,如圖6-27所示,雙擊該文件打開后即可看到原理圖的層次關(guān)系,如圖6-28所示。
50
51
6.1.3多通道原理圖設(shè)計(jì)多通道原理圖設(shè)計(jì)實(shí)際上也是一種層次電路設(shè)計(jì)。當(dāng)電路中出現(xiàn)多個(gè)完全相同的模塊時(shí),設(shè)計(jì)者只需繪制一個(gè)方塊電路和底層電路,通過設(shè)置該模塊被被重復(fù)的調(diào)用的次數(shù)即可,這樣,用戶在繪制原理圖的時(shí)候不必重復(fù)繪制相同的原理圖。圖所示是一個(gè)八位LED顯示電路,由圖6-29可知,在該電路中包含8個(gè)完全相同的發(fā)光二極管顯示電路,下面就以該
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 互聯(lián)網(wǎng)建設(shè)合同范本
- 分期合同范本模板
- 廠子務(wù)工合同范例
- 吊車協(xié)議合同范本
- 廈門合同范例范例
- 制造加工企業(yè)勞動(dòng)合同范例
- 保供煤合同范例
- 出售商用烤箱合同范例
- 沙子承包的合同范本
- 同意賣公司股合同范例
- 醫(yī)療廢物管理組織機(jī)構(gòu)架構(gòu)圖
- cjj/t135-2009《透水水泥混凝土路面技術(shù)規(guī)程》
- 短時(shí)耐受電流
- 社保人事專員績效考核表
- 河北省自然科學(xué)基金資助項(xiàng)目申請書模板
- 上海世博會對上海城市競爭力影響的評估模型
- 常用標(biāo)準(zhǔn)波導(dǎo)和法蘭尺寸
- 河南書法家協(xié)會入會申請表
- 鄉(xiāng)村獸醫(yī)登記申請表(共1頁)
- 旋挖樁主要施工方法及技術(shù)措施(全護(hù)筒)
- GB∕T 12810-2021 實(shí)驗(yàn)室玻璃儀器 玻璃量器的容量校準(zhǔn)和使用方法
評論
0/150
提交評論