下載本文檔
版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
【W(wǎng)ord版本下載可任意編輯】降低FPGA設(shè)計的功耗是一種協(xié)調(diào)和平衡藝術(shù)FPGA的功耗高度依賴于用戶的設(shè)計,沒有哪種單一的方法能夠?qū)崿F(xiàn)這種功耗的降低,如同其它多數(shù)事物一樣,降低功耗的設(shè)計就是一種協(xié)調(diào)和平衡藝術(shù),在開展低功耗器件的設(shè)計時,人們必須仔細權(quán)衡性能、易用性、成本、密度以及功率等諸多指標。
目前許多終端市場對可編程邏輯器件設(shè)計的低功耗要求越來越苛刻。工程師們在設(shè)計如路由器、交換機、基站及存儲服務(wù)器等通信產(chǎn)品時,需要密度更大、性能更好的FPGA,但滿足功耗要求已成為非常緊迫的任務(wù)。而在消費電子領(lǐng)域,OEM希望采用FPGA的設(shè)計能夠?qū)崿F(xiàn)與ASIC相匹敵的低功耗。
盡管基于90nm工藝的FPGA的功耗已低于先前的130nm產(chǎn)品,但它仍然是整個系統(tǒng)功耗的主要載體。此外,如今的終端產(chǎn)品設(shè)計大多要求在緊湊的空間內(nèi)完成,沒有更多的空間留給氣流和大的散熱器,因此熱管理、功率管理繼續(xù)成為FPGA設(shè)計的一個重要課題。
采用FPGA開展低功耗設(shè)計并不是一件容易的事,盡管有許多方法可以降低功耗。FPGA的類型、IP核、系統(tǒng)設(shè)計、軟件算法、功耗分析工具及個人設(shè)計方法都會對產(chǎn)品功耗產(chǎn)生影響。值得注意的是,如果使用不當,有些方法反而會增加功耗,因此必須根據(jù)實際情況選擇適當?shù)脑O(shè)計方法。
FPGA設(shè)計的總功耗包括靜態(tài)功耗和動態(tài)功耗兩個部分。其中,靜態(tài)功耗是指邏輯門沒有開關(guān)活動時的功率消耗,主要由泄漏電流造成的,隨溫度和工藝的不同而不同。靜態(tài)功耗主要取決于所選的FPGA產(chǎn)品。
動態(tài)功耗是指邏輯門開關(guān)活動時的功率消耗,在這段時間內(nèi),電路的輸入輸出電容完成充電和放電,形成瞬間的軌到地的直通通路。與靜態(tài)功耗相比,通常有許多方法可降低動態(tài)功耗。
系統(tǒng)構(gòu)造、IP和I/O
采用正確的構(gòu)造對于設(shè)計是非常重要的,的FPGA是90nm的1.2V器件,與先前產(chǎn)品相比可降低靜態(tài)和動態(tài)功耗,且FPGA制造商采用不同的設(shè)計技術(shù)進一步降低了功耗,平衡了成本和性能。這些90nm器件都改變了門和擴散長度,優(yōu)化了所需晶體管的開關(guān)速率,采用低K值電介質(zhì)工藝,不僅提高了性能還降低了寄生電容。構(gòu)造的改變,如增強的邏輯單元內(nèi)部互連,可實現(xiàn)更強大的功能,而無需更多的功耗。StratixII更大的改變是采用了六輸入查找表(LUT)架構(gòu),能夠通過更有效的資源利用,實現(xiàn)更快速、低功耗的設(shè)計。
除常規(guī)的可重配置邏輯外,F(xiàn)PGA正不斷集成更多的專用電路。的PLD就集成了專門的乘法器、DSP模塊、可變?nèi)萘縍AM模塊以及閃存等,這些專用電路為FPGA提供了更加高效的功能。總體上看,采用這些模塊節(jié)約了常規(guī)邏輯資源并增加了系統(tǒng)執(zhí)行的速度,同時可以減少系統(tǒng)功耗。因此更高的邏輯效率也意味著能夠?qū)崿F(xiàn)更小的器件設(shè)計,并進一步降低靜態(tài)功耗和系統(tǒng)成本。
不同供給商所提供的IP內(nèi)核對于低功耗所起的作用各有側(cè)重。選擇正確的內(nèi)核對高效設(shè)計至關(guān)重要,有的產(chǎn)品將注意力集中在空間、性能和功耗的平衡上。某些供給商提供的IP內(nèi)核具有多種配置(如Altera的NiosII嵌入式處理器內(nèi)核采用快速、標準和經(jīng)濟等三種版本),用戶可根據(jù)自己的設(shè)計開展選擇。例如,如果一個處理器在同一個存儲分區(qū)中開展多個不同調(diào)用,則采用帶板載緩存的NiosII/f就比從片外存儲器訪問數(shù)據(jù)的解決方案節(jié)約更多功耗。
如果用戶能夠從多種I/O標準中開展選擇,則低壓和無端接(non-terminated)標準通常利于降低功耗,任何電壓的降低都會對功耗產(chǎn)生平方的效果。靜態(tài)功耗對于接口標準特別重要,當I/O緩沖器驅(qū)動一個高電平信號時,該I/O為外部端接電阻提供電壓源;而當其驅(qū)動低電平信號時,芯片所消耗的功率則來自外部電壓。差分I/O標準(如典型值為350mV的低開關(guān)電壓LVDS)可提供更低的功耗、更佳的噪聲邊緣、更小的電磁干擾以及更佳的整體性能。functionImgZoom(Id)//重新設(shè)置圖片大小防止撐破表格{varw=$(Id).width;varm=650;if(w
軟件
利用FPGA的構(gòu)造來降低功耗還有賴于所使用的軟件工具。用戶可以從眾多綜合工具經(jīng)銷商那里開展選擇,那些能夠使用專用模塊電路并智能地設(shè)計邏輯功能的綜合工具,將有助于用戶降低動態(tài)功耗。此外,根據(jù)自己的設(shè)計,用戶可以嘗試以面積驅(qū)動來替代時序驅(qū)動的綜合,以降低邏輯電平。不同綜合工具的選項有所差異,因此應(yīng)當了解哪個“開關(guān)”或“按鈕”是必需的。同樣重要的還有布局與布線工具,一旦用戶選擇了某種特殊的FPGA,他就必須采用該供給商的布局布線工具。由于互連會潛在地增加功耗,因而仔細開展布局規(guī)劃和設(shè)計尤為重要。即便設(shè)計不需要很快完成,設(shè)計者也希望盡可能地加快進度。諸如AlteraLogicLock之類的工具所增加的設(shè)計功能可使用戶在器件定制區(qū)域內(nèi)開展邏輯分組布局,因而一旦用戶找到一種高效布局,就能很快改編為他用。
設(shè)計方法
為使設(shè)計消耗的動態(tài)功耗,可采用優(yōu)化的算法來降低多余和無意義的開關(guān)活動,例如具有許多不同狀態(tài)的狀態(tài)機。一個二進制編碼的狀態(tài)機將通過觸發(fā)器產(chǎn)生多個比特并形成組合邏輯,采用格雷碼或One-hot編碼可降低從一個狀態(tài)到另一個狀態(tài)的開關(guān)次數(shù)。同時工程師在實現(xiàn)降低功耗的目標時,需要平衡格雷碼所需的額外組合邏輯,或One-hot編碼所需的附加觸發(fā)器。
數(shù)據(jù)保護和操作數(shù)隔離是另一種降低功耗的技術(shù)。在這種技術(shù)中只要沒有輸出,數(shù)據(jù)路徑算子的輸入都會保持穩(wěn)定。輸入的開關(guān)行為會牽扯其它電路,因此即使在忽略輸出的情況下也能消耗功率,例如某個集成了基本算術(shù)邏輯單元(ALU)的設(shè)計。通過保持輸入的穩(wěn)定性(停止開關(guān)),開關(guān)動作的數(shù)量就能得到減少。這種方法為每個模塊的輸入端提供了保護邏輯(觸發(fā)器和/或門電路),減少了開關(guān)動作,從而降低了系統(tǒng)整體的功耗。
在時鐘網(wǎng)絡(luò)上減少開關(guān)動作也可大幅降低功耗。多數(shù)可提供獨立全局時鐘的FPGA是分割為幾部分的,若一個設(shè)計間歇地采用部分邏輯,就可關(guān)掉其時鐘以節(jié)省功耗。FPGA中的PLL可禁止時鐘網(wǎng)絡(luò)并支持時鐘轉(zhuǎn)換,因此既可關(guān)掉時鐘也可轉(zhuǎn)換為更低頻率的時鐘。更小的邏輯部分能夠潛在地使用本地/局域時鐘來替代全局時鐘,因此不必使用不相稱的大型時鐘網(wǎng)絡(luò)。
對易受干擾的設(shè)計而言,減少意外的邏輯干擾可大幅降低動態(tài)功耗。意外干擾是在組合邏輯輸出時產(chǎn)生的暫時性邏輯轉(zhuǎn)換。減少這種效應(yīng)的一個方法是重新考慮時序設(shè)計,以平衡時序關(guān)鍵路徑和非關(guān)鍵路徑間的延遲。用戶可在軟件工具的幫助下應(yīng)用這種方法,例如某軟件可通過組合邏輯移動存放器的位置,以實現(xiàn)平衡時序。另外一種方法是引入流水線構(gòu)造,以減少組合邏輯深度,流水線還有助于增加速度。第二種方法對無意外干擾設(shè)計的效果不明顯,相反還可能增加功耗。
功率分析工具
方便快捷的功率估算工具,不僅有助于設(shè)計工程師對功率開展定量評估,同時也有助于加快產(chǎn)品設(shè)計進度。如果在初期功率評估工具和數(shù)據(jù)表中沒有實際數(shù)據(jù),設(shè)計工程師就不能在設(shè)計階段走得更
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 新能源汽車充電樁建設(shè)項目投資合同
- 工藝美術(shù)品市場調(diào)研方法與技巧考核試卷
- 基因工程藥物的個性化治療考核試卷
- 樂器制作與音樂鑒賞關(guān)系考核試卷
- 2024年智能農(nóng)業(yè)技術(shù)應(yīng)用研發(fā)投資合同
- 電子商務(wù)平臺商家銷售商品質(zhì)量承諾協(xié)議
- 環(huán)保技術(shù)轉(zhuǎn)讓委托代理協(xié)議
- 高爾夫球場建設(shè)項目承包合同
- 2025年花粉口服液項目可行性研究報告
- 清潔洗劑項目可行性研究報告
- 消防維保服務(wù)方案及實施細則
- 保衛(wèi)管理員培訓(xùn)課件
- 香港朗文4B單詞及句子
- 數(shù)據(jù)中心運維方案
- 小龍蝦啤酒音樂節(jié)活動策劃方案課件
- 運動技能學(xué)習(xí)與控制課件第五章運動中的中樞控制
- 財務(wù)部規(guī)范化管理 流程圖
- 蘇教版2023年小學(xué)四年級數(shù)學(xué)下冊教學(xué)計劃+教學(xué)進度表
- 斷絕關(guān)系協(xié)議書范文參考(5篇)
- 量子力學(xué)課件1-2章-波函數(shù)-定態(tài)薛定諤方程
- 最新變態(tài)心理學(xué)課件
評論
0/150
提交評論