TLC接口電路及程序設(shè)計(jì)_第1頁(yè)
TLC接口電路及程序設(shè)計(jì)_第2頁(yè)
TLC接口電路及程序設(shè)計(jì)_第3頁(yè)
TLC接口電路及程序設(shè)計(jì)_第4頁(yè)
TLC接口電路及程序設(shè)計(jì)_第5頁(yè)
已閱讀5頁(yè),還剩6頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

TLC接口電路及程序設(shè)計(jì)TLC5510與FPGA接口電路

TLC5510是CMOS、8位、20MSPS模擬/數(shù)字轉(zhuǎn)換器(ADC),它利用了半閃速結(jié)構(gòu)。TLC5510用單5V電源工作,消耗功率100mW(典型值),具有內(nèi)部采樣和保持電路,具有高阻抗方式的并行口以及內(nèi)部基準(zhǔn)電阻(內(nèi)部基準(zhǔn)電阻使用VDDA可以產(chǎn)生標(biāo)準(zhǔn)的2V滿(mǎn)度轉(zhuǎn)換范圍)。與閃速轉(zhuǎn)換器(flashconverters)相比,半閃速結(jié)構(gòu)減少了功率損耗和晶片尺寸。通過(guò)在22-stepprocess)中實(shí)現(xiàn)轉(zhuǎn)換,可大大減少比較器的數(shù)目。轉(zhuǎn)換數(shù)據(jù)的等待時(shí)間為個(gè)時(shí)鐘。

FPGA與TLC5510的接口電路圖TLC5510與FPGA接口電路圖的注釋FPGA_IO1提供TLC5510工作時(shí)鐘。FPGA_IO2~9接收TLC5510的采樣數(shù)據(jù)。FPGA_IO10為T(mén)LC5510提供輸出使能信號(hào)OE,低電平有效。

元件參數(shù)C1~C70.01μFC8~C1447μFFB1、FB2、FB3鐵氧體磁環(huán)左表為T(mén)LC5510與FPGA接口應(yīng)用電路元器件。TLC5510VHDL采樣控制程序設(shè)計(jì)

TLC5510時(shí)序

TLC5510是以流水線(xiàn)的工作方式進(jìn)行工作的。它在每一個(gè)CLK(時(shí)鐘)周期都啟動(dòng)一次采樣,完成一次采樣;每次啟動(dòng)采樣是在CLK的下降沿進(jìn)行,不過(guò)采樣轉(zhuǎn)換結(jié)果的輸出卻在CLK周期后,如果計(jì)算上輸出延時(shí)td(D),從采樣到輸出需經(jīng)2.5*CLK+td(D)。對(duì)于需要設(shè)計(jì)的采樣控制器,可以認(rèn)為,每加一個(gè)采樣CLK周期,A/D就輸出一個(gè)采樣數(shù)據(jù)??梢酝ㄟ^(guò)對(duì)FPGA系統(tǒng)時(shí)鐘進(jìn)行分頻得到一個(gè)與TLC5510的工作周期相一致的CLK1送入TLC5510,就可以對(duì)TLC5510實(shí)現(xiàn)控制TLC5510時(shí)序圖

TLC5510VHDL采樣控制程序

TLC5510采樣控制程序電路符號(hào)

TLC5510VHDL采樣控制程序libraryieee;useieee.std_logic_1164.all;entitytlc5510isport(clk:instd_logic;--系統(tǒng)時(shí)鐘oe:outstd_logic;--TLC5510的輸出使能/OEclk1:outstd_logic;--TLC5510的轉(zhuǎn)換時(shí)鐘din:instd_logic_vector(7downto0);--來(lái)自TLC5510的采樣數(shù)據(jù)dout:outstd_logic_vector(7downto0));--FPGA數(shù)據(jù)輸出endtlc5510;architecturebehavoftlc5510issignalq:integerrange3downto0;begin接下頁(yè)process(clk)--此進(jìn)程中,把CLK進(jìn)行4分頻,得到TLC5510的轉(zhuǎn)換時(shí)鐘beginifclk'eventandclk='1'thenifq=3thenq<=0;elseq<=q+1;endif;endif;ifq>=2thenclk1<='1';--對(duì)系統(tǒng)CLK進(jìn)行4分頻elseclk1<='0';endif;endprocess;oe<='0';--輸出使能賦低電平

dout<=din;

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論