基于DSP和FPGA的嵌入式同步控制器實現(xiàn)-基礎(chǔ)電子_第1頁
基于DSP和FPGA的嵌入式同步控制器實現(xiàn)-基礎(chǔ)電子_第2頁
基于DSP和FPGA的嵌入式同步控制器實現(xiàn)-基礎(chǔ)電子_第3頁
基于DSP和FPGA的嵌入式同步控制器實現(xiàn)-基礎(chǔ)電子_第4頁
基于DSP和FPGA的嵌入式同步控制器實現(xiàn)-基礎(chǔ)電子_第5頁
已閱讀5頁,還剩4頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

精品文檔-下載后可編輯基于DSP和FPGA的嵌入式同步控制器實現(xiàn)-基礎(chǔ)電子摘要:針對印染設(shè)備多單元同步控制中動態(tài)性和穩(wěn)定性的問題,提出一種基于DSP和FPGA的嵌入式同步控制器設(shè)計方案。DSP作為運(yùn)算控制的,負(fù)責(zé)控制算法的實現(xiàn);FPGA作為數(shù)據(jù)采集模塊的,負(fù)責(zé)數(shù)據(jù)采集的實現(xiàn)。該系統(tǒng)具有結(jié)構(gòu)靈活,通用性強(qiáng)的特點(diǎn),且大大減少了系統(tǒng)的外圍接口器件,降低了成本。采用Bang-Bang控制和數(shù)字PID控制相結(jié)合的雙??刂扑惴?,滿足了系統(tǒng)響應(yīng)快速性和穩(wěn)定性的要求,提高了可靠性,具有很高的實用價值。

在印染機(jī)械設(shè)備生產(chǎn)加工過程中,各個傳動單元分別由獨(dú)立的電機(jī)驅(qū)動。為了保證整機(jī)各單元同步協(xié)調(diào)工作,提高產(chǎn)品質(zhì)量,需要設(shè)計相應(yīng)的同步控制器。多單元同步傳動是印染機(jī)械設(shè)備同步控制的關(guān)鍵,但由于交流電機(jī)嚴(yán)重的非線性,系統(tǒng)的動態(tài)特性和相應(yīng)的參數(shù)受外界擾動因素的影響,增加了實際同步控制的難度,降低了實際的控制精度。傳統(tǒng)的控制方案設(shè)計如帶轉(zhuǎn)換式松緊架的同步系統(tǒng)可靠性差,控制精度不高,難以獲得滿意的控制效果,又由于系統(tǒng)要求快速同步動態(tài)跟隨,不允許有大的超調(diào)。因此提出一種基于DSP和FPGA的嵌入式控制器,以提高系統(tǒng)的動態(tài)跟隨速度和同步性能。該控制裝置可直接嵌入電控裝置內(nèi),實時、高性能地完成控制功能。

1系統(tǒng)的總體控制策略

大多數(shù)印染設(shè)備根據(jù)工藝要求都采用聯(lián)合機(jī)方式組成多單元同步拖動系統(tǒng),主電機(jī)的速度作為各從動電機(jī)的給定速度,各從動單元分別由各自的異步電機(jī)拖動,系統(tǒng)要求各單元電機(jī)保持同步運(yùn)轉(zhuǎn),即各從動電機(jī)線速度始終保持與主電機(jī)速度一致,或保持一定的比例關(guān)系。為了驗證控制方案的可行性,以雙單元(主動機(jī)、從動機(jī))交流同步拖動系統(tǒng)為例進(jìn)行了研究。印染設(shè)備控制系統(tǒng)組成框圖如圖1所示。

主動機(jī)和從動機(jī)分別由變頻器1和變頻器2供電。同軸安裝光電旋轉(zhuǎn)編碼器,光電旋轉(zhuǎn)編碼器將主從動機(jī)的轉(zhuǎn)速信號轉(zhuǎn)換成脈沖信號,并送給控制器進(jìn)行處理,經(jīng)過控制算法,輸出數(shù)字控制量到從動機(jī)的變頻器,改變其運(yùn)行頻率,調(diào)整從動機(jī)的轉(zhuǎn)速,使之與主動機(jī)保持同步。由以上分析可知,主從動機(jī)保持同步是控制器設(shè)計的關(guān)鍵??刂破饔?6位的微處理器(DSP)和現(xiàn)場可編程門陣列(FPGA)組成?;贒SP+FPGA的嵌入式同步控制器,具有結(jié)構(gòu)靈活,通用性強(qiáng)的特點(diǎn),適用于模塊化設(shè)計,可大大減少系統(tǒng)的外圍器件,降低成本。DSP作為運(yùn)算控制的,主要完成電機(jī)啟停,控制算法的實現(xiàn)和各類接口處理等;FAPG作為數(shù)據(jù)采集模塊的,負(fù)責(zé)數(shù)據(jù)采集和鍵盤接口電路的實現(xiàn)。為了使印染設(shè)備各單元同步協(xié)調(diào)工作,提高系統(tǒng)的響應(yīng)速度,對各單元電機(jī)的線速度采用雙??刂频姆椒?,即將Bang-Bang控制與PID控制結(jié)合起來使用。在|e|δ(δ為某一常數(shù))時,實行Bang-Bang控制,以快的速度使調(diào)節(jié)參數(shù)逼近給定值;在|e|δ時,實行數(shù)字PID調(diào)節(jié),以消除系統(tǒng)的調(diào)節(jié)偏差。這樣即可加快控制過程,又可保證系統(tǒng)超調(diào)較小,從而取得良好的動態(tài)品質(zhì)。

2系統(tǒng)主要硬件組成

嵌入式控制器的硬件結(jié)構(gòu)如圖2所示。DSP為系統(tǒng)的單元,它對采集的各種參數(shù)進(jìn)行運(yùn)算、分析和顯示,并可通過通信模塊與本地帶485接口的儀表通信。選用TI公司的TMS320LF2407A型DSP芯片,它采用高性能靜態(tài)CMOS技術(shù),供電電壓降為3.3V,功耗小,具有30MIPS的執(zhí)行速度,使得指令周期縮短到33ns,提高了控制器的實時控制能力;片內(nèi)有高達(dá)32KB的FLASH程序存儲器。16位TMS320LF2407A型DSP芯片具有采樣速度快,浮點(diǎn)處理速度高,穩(wěn)定性好等特點(diǎn)。DSP的特殊結(jié)構(gòu)和優(yōu)良性能滿足了系統(tǒng)的需要。

FPGA采用Altera公司的FLEX系列芯片EPFl0Kl0LC84,具有高密度,低成本,低功率等特點(diǎn),可支持多電壓I/O接口,是在PAL,GAL,EPLD等可編程邏輯器件的基礎(chǔ)上發(fā)展起來的,非常適于時序、組合等邏輯電路的應(yīng)用場合。FPGA作為一個外部協(xié)處理器使用,通過總線與DSP處理器連接,主要實現(xiàn)的功能是脈沖計數(shù)、鍵盤掃描等。FPGA的特點(diǎn)是它的內(nèi)部邏輯在線的可重構(gòu)性。當(dāng)應(yīng)用需求發(fā)生變化時,對FPGA重新進(jìn)行編程,即可改變其邏輯行為,大大提高了系統(tǒng)的開放性和可重構(gòu)性。FPGA的高速性和靈活性也保證了系統(tǒng)的實時性,并且簡化了系統(tǒng)的外圍電路,降低了成本。

顯示模塊采用G35LCD屏,通過總線與DSP的連接,通過配置相關(guān)寄存器,編寫調(diào)用相關(guān)應(yīng)用程序接口函數(shù)即可顯示待測參數(shù)、運(yùn)行狀態(tài)及其他輔助信息。通信模塊由RS485接口電路組成,可以用它將控制器和變頻器連接在一起。通過通信實現(xiàn)由控制器設(shè)定和修改變頻器的參數(shù),以監(jiān)視其工作狀態(tài)。為了便于實現(xiàn)現(xiàn)場調(diào)試、數(shù)據(jù)輸入和命令傳送等控制功能,該系統(tǒng)設(shè)計了一個4×4的矩陣鍵盤。采用FPGA來完成鍵盤接口電路,可節(jié)省I/O資源,減輕處理器負(fù)擔(dān),提高系統(tǒng)的整體性能。數(shù)據(jù)采集模塊用2個旋轉(zhuǎn)編碼器把電機(jī)轉(zhuǎn)速轉(zhuǎn)換為數(shù)字脈沖,由FPGA記錄脈沖值,DSP通過中斷讀取數(shù)值。經(jīng)運(yùn)算處理后,經(jīng)通信模塊輸出控制量U(k)到各從動機(jī)的變頻器,通過變頻器調(diào)節(jié)從動機(jī)的轉(zhuǎn)速,使其不斷跟隨主動機(jī)轉(zhuǎn)速的變化而實現(xiàn)同步。以上設(shè)計提高了系統(tǒng)的靈活性和通用性,降低了開發(fā)成本,可作為一個獨(dú)立模塊與嵌入式系統(tǒng)連接。

3系統(tǒng)主要軟件設(shè)計

這里的程序采用模塊化設(shè)計,軟件主要包括主程序、數(shù)據(jù)采集程序、通信子程序、顯示子程序、雙??刂扑惴ǔ绦虻?。初始化程序主要完成各個寄存器的清零、定時器的初始化等。數(shù)據(jù)采集程序主要完成各電機(jī)轉(zhuǎn)速的測量,顯示子程序主要完成各輸入量和各設(shè)定值的顯示。雙??刂瞥绦蛑饕脕硖岣呦到y(tǒng)的響應(yīng)速度和穩(wěn)定性能。主程序和雙??刂瞥绦蛉鐖D3、圖4所示。

4試驗驗證

為了驗證控制方案的可行性,在實驗室以雙單元異步電機(jī)(主動機(jī)、從動機(jī))交流同步拖動系統(tǒng)為對象進(jìn)行了模擬實際系統(tǒng)的實驗。主電機(jī)型號Y90S-4;額定功率1.1kW;額定電壓380V;額定電流2.8A;額定轉(zhuǎn)速1400rad/min;接法Y;頻率50Hz;從動機(jī)型號Y80-4;額定功率0.75kw;額定電壓380V;額定電流7A;額定轉(zhuǎn)速1450rad/min;接法Y;頻率50Hz。選用直流發(fā)電機(jī)2臺,分別由2臺三相異步電動機(jī)拖動,加變阻箱后作為電動機(jī)的負(fù)載。兩臺變頻器對兩臺三項異步電動機(jī)進(jìn)行驅(qū)動。光電編碼器將從動機(jī)的轉(zhuǎn)速信號轉(zhuǎn)換成脈沖信號,并送給控制器進(jìn)行處理。

試驗測得兩電機(jī)的轉(zhuǎn)速后繪制的曲線如圖5~圖8所示。

結(jié)果顯示,系統(tǒng)運(yùn)行過程中,主從電機(jī)低頻段的跟隨精度稍差,而高頻段的跟隨精度較高。主從電機(jī)在較寬的調(diào)速范圍內(nèi)都能達(dá)到很好的同步性能,動態(tài)過程的同步控制效果也較好,達(dá)到了預(yù)期的效果。

5結(jié)語

研究表明,系統(tǒng)采用基于DSP和FPGA的嵌入式同步控制器后,對于多單元同步系

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論