Xilinx可編程邏輯器件設(shè)計與開發(fā)(基礎(chǔ)篇)連載30:Spartan_第1頁
Xilinx可編程邏輯器件設(shè)計與開發(fā)(基礎(chǔ)篇)連載30:Spartan_第2頁
Xilinx可編程邏輯器件設(shè)計與開發(fā)(基礎(chǔ)篇)連載30:Spartan_第3頁
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

Xilinx可編程邏輯器件設(shè)計與開發(fā)(基礎(chǔ)篇)連載30:Spartan9.2ChipScopePro核生成器Xilinx針對不同類型的調(diào)試IP核,提供了不同的核生成器。本節(jié)重點介紹XilinxCoreGeneratorTool(XilinxIP核生成器)所支持的ChipScopePro調(diào)試IP核ICON、ILA、VIO和ATC2及其屬性(見圖9-5)。圖9-5XilinxCoreGeneratorTool的調(diào)試IP核9.2.1ICON屬性雙擊【XilinxCoreGenerator】,打開現(xiàn)有的IP核工程項目或者建立一個新的IP核工程?!綱iewbyfunction】→【Debug&Verification】→【ChipScopePro】,雙擊ICON。彈出圖9-6所示界面。圖9-6ICON配置界面(1)【ComponentName】:輸入組件名稱。

(2)ICONParameters?!綨umberofControlPorts】:ICON可以連接最多15個ILA、IBA、VIO和ATC2內(nèi)核。這些內(nèi)核不可以分享它們的控制端口?!綝isablingtheBoundaryScanComponentInstance】:該選項用于選擇是否禁止在ICON內(nèi)部例化邊界掃描組件,默認此項不選中,即自動在ICON內(nèi)部例化邊界掃描組件。邊界掃描原語(例如,BSCAN_VIRTEX5)用于實現(xiàn)與目標(biāo)FPGA的JTAG邊界掃描邏輯的通信。邊界掃描組件擴展了FPGA的JTAG測試訪問接口(TAP),可以產(chǎn)生四條掃描鏈,分別是USER1、USER2、USER3和USER4,ChipScopeAnalyzer是通過其中的一條與ChipScope內(nèi)核IP通信的。由于這些調(diào)試內(nèi)核不能同時使用一個邊界掃描模塊中的兩條掃描鏈,但是與其他用戶邏輯共享同一個邊界掃描模塊是可能的。這種共享同一個邊界掃描模塊的方法有兩種:一是在ICON中例化邊界掃描模塊,并將未用的邊界掃描鏈從ICON輸出,供其他邏輯使用;另一種方法是在設(shè)計中的其他地方例化邊界掃描模塊,將USER1或USER2掃描鏈與ICON核接口連接。注意:只有Spartan-3、Spartan-3E、Spartan-3A和Spartan-3ADSP支持該選項?!維electingtheBoundaryScanChain】:ChipScopeAnalyzer分析儀通過一條掃描鏈(USER1、USER2、USER3或者USER4)與ChipScope內(nèi)核通信。如果邊界掃描模塊在ICON核內(nèi)例化,則可以通過【SelectingtheBoundaryScanChain】下拉列表框選擇一條掃描鏈?!綝isablingJTAGClockBUFGInsertion】:如果邊界掃描模塊在ICON核內(nèi)例化,那么可以在JTAG時鐘鏈選擇禁止插入BUFG。禁止插入BUFG,JTAG時鐘則不會使用全局時鐘網(wǎng)絡(luò),而采用通用布線資源布線。默認值為自動分配一個BUFG。如果要禁止BUFG插入,那么需要在.XCO文件中設(shè)臵內(nèi)核參數(shù)“CSETenable_jtag_bufg=false”。該選項在GUI界面中不出現(xiàn),需要產(chǎn)生該內(nèi)核后手動編輯.XCO文件。注意:只有全局資源非常缺少的情況下才考慮把JTAG時鐘放到通用布線中。禁止全局時鐘緩沖器可能導(dǎo)致時序問題或者不期望的行為(例如在分析工具中出現(xiàn)“Found0coresindevice”的錯誤)。【EnablingUnusedBoundaryScanPorts】:如果邊界掃描組件是在ICON核里被例化的,那么可以選擇【EnablingUnusedBoundaryScanPorts】復(fù)選框使能邊界掃描組件的未用掃描鏈USER*,供其他邏輯使用。Spartan-3、Spartan-3E、Spartan-3A和Spartan-3ADSP器件的邊界掃描原語有兩套端口:USER1和USER2。

Virtex-4/5/6和Spartan-6器件的邊界掃描原語有四套端口:USER1、USER2、USER3和USER4,但是同一時刻只有一種端口使能。這些端口提供了與TAP控制器的接口。ICON核通常只與一個USER掃描鏈通信,因此其他不用的端口可以用于其他邏輯。注意:只有Spartan-3、Spartan-3E、Spartan-3A和Spartan

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論