賽靈思:六大領(lǐng)域優(yōu)化開(kāi)發(fā)套件齊發(fā)大幅提升SoC設(shè)計(jì)效率與創(chuàng)_第1頁(yè)
賽靈思:六大領(lǐng)域優(yōu)化開(kāi)發(fā)套件齊發(fā)大幅提升SoC設(shè)計(jì)效率與創(chuàng)_第2頁(yè)
賽靈思:六大領(lǐng)域優(yōu)化開(kāi)發(fā)套件齊發(fā)大幅提升SoC設(shè)計(jì)效率與創(chuàng)_第3頁(yè)
賽靈思:六大領(lǐng)域優(yōu)化開(kāi)發(fā)套件齊發(fā)大幅提升SoC設(shè)計(jì)效率與創(chuàng)_第4頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

賽靈思:六大領(lǐng)域優(yōu)化開(kāi)發(fā)套件齊發(fā),大幅提升SoC設(shè)計(jì)效率與創(chuàng)賽靈思:六大領(lǐng)域優(yōu)化開(kāi)發(fā)套件齊發(fā),大幅提升SoC設(shè)計(jì)效率與創(chuàng)新賽靈思(Xilinx,Inc.)日前宣布,作為公司目標(biāo)設(shè)計(jì)平臺(tái)最新一步的發(fā)展,賽靈思同時(shí)推出六大領(lǐng)域優(yōu)化開(kāi)發(fā)套件。目標(biāo)設(shè)計(jì)平臺(tái)是賽靈思公司幫助開(kāi)發(fā)人員在FPGA設(shè)計(jì)時(shí)專(zhuān)注于產(chǎn)品創(chuàng)新與差異化的創(chuàng)新理念。這些面向Virtex-6和Spartan-6系列的開(kāi)發(fā)平臺(tái)可大幅縮短實(shí)現(xiàn)最佳系統(tǒng)性能所需的時(shí)間,同時(shí)還確保片上系統(tǒng)(SoC)開(kāi)發(fā)階段的低功耗水平。這些最新套件主要針對(duì)嵌入式處理、DSP,以及構(gòu)建要求高速串行連接功能的系統(tǒng),為設(shè)計(jì)團(tuán)隊(duì)提供了專(zhuān)門(mén)針對(duì)設(shè)計(jì)流程而精心優(yōu)化的工具套件、全功能IP,以及適合設(shè)計(jì)人員專(zhuān)業(yè)技術(shù)領(lǐng)域的通用的目標(biāo)參考設(shè)計(jì)。

賽靈思平臺(tái)市場(chǎng)營(yíng)銷(xiāo)總監(jiān)BrentPrzybus指出:“每款新套件都提供了經(jīng)驗(yàn)證的設(shè)計(jì)出發(fā)點(diǎn),設(shè)計(jì)人員借此可以加速產(chǎn)品上市進(jìn)程,同時(shí)還能獲得他們所需的工具,以確保能專(zhuān)注于產(chǎn)品的創(chuàng)新工作。我們?yōu)樵O(shè)計(jì)人員提供了全套精心優(yōu)化的開(kāi)發(fā)資源,可幫助他們快速啟動(dòng)設(shè)計(jì)工作,并最大限度地利用Virtex-6和Spartan-6FPGA系列的真正創(chuàng)新功能和特性。”

套件充分利用FPGA器件功能與ISE設(shè)計(jì)套件創(chuàng)新

上述套件既支持利用Virtex-6系列FPGA面向高計(jì)算強(qiáng)度、高速、高密度SoC應(yīng)用的設(shè)計(jì)開(kāi)發(fā),也支持利用Spartan-6系列FPGA面向注重性能、尺寸、功耗及成本的應(yīng)用的設(shè)計(jì)開(kāi)發(fā)。每個(gè)套件都充分利用上述兩大FPGA系列內(nèi)的重要功能,包括:帶有集成PCIExpress端點(diǎn)模塊的低功耗高速串行收發(fā)器、集成存儲(chǔ)器控制器,以及具有前加法器和先進(jìn)控制功能的高級(jí)高性能數(shù)字信號(hào)處理芯片。

ISE設(shè)計(jì)套件11.4版本對(duì)每個(gè)套件都提供支持,為Spartan-6FPGA設(shè)計(jì)降低25%的運(yùn)行時(shí)間,為之前發(fā)布的大型、復(fù)雜和高度使用的Virtex-6SOC設(shè)計(jì)降低30%的運(yùn)行時(shí)間。

所有套件配套提供可擴(kuò)展的開(kāi)發(fā)板、全功能的領(lǐng)域?qū)S肐P核、目標(biāo)參考設(shè)計(jì)、設(shè)計(jì)樣例、完整的文檔和線(xiàn)纜等,使設(shè)計(jì)人員可立即啟動(dòng)開(kāi)發(fā)工作。經(jīng)全面驗(yàn)證的目標(biāo)參考設(shè)計(jì)是每個(gè)套件的核心,專(zhuān)門(mén)針對(duì)其支持的設(shè)計(jì)領(lǐng)域進(jìn)行了精心優(yōu)化,而且既可按其原樣直接使用,也可加以修改擴(kuò)展后再使用??蛻?hù)還能獲得源代碼和仿真文件,用于在設(shè)計(jì)環(huán)境中構(gòu)建自己的最終應(yīng)用。

這些套件建立在今年早些時(shí)候宣布推出的Spartan-6FPGA和Virtex-6FPGA基礎(chǔ)評(píng)估套件的基礎(chǔ)之上,隨后賽靈思及其生態(tài)合作伙伴還將推出DSP和市場(chǎng)專(zhuān)用開(kāi)發(fā)套件,如2009年11月已推出的Virtex-6FPGA廣播連接套件。

連接功能開(kāi)發(fā)

連接開(kāi)發(fā)套件包含目標(biāo)參考設(shè)計(jì),其將FPGA內(nèi)的硬件模塊、賽靈思連接IP以及賽靈思聯(lián)盟計(jì)劃重要成員NorthwestLogic公司的IP完美整合在一起,提供全面可擴(kuò)展的PCIe到XAUI或千兆位以太網(wǎng)的橋接器??蛻?hù)可在Virtex-6FPGA套件中選擇完全符合PCIegen1或gen2x1、x2、x4標(biāo)準(zhǔn)的版本,調(diào)整DMA設(shè)置以?xún)?yōu)化系統(tǒng)帶寬,從外部DDR3存儲(chǔ)器中讀/寫(xiě)數(shù)據(jù),并鏈接到系統(tǒng)環(huán)境中的全XAUI接口。Spartan-6FPGA套件幫助設(shè)計(jì)人員利用完整授權(quán)的NorthwestLogicDMA引擎IP,將完全符合PCIegen1標(biāo)準(zhǔn)的接口與千兆位以太網(wǎng)相鏈接。這兩款套件幫助設(shè)計(jì)人員測(cè)量系統(tǒng)帶寬,優(yōu)化設(shè)置,以降低主機(jī)系統(tǒng)環(huán)境的功耗與成本。預(yù)先加載的目標(biāo)參考設(shè)計(jì)經(jīng)過(guò)精心優(yōu)化,可展示采用最高運(yùn)行頻率達(dá)250MHz的四個(gè)不同時(shí)鐘域的全功能連接系統(tǒng)。

賽靈思Virtex-6FPGAML605連接套件。

嵌入式開(kāi)發(fā)

嵌入式開(kāi)發(fā)套件幫助軟件開(kāi)發(fā)人員利用與ISE11.4嵌入式版本一起提供的賽靈思SDK(軟件開(kāi)發(fā)套件)環(huán)境立即啟動(dòng)開(kāi)發(fā)工作。開(kāi)發(fā)人員能運(yùn)行并修改作為目標(biāo)參考設(shè)計(jì)一部分提供的代碼樣本,充分利用全面實(shí)施的MicroBlaze32位RISC軟處理器內(nèi)核和全套常見(jiàn)處理器外設(shè),其中包括UART、多端口存儲(chǔ)控制器(MPMC)、閃存、三態(tài)以太網(wǎng)MAC(TEMAC)、通用IP(GPIO)、I2C/SPI、定時(shí)器/中斷控制器及調(diào)試端口等。利用作為EDK(嵌入式開(kāi)發(fā)套件)環(huán)境一部分的外設(shè)庫(kù),硬件設(shè)計(jì)人員可利用基礎(chǔ)系統(tǒng)構(gòu)建商(BSP)工具修改參考設(shè)計(jì),實(shí)現(xiàn)性能、功耗或資源優(yōu)化,進(jìn)一步擴(kuò)展代碼,優(yōu)化主要功能,確保實(shí)施方案充分發(fā)揮FPGA資源的優(yōu)勢(shì)。

賽靈思Virtex-6FPGAML605嵌入式/DSP套件。

TataElxsi公司的產(chǎn)品設(shè)計(jì)服務(wù)經(jīng)理SantoshR.Kulkarni指出:“賽靈思Spartan-6FPGA嵌入式設(shè)計(jì)平臺(tái)大幅簡(jiǎn)化了我們移植無(wú)線(xiàn)壓縮算法軟件到最新低成本FPGA技術(shù)上的工作。利用帶有DDR3存儲(chǔ)控制器和千兆以太網(wǎng)的預(yù)先驗(yàn)證的MicroBlaze處理器子系統(tǒng)設(shè)計(jì),我們?cè)跀?shù)小時(shí)內(nèi)就能讓軟件在SP605開(kāi)發(fā)上啟動(dòng)并運(yùn)行起來(lái),而且相對(duì)于前代設(shè)計(jì)而言,我們還實(shí)現(xiàn)了50%以上的性能提升?!?/p>

賽靈思Virtex-6FPGAML605和Spartan-6FPGASP605開(kāi)發(fā)板。

安捷倫科技公司的研究工程師NathanJachimiec指出:“賽靈思推出的最新Spartan-6嵌入式套件給我留下了深刻印象。打開(kāi)套件,幾分鐘內(nèi)我就能運(yùn)行開(kāi)箱即用的演示并快速評(píng)估MicroBlaze處理器子系統(tǒng)的功能,該子系統(tǒng)帶有千兆網(wǎng)絡(luò)、視頻接口以及運(yùn)行速度為800Mbps的Spartan-6FPGA硬DDR3存儲(chǔ)控制器。開(kāi)發(fā)板上的FMC子卡接口和可定制的嵌入式參考設(shè)計(jì)將幫助我非常容易地對(duì)千兆位級(jí)收發(fā)器設(shè)計(jì)進(jìn)行界面設(shè)定和定義。”

數(shù)字信號(hào)處理開(kāi)發(fā)

借助該數(shù)字信號(hào)處理開(kāi)發(fā)套件,運(yùn)算和硬件開(kāi)發(fā)人員都能評(píng)估在最終應(yīng)用中可用作構(gòu)建塊的通用數(shù)字信號(hào)處理元件的性能及實(shí)施類(lèi)型。每款套件將包含一個(gè)針對(duì)Virtex-6和Spartan-6FPGA優(yōu)化的目標(biāo)參考設(shè)計(jì),并可利用具有SystemGenerator設(shè)計(jì)環(huán)境的DSPIP和ISE設(shè)計(jì)套件系統(tǒng)版本。

定價(jià)與供貨情況Spartan-6和Virtex-6FPGA嵌入式套件可開(kāi)始訂購(gòu),定價(jià)分別為995美元和2,495美元。該套件配套提供完整版的ISE設(shè)計(jì)套件11.4嵌入式版本、基于Eclipse?的軟件開(kāi)發(fā)環(huán)境以及不受限制的嵌入式IP。

針對(duì)Spartan-6連接套件可立即訂購(gòu),定價(jià)為2,495美元。該套件配套提供完整版的ISE設(shè)計(jì)套件11.4嵌入式版本。針對(duì)Virtex-6的連接套件將于2010年1月開(kāi)始預(yù)定,定價(jià)為2,995美元。該套件配套提供完整版的ISE設(shè)計(jì)套件11.4嵌入式版本。

針對(duì)Spartan-6和Virtex-6的數(shù)字信號(hào)處理開(kāi)發(fā)套件將于2010年第一季度開(kāi)始可預(yù)定。

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論