湖南工業(yè)大學(xué)EDA實驗報告_第1頁
湖南工業(yè)大學(xué)EDA實驗報告_第2頁
湖南工業(yè)大學(xué)EDA實驗報告_第3頁
湖南工業(yè)大學(xué)EDA實驗報告_第4頁
湖南工業(yè)大學(xué)EDA實驗報告_第5頁
已閱讀5頁,還剩7頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

EDA技術(shù)及應(yīng)用—VerilogHDL版實驗報告學(xué)院:電氣與信息工程學(xué)院班級:電子信息1204指導(dǎo)老師:譚會生姓名:學(xué)號:實驗一數(shù)字秒表的設(shè)計實驗類型綜合性實驗二、實驗儀器設(shè)備與工具軟件1.PC機(要求內(nèi)存在256M以上);2.EDA實驗開發(fā)系統(tǒng);3.QuartusII軟件三、實驗?zāi)康呐c任務(wù)1.實驗?zāi)康模海?)熟悉QuartusII/ISEDesignsuite/ispLEVER軟件的基本使用方法(2)熟悉EDA實驗開發(fā)系統(tǒng)(B-ICE-EDA實驗開發(fā)系統(tǒng))的使用;(3)熟悉VerilogHDL過程區(qū)塊語句、if條件語句和元件實例化語句的綜合使用。(4)熟悉計數(shù)器、分頻器等VerilogHDL基本邏輯電路的綜合設(shè)計應(yīng)用,掌握程序仿真是根據(jù)實際情況進行有關(guān)參數(shù)的調(diào)整方法。2.實驗任務(wù):用VerilogHDL設(shè)計一個計時范圍為0.01秒~1小時的數(shù)字秒表,并用QuartusII進行調(diào)試和驗證,熟悉VerilogHDL程序的基本設(shè)計,熟悉QuartusII的設(shè)計輸入、設(shè)計編譯、仿真驗證、時序分析、器件編程等基本操作。四、實驗基本原理與電路原理圖設(shè)計一個計時范圍為0.01秒~1小時的數(shù)字秒表,首先需要獲得一個比較精確的計時基準信號,這里是周期為1/100秒的計時脈沖。其次,除了對每一計數(shù)器需設(shè)置清零信號輸入外,還需在六個計數(shù)器設(shè)置時鐘使能信號,即計時允許信號,以便作為秒表的計時起、??刂崎_關(guān)。因此數(shù)字秒表可由一個分頻器、四個十進制計數(shù)器(分別按1/100秒、1/10秒、1秒、1分的周期進行計數(shù))以及兩個六進制計數(shù)器(分別按10秒、10分的周期進行計數(shù))組成,如圖1.1所示。六個計數(shù)器中的每一計數(shù)器的4位輸出,通過外設(shè)的BCD譯碼器輸出顯示。圖1.1中六個4位二進制計數(shù)輸出的最小顯示值分別為:dout[3:0]1/100秒、dout[7:4]1/10秒、dout[11:8]1秒、dout[15:12]10秒、dout[19:16]1分、dout[23:20]10分。實驗原理圖如下圖1.1圖1.1數(shù)字秒表電路邏輯圖五、實驗步驟1、erilogHDL源程序1)?3MHz→100Hz分頻器的源程序clkgen.vmoduleclkgen(clk,newclk);inputclk;outputnewclk;regnewclk;integercnt=0;always@(posedgeclk)begin //if(cnt1<29999)//實際系統(tǒng)分頻值 if(cnt<29)//仿真時的分頻值 begin newclk<=1'b0; cnt=cnt+1; end else begin newclk<=1'b1; cnt=0; endendendmodule2)六進制計數(shù)器的源程序cnt6.vmodulecnt6(clk,clr,ena,cq,co);inputclk,clr,ena;output[3:0]cq;outputco;reg[3:0]cnt;regco;always@(posedgeclkorposedgeclr)beginif(clr)cnt<=4'b0;elseif(ena)if(cnt==4'h5)cnt<=4'h0;elsecnt<=cnt+1;endassigncq=cnt;always@(posedgeclk)beginif(cnt==4'h5)co=4'h1;elseco=4'h0;endendmodule3)十進制計數(shù)器源程序cnt10.vmodulecnt6(clk,clr,ena,cq,co);inputclk,clr,ena;output[3:0]cq;outputco;reg[3:0]cnt;regco;always@(posedgeclkorposedgeclr)beginif(clr)cnt<=4'b0;elseif(ena)if(cnt==4'h5)cnt<=4'h0;elsecnt<=cnt+1;endassigncq=cnt;always@(posedgeclk)beginif(cnt==4'h5)co=4'h1;elseco=4'h0;endendmodule4)數(shù)字秒表的源程序times.vmoduletimes(clk,clr,ena,dout);inputclk,clr,ena;output[23:0]dout;wireclk,clr,ena;wire[23:0]dout;wires0,s1,s2,s3,s4,s5,s6,s7,s8;clkgenu0(.clk(clk),.newclk(s0));cnt10u1(.clk(s0),.clr(clr),.ena(ena),.cq(dout[3:0]),.co(s1));cnt10u2(.clk(s1),.clr(clr),.ena(ena),.cq(dout[7:4]),.co(s2));cnt10u3(.clk(s2),.clr(clr),.ena(ena),.cq(dout[11:8]),.co(s3));cnt6u4(.clk(s3),.clr(clr),.ena(ena),.cq(dout[15:12]),.co(s4));cnt10u5(.clk(s4),.clr(clr),.ena(ena),.cq(dout[19:16]),.co(s5));cnt6u6(.clk(s5),.clr(clr),.ena(ena),.cq(dout[23:20]),.co());endmodule2、序方針和管腳鎖定圖1.2使用注釋的方法進行程序的有關(guān)仿真參數(shù)的調(diào)整1)下圖1.3和14分別為使用QuartusII8.0對clkgen和times的時序仿真的結(jié)果圖1.3clkgen的時序仿真結(jié)果圖(分頻常數(shù)改為30)圖1.4times的時序仿真結(jié)果3、管腳鎖定圖1.5管腳鎖定4.硬件邏輯驗證若使用GW48-CKEDA實驗開發(fā)系統(tǒng)進行硬件邏輯驗證,可選擇實驗電路結(jié)構(gòu)圖1.1和圖1.4鎖定。時鐘信號clk可接CLOCK0,計數(shù)清零信號接鍵3,計數(shù)使能信號接鍵4,數(shù)碼管1~數(shù)碼管6分別顯示以1/100秒、1/10秒、1秒、10秒、1分、10分為計時基準的計數(shù)值。進行硬件驗證時方法如下:選擇實驗?zāi)J?,時鐘信號clk與CLOCK0信號組中的3MHz信號相接,鍵3和鍵4分別為計數(shù)清零信號和計數(shù)使能信號,計數(shù)開始后時間顯示在六個數(shù)碼管上。六、總結(jié)這是第一個VerilogHDL版實驗,在這次試驗中在編寫程序時由于自己的粗心導(dǎo)致輸入有錯誤,經(jīng)過軟件調(diào)試,發(fā)現(xiàn)錯誤經(jīng)過修改,最終調(diào)試成功,在硬件驗證時需要修改相關(guān)參數(shù),分頻值需要修改為29999,通過本次實驗對verilogHDL語言程序編寫有了進一步的掌握。實驗二SOPC設(shè)計的基本應(yīng)用一、實驗類型研究探索性實驗。二、實驗?zāi)康呐c任務(wù)1.實驗?zāi)康模菏煜IOSII嵌入式處理器的設(shè)計過程和方法,熟悉QuartusII的SOPC開發(fā)2.實驗任務(wù):通過創(chuàng)建一個QuartusII工程,創(chuàng)建QuartusII模塊,將圖標添加到BDF文件中,編譯工程設(shè)計文件,配置FPGA等步驟完成一個NiosII嵌入式處理器的設(shè)計,再通過完成相應(yīng)的軟件實現(xiàn),開發(fā)一個以NiosII為嵌入式處理器的SOPC三、實驗儀器設(shè)備與工具軟件1.PC機(要求內(nèi)存在256M以上);2.EDA實驗開發(fā)系統(tǒng)(含AlteraNiosCyclone適配板);3.QuartusII軟件(含NiosII)。四、實驗基本原理1.硬件開發(fā)流程(1)用SOPCBuilder系統(tǒng)綜合軟件來選取合適的CPU、存儲器以及外圍器件(如片內(nèi)存儲器、PIO、UART和片外存儲器接口),并定制它們的功能。(2)使用QuartusII軟件來選取具體的Altera可編程器件系列,并對SOPCBuilder生成的HDL設(shè)計文件進行布局仿真;再使用QuartusII軟件來選取目標器件并對NiosII系統(tǒng)上的各種I/O口進行分配管腳,另外還要根據(jù)硬件編譯選項或時序約束的設(shè)置。在編譯的過程中,QuartusII從HDL源文件綜合生成一個適合目標器件的網(wǎng)表。最后,生成配置文件。(3)使用QuartusII編程器和Altera下載電纜,將配置文件(用戶定制的NIOSII處理器系統(tǒng)的硬件設(shè)計)下載到開發(fā)板上。當(dāng)校驗完當(dāng)前硬件設(shè)計后,軟件開發(fā)者就可以把此開發(fā)板作為軟件開發(fā)的初期硬件平臺進行軟件功能的開發(fā)驗證了。2.軟件設(shè)計流程(1)在用SOPCBuilder系統(tǒng)集成軟件進行硬件設(shè)計的同時,就可以開始編寫?yīng)毩⒂谄骷腃/C++軟件,比如算法或控制程序。用戶可以使用現(xiàn)成的軟件庫和開放的操作系統(tǒng)內(nèi)核來加快開發(fā)進程。(2)在NiosIIIDE中建立新的軟件工程時。IDE會根據(jù)SOPCBuilder對系統(tǒng)的硬件配置自動生成一個定制HAL(硬件抽象層)系統(tǒng)庫。這個庫能為程序和底層硬件的通信提供借口驅(qū)動程序,它類似于創(chuàng)建NiosII系統(tǒng)時SOPCBuilder生成的SDK。(3)使用NiosIIIDE對軟件工程進行編譯、調(diào)試。(4)將硬件設(shè)計下載到開發(fā)板上后,就可以將軟件下載到開發(fā)板上并在硬件上運行。五、實驗內(nèi)容1、硬件的設(shè)計1)通過創(chuàng)建一個QuartusII工程,創(chuàng)建QuartusII模塊2)添加一個NIOS2軟核3)添加NIOSII處理器4)添加外設(shè)a添加符合JTAG接口標準的Debug接口b添加SystemIDc添加系統(tǒng)時鐘d添加FLASHf添加SDRAMg添加革新公司的IP核SRAM(sram_256x16bit)h添加一個AvalonTri-stateBridgei添加非易失性配置芯片j添加buttonI/O輸入端口k添加LED_PIO輸出端口l添加RS232串行口m進行Aalon數(shù)據(jù)線的連接圖2.1NiosⅡ系統(tǒng)配置及其地址映射表圖2.2完成原理圖編輯后的結(jié)果5)配置FPGA,進行管腳鎖定圖2.3管腳鎖定6)下載到B-ICE-EDA/SOPC實驗開發(fā)平臺中2、軟件的設(shè)計1)打開NiosII10.1IDE,用它打開已編程好的軟件2)選擇File>New>NiosIIC/C++Application:在SelectProjectTemplate模板中,選擇BlankProjectSelectTargetHardware硬件目標板,選擇bice_0.pdf應(yīng)用程序工程名輸入LED。3)編譯工程,選中工程點擊右鍵選擇BuildProject。4)編譯完成,選擇Buttong工程,點擊鼠標

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論