數(shù)字電子技術(shù)(山東聯(lián)盟-泰山學(xué)院)智慧樹知到課后章節(jié)答案2023年下泰山學(xué)院_第1頁
數(shù)字電子技術(shù)(山東聯(lián)盟-泰山學(xué)院)智慧樹知到課后章節(jié)答案2023年下泰山學(xué)院_第2頁
數(shù)字電子技術(shù)(山東聯(lián)盟-泰山學(xué)院)智慧樹知到課后章節(jié)答案2023年下泰山學(xué)院_第3頁
數(shù)字電子技術(shù)(山東聯(lián)盟-泰山學(xué)院)智慧樹知到課后章節(jié)答案2023年下泰山學(xué)院_第4頁
數(shù)字電子技術(shù)(山東聯(lián)盟-泰山學(xué)院)智慧樹知到課后章節(jié)答案2023年下泰山學(xué)院_第5頁
已閱讀5頁,還剩21頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

數(shù)字電子技術(shù)(山東聯(lián)盟-泰山學(xué)院)智慧樹知到課后章節(jié)答案2023年下泰山學(xué)院泰山學(xué)院

第一章測試

十六進(jìn)制數(shù)(7C)16轉(zhuǎn)換為等值的十進(jìn)制、二進(jìn)制和八進(jìn)制數(shù)分別為()。

A:(124)10(1111100)2(173)8B:(123)10(1111100)2(173)8C:(123)10(1111101)2(174)8D:(124)10(1111100)2(174)8

答案:(124)10(1111100)2(174)8

最小項的邏輯相鄰最小項是()。

A:B:C:D:

答案:

已知下面的真值表,寫出邏輯函數(shù)式為()。

A:B:C:D:

答案:

4個不同進(jìn)制的數(shù)376.125D、567.1O、110000000B、17A.2H,按大小排列的次序為()。

A:376.125D>567.1O>110000000B>17A.2HB:567.1O>110000000B>17A.2H>376.125DC:110000000B>17A.2H>376.125D>576.1OD:17A.2H>110000000B>576.1O>376.125D

答案:110000000B>17A.2H>376.125D>576.1O

用卡諾圖將下式化簡為最簡與或函數(shù)式,正確的是()

Y(A,B,C,D)=∑m(2,3,7,8,11,14)+∑d(0,5,10,15)

A:B:C:D:

答案:

示波器測得的波形如圖所示,以下哪個真值表符合該波形

A:B:C:D:

答案:

示波器測得的波形如圖所示,以下哪個函數(shù)式符合該波形

A:F=A+BB:C:

F=AB

D:

答案:

F=AB

因為邏輯表達(dá)式A+B+AB=A+B成立,所以AB=0成立。()

A:對B:錯

答案:錯

邏輯函數(shù),其最小項之和的形式正確的是()

A:Y=m1+m4+m6+m8+m9+m10+m11+m15B:C:D:Y=∑(1,4,6,8,9,10,11,15)

答案:Y=m1+m4+m6+m8+m9+m10+m11+m15;;Y=∑(1,4,6,8,9,10,11,15)

已知邏輯函數(shù),以下敘述正確的有

A:邏輯函數(shù)的最簡與或式為F=AC+BB:邏輯函數(shù)的與非式為

C:邏輯函數(shù)的反函數(shù)表達(dá)式為D:邏輯函數(shù)的最簡與或式為

答案:邏輯函數(shù)的最簡與或式為F=AC+B;邏輯函數(shù)的與非式為

;邏輯函數(shù)的反函數(shù)表達(dá)式為

第二章測試

對以下電路,邏輯功能描述正確的是()

A:A=0時,;A=1時,Y=BB:A=0時,Y=B;A=1時,C:A=0時,Y=B;A=1時,Y=BD:A=0時,;A=1時,

答案:A=0時,Y=B;A=1時,

TTL電路在正邏輯系統(tǒng)中,以下各種輸入()相當(dāng)于輸入邏輯“0”。

A:通過電阻200Ω接地B:通過電阻3.2kΩ接地C:懸空D:通過電阻3.2kΩ接電源

答案:通過電阻200Ω接地

以下哪個邏輯函數(shù)式能表示下面的電路()。

A:B:C:F=(AB)+(BC)D:F=(AB)?(BC)

答案:F=(AB)+(BC)

圖中萬用表量程為5V,內(nèi)阻為20kΩ/V。當(dāng)vI1接高電平3.2V時,若與非門為TTL門電路,則vI2測得的電壓為(),若與非門為CMOS門電路,則vI2測得的電壓為()。

A:1.4V,0VB:3.2V,3.2VC:3.2V,0VD:0V,0V

答案:1.4V,0V

下圖由74LS00構(gòu)成的實驗連線圖,實現(xiàn)的邏輯功能是

A:Y=A+BB:C:Y=ABD:

答案:

圖中G1和G2為三態(tài)門,G3為TTL或非門。若取R=100kΩ,則F=(

);當(dāng)R=100Ω時,F(xiàn)=(

A:1

B:1

C:0

D:0

答案:0

電路為CMOS門電路,要想使,選擇正確答案(

A:正確,錯誤,錯誤,錯誤

B:正確,正確,錯誤,錯誤C:錯誤,錯誤,錯誤,錯誤

D:正確,正確,正確,錯誤

答案:錯誤,錯誤,錯誤,錯誤

組合邏輯電路通常由門電路和寄存器組合而成。()

A:對B:錯

答案:錯

CMOS數(shù)字集成電路與TTL數(shù)字集成電路相比,以下哪些是CMOS電路的優(yōu)點()。

A:微功耗B:高速度C:電源范圍寬D:抗干擾能力強(qiáng)

答案:微功耗;電源范圍寬;抗干擾能力強(qiáng)

關(guān)于74LS00與74HC00的敘述以下哪些是正確的()

A:它們一般可以替代B:它們的參數(shù)完全相同C:它們的邏輯功能完全相同D:它們的引腳圖完全相同

答案:它們一般可以替代;它們的邏輯功能完全相同;它們的引腳圖完全相同

第三章測試

設(shè)某函數(shù)的表達(dá)式F=A+B,假設(shè)A為高位,若用四選一數(shù)據(jù)選擇器來設(shè)計,則數(shù)據(jù)端D0D1D2D3的狀態(tài)是()。

A:1010B:0111C:0101D:1000

答案:0111

對應(yīng)于以下電路,描述其輸出正確的是()

A:Z輸出為0B:Z輸出為1C:D:

答案:

一個8選1的數(shù)據(jù)選擇器,當(dāng)選擇控制端A2A1A0的值為100時,輸出端輸出(?

)的值。

A:D4?B:0?C:D5D:1?

答案:D4?

3線-8線譯碼器74LS138正常工作時,若A2A1A0=101,則輸出為()。

A:為1,其余輸出均為0B:為0,其余輸出均為1C:為1,其余輸出均為0D:為0,其余輸出均為1

答案:為0,其余輸出均為1

這是一個由3線-8線譯碼器構(gòu)成的8路數(shù)據(jù)分配器,當(dāng)A2A1A0=110時,數(shù)據(jù)D=0,則輸出為()

A:10111111B:01000000C:11111101D:11111111

答案:10111111

下面由數(shù)據(jù)選擇器構(gòu)成的電路,其對應(yīng)的輸出表達(dá)式為()

A:Y=1B:C:Y=0D:

答案:

下面關(guān)于74LS48的描述正確的是()

A:它用來驅(qū)動共陽極數(shù)碼管B:它有4個輸入端,10個輸出端C:它用來驅(qū)動共陰極數(shù)碼管D:它有4個輸入端,7個輸出端

答案:它用來驅(qū)動共陰極數(shù)碼管;它有4個輸入端,7個輸出端

半加器邏輯符號如圖所示,當(dāng)C=1,S=0時,A和B分別為(

A:A=0,B=0

B:A=1,B=1C:A=1,B=0

D:A=0,B=1

答案:A=1,B=1

由4位數(shù)值比較器74LS85構(gòu)成的電路,其中A3A2A1A0輸入的是8421BCD碼,如果LED被點亮,說明輸入A3A2A1A0對應(yīng)的十進(jìn)制數(shù)為

A:4~9

B:0~4C:5~10D:5~9

答案:5~9

關(guān)于全加器的敘述哪些是正確的

A:一位全加器的邏輯符號B:74LS283可以實現(xiàn)兩個4位二進(jìn)制數(shù)的加法運算C:一位全加器有3個輸入端,3個輸出端D:一位全加器的真值表為

答案:一位全加器的邏輯符號;74LS283可以實現(xiàn)兩個4位二進(jìn)制數(shù)的加法運算;一位全加器的真值表為

第四章測試

用觸發(fā)器設(shè)計一個27進(jìn)制的計數(shù)器,至少需要()個觸發(fā)器。

A:6B:4C:5D:7

答案:5

欲使JK觸發(fā)器按Qn+1=Qn工作,可使JK觸發(fā)器的輸入端()

A:J=,K=QB:J=K=1C:J=Q,K=D:J=Q,K=1

答案:J=Q,K=

為實現(xiàn)將D觸發(fā)器轉(zhuǎn)換為T觸發(fā)器,如圖示的虛框內(nèi)應(yīng)是()。

A:異或門B:同或門C:與非門D:或非門

答案:異或門

下圖中滿足Qn+1=1的觸發(fā)器是()。

A:B:C:D:

答案:

下面對電路的描述正確的(

A:這是一個上升沿觸發(fā)的D觸發(fā)器,異步置位復(fù)位端高電平有效B:這是一個上升沿觸發(fā)的D觸發(fā)器,異步置位復(fù)位端低電平有效C:這是一個上升沿觸發(fā)的RS觸發(fā)器,異步置位復(fù)位端低電平有效D:這是一個主從結(jié)構(gòu)的D觸發(fā)器,異步置位復(fù)位端高電平有效

答案:這是一個上升沿觸發(fā)的D觸發(fā)器,異步置位復(fù)位端高電平有效

已知下圖觸發(fā)器電路,以下波形描述正確的是

A:B:C:D:

答案:

觸發(fā)器具有記憶功能,常用來存儲二進(jìn)制信息,而且一個觸發(fā)器可以存儲0或1兩位二進(jìn)制信息。()

A:對B:錯

答案:錯

對下面電路的描述正確的有(

A:FF2的驅(qū)動方程:D=;狀態(tài)方程:B:

FF1為CLK下降沿觸發(fā),F(xiàn)F2為CLK上升沿觸發(fā)C:FF1的驅(qū)動方程:J=,K=1;狀態(tài)方程:D:這是一個同步時序邏輯電路

答案:FF2的驅(qū)動方程:D=;狀態(tài)方程:;

FF1為CLK下降沿觸發(fā),F(xiàn)F2為CLK上升沿觸發(fā)

對以下狀態(tài)轉(zhuǎn)換圖描述正確的有

A:有6個有效狀態(tài)B:有2個無效狀態(tài)C:電路能自啟動D:有6個無效狀態(tài)

答案:有6個有效狀態(tài);有2個無效狀態(tài);電路能自啟動

對下面電路描述正確的是(

A:

這是異步時序邏輯電路B:這是一個五進(jìn)制計數(shù)器C:3個觸發(fā)器是上升沿觸發(fā)D:這是一個四進(jìn)制計數(shù)器

答案:這是一個五進(jìn)制計數(shù)器;3個觸發(fā)器是上升沿觸發(fā)

第五章測試

下面由4個D觸發(fā)器構(gòu)成的時序邏輯電路稱為()計數(shù)器,有效狀態(tài)有()個。

A:環(huán)形,2B:扭環(huán)形,8C:扭環(huán)形,6D:環(huán)形,4

答案:環(huán)形,4

在下列器件中,不屬于時序邏輯電路的是()。

A:序列信號檢測器B:環(huán)形計數(shù)器C:節(jié)拍脈沖發(fā)生器D:數(shù)值加法器

答案:數(shù)值加法器

用74LS161構(gòu)成120進(jìn)制的計數(shù)器,需要()片能夠?qū)崿F(xiàn)。

A:4B:3C:1D:2

答案:2

6、如果利用74LS160實現(xiàn)六進(jìn)制計數(shù)器,需要6個有效狀態(tài),其狀態(tài)轉(zhuǎn)換圖如圖,因此采取置零法時,()

A:對B:錯

答案:錯

下面對電路的描述哪些是正確的()

A:電路可以實現(xiàn)串行輸入并行輸出B:電路可以實現(xiàn)串行輸入串行輸出C:這是一個雙向移位寄存器D:這是一個單向移位寄存器

答案:電路可以實現(xiàn)串行輸入并行輸出;電路可以實現(xiàn)串行輸入串行輸出;這是一個單向移位寄存器

說明此電路利用(

)反饋方式,實現(xiàn)(

)進(jìn)制計數(shù)器的功能。

A:置零法,十二B:置數(shù)法,十二

C:置零法,十五D:置數(shù)法,十五

答案:置數(shù)法,十二

由4位二進(jìn)制加法計數(shù)器74LS161和8選1數(shù)據(jù)選擇器74LS151構(gòu)成的序列信號發(fā)生器如圖,CLK輸入8個時鐘信號,Y依次輸出

A:不能確定

B:01101010

C:11101000D:00010111

答案:11101000

這是由4個JK觸發(fā)器構(gòu)成的時序邏輯電路,下面的敘述正確的有

A:驅(qū)動方程J0=K0=1,J1=K1=Q0,J2=K2=Q0Q1,J3=K3=Q0Q1Q2

B:4個JK觸發(fā)器均構(gòu)成了T觸發(fā)器C:這是一個同步時序邏輯電路

D:這是一個異步時序邏輯電路

答案:驅(qū)動方程J0=K0=1,J1=K1=Q0,J2=K2=Q0Q1,J3=K3=Q0Q1Q2

;4個JK觸發(fā)器均構(gòu)成了T觸發(fā)器;這是一個同步時序邏輯電路

由3個JK觸發(fā)器構(gòu)成的時序邏輯電路如下圖,下面關(guān)于電路的描述正確的有

A:這是一個同步時序邏輯電路B:3個JK觸發(fā)器均構(gòu)成了T′觸發(fā)器,所以都滿足

C:3個JK觸發(fā)器均是下降沿觸發(fā),因此是主從結(jié)構(gòu)的觸發(fā)器D:這是一個異步時序邏輯電路

答案:3個JK觸發(fā)器均構(gòu)成了T′觸發(fā)器,所以都滿足

;這是一個異步時序邏輯電路

比較以下兩個電路,敘述正確的有(

A:兩個電路都可以實現(xiàn):M=1時,構(gòu)成六進(jìn)制計數(shù)器;M=0時,構(gòu)成八進(jìn)制計數(shù)器B:右側(cè)電路可以實現(xiàn):M=1時,構(gòu)成六進(jìn)制計數(shù)器;M=0時,構(gòu)成八進(jìn)制計數(shù)器C:兩個電路都可以構(gòu)成可變進(jìn)制計數(shù)器D:左側(cè)電路可以實現(xiàn):M=1時,構(gòu)成六進(jìn)制計數(shù)器;M=0時,構(gòu)成八進(jìn)制計數(shù)器

答案:右側(cè)電路可以實現(xiàn):M=1時,構(gòu)成六進(jìn)制計數(shù)器;M=0時,構(gòu)成八進(jìn)制計數(shù)器;兩個電路都可以構(gòu)成可變進(jìn)制計數(shù)器

第六章測試

多諧振蕩器可產(chǎn)生()。

A:三角波B:鋸齒波C:正弦波D:矩形脈沖

答案:矩形脈沖

用555定時器構(gòu)成單穩(wěn)態(tài)觸發(fā)器其輸出脈寬為()

A:1.4RC;B:1.1RC;C:1.8RC;D:0.7RC;

答案:1.1RC;

用555定時器組成施密特觸發(fā)器,當(dāng)輸入控制VCO外接10V電壓時,回差電壓為()

A:5VB:3.33VC:6.66VD:10V

答案:5V

施密特觸發(fā)器有()個穩(wěn)定狀態(tài),多諧振蕩器有()個穩(wěn)定狀態(tài),單穩(wěn)態(tài)觸發(fā)器有()個穩(wěn)定狀態(tài)。

A:2、1、0B:0、1、2C:1、2、3D:2、0、1

答案:2、0、1

矩形波的占空比一定為50%。()

A:對B:錯

答案:錯

單穩(wěn)態(tài)觸發(fā)器輸出的脈沖信號的寬度一定是相等的。()

A:對B:錯

答案:對

555定時器內(nèi)部有3個5kΩ的電阻,當(dāng)沒有控制電壓輸入時,兩個閾值電壓分別為1/3Vcc和2/3Vcc。()

A:錯B:對

答案:對

欲將三角波轉(zhuǎn)換為矩形波,可以利用單穩(wěn)態(tài)觸發(fā)器實現(xiàn)。()

A:錯B:對

答案:錯

下圖是555定時器的引腳圖,以下敘述正確的有

A:5管腳為控制電壓輸入端,可以通過0.01μF電容接地B:4管腳為直接清零端,低電平有效C:4管腳為直接清零端,高電平有效

D:5管腳為控制電壓輸入端,必須接電源

答案:5管腳為控制電壓輸入端,可以通過0.01μF電容接地;4管腳為直接清零端,低電平有效

由555定時器構(gòu)成的電路如下圖,關(guān)于電路的描述正確的有

A:構(gòu)成的電路是多諧振蕩器B:脈沖波形高電平時間t=0.69(R1+R2)C

C:構(gòu)成的電路是單穩(wěn)態(tài)觸發(fā)器D:脈沖波形的占空比為50%

答案:構(gòu)成的電路是多諧振蕩器;脈沖波形高電平時間t=0.69(R1+R2)C

第七章測試

如果模擬電壓滿量程VFSR為15V,8位D/A轉(zhuǎn)換器可分辨的輸出最小電壓為(

)mV。

A:40

B:60

C:80D:50

答案:60

A/D轉(zhuǎn)換器中,常用于高精度、低速場合的是(

)。

A:并聯(lián)比較型

B:計數(shù)型

C:逐次比較型

D:雙積分型

答案:雙積分型

要把0~1V的模擬電壓量化輸出為3位二進(jìn)制代碼,若將其分為8段,并取量化電平Δ=2/15V,則量化誤差為

A:3/15V

B:1/8V

C:1/15V

D:2/15V

答案:1/15V

以下哪個對ADC的描述是正確的(

)。

A

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論