數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下山東理工大學(xué)_第1頁
數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下山東理工大學(xué)_第2頁
數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下山東理工大學(xué)_第3頁
數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下山東理工大學(xué)_第4頁
數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下山東理工大學(xué)_第5頁
已閱讀5頁,還剩29頁未讀, 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)

文檔簡介

數(shù)字電子技術(shù)智慧樹知到課后章節(jié)答案2023年下山東理工大學(xué)山東理工大學(xué)

第一章測試

已知某電路的真值表如表所示,該電路的F的卡諾圖是()

A:

B:

C:

D:

答案:

F=A+BD+CDE+D=()

A:

B:

C:

D:

答案:

已知某電路的真值表如表所示,該電路的邏輯表達式F是()

A:1+A

B:AB

C:A+B

D:

答案:AB

已知A、B、Y的波形如圖所示,實現(xiàn)Y=AB的波形為()

A:

B:

C:

D:

答案:

已知函數(shù)F的卡諾圖,寫F的最簡的與或表達式為()

A:

B:

C:

D:

答案:

邏輯圖的表達式

()

A:對B:錯

答案:對

用卡諾圖化簡下列邏輯函數(shù)

,約束條件,卡諾圖為

最簡與或式為

()

A:對B:錯

答案:對

用卡諾圖化簡下列邏輯函數(shù)

,卡諾圖為

最簡與或式為A()

A:對B:錯

答案:對

十進制數(shù)35的8421BCD碼是()

A:01010111

B:00110101

C:01011111

D:00111001

答案:00110101

8421BCD碼是1001,對應(yīng)的十進制數(shù)是()

A:9

B:4

C:7

D:6

答案:9

第二章測試

以下電路中可以實現(xiàn)“線與”功能的有()

A:與非門

B:或門

C:集電極開路門

D:三態(tài)輸出門

答案:集電極開路門

電路如圖所示,該電路是()

A:非門

B:或門

C:OC門

D:與門

答案:與門

電路如圖所示,當(dāng)ui=0時,非門所帶的是()負(fù)載

A:拉電流

B:感性

C:電阻性

D:灌電流

答案:拉電流

電路如圖所示,當(dāng),F(xiàn)=()

A:高阻

B:

C:1

D:0

答案:

電路如圖所示,二極管為理想二極管,當(dāng)ui=0.3V時,uo=()V

A:0

B:5

C:3

D:2

答案:3

TTL與非門的多余輸入端可以接固定高電平。()

A:對B:錯

答案:對

普通的邏輯門電路的輸出端不可以并聯(lián)在一起,否則可能會損壞器件。()

A:對B:錯

答案:對

電路如圖所示,F(xiàn)的表達式為AB+CD。()

A:錯B:對

答案:錯

電路如圖所示,此電路是或非門。()

A:對B:錯

答案:對

電路如圖所示為TTL門電路,當(dāng)電阻R=10KΩ,F(xiàn)=AB+C。()

A:錯B:對

答案:錯

第三章測試

電路如圖所示,F(xiàn)的表達式為()。

A:

B:

C:

D:

答案:

若在編碼器中有50個編碼對象,則要求輸出二進制代碼位數(shù)為()位。

A:50

B:5

C:10

D:6

答案:6

一個16選一的數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有()個。

A:16

B:1

C:2

D:4

答案:4

電路如圖所示,F(xiàn)的表達式為()。

A:

B:

C:

D:

答案:

電路如圖所示,Z的表達式為()。

A:

B:

C:

D:

答案:

電路如圖所示,F(xiàn)的表達式為()。

A:

B:

C:

D:

答案:

電路如圖所示,F(xiàn)的表達式為()。

A:

B:

C:

D:

答案:

用三線-八線譯碼器74LS138和輔助門電路實現(xiàn)邏輯函數(shù),應(yīng)()。

A:

B:

C:

D:

答案:

譯碼器∕驅(qū)動器7448直接驅(qū)動共陰極數(shù)碼管,若A3A2A1A00001,YaYbYcYdYeYfYg=0101000()。

A:對B:錯

答案:錯

共陰接法發(fā)光二極管數(shù)碼顯示器需選用有效輸出為高電平的七段顯示譯碼器來驅(qū)動。()。

A:錯B:對

答案:對

第四章測試

在下列觸發(fā)器中,有約束條件的是()。

A:邊沿D觸發(fā)器

B:主從JK觸發(fā)器

C:主從D觸發(fā)器

D:同步RS觸發(fā)器

答案:同步RS觸發(fā)器

下面由JK觸發(fā)器組成T’觸發(fā)器的是圖()。

A:

B:

C:

D:

答案:

對于JK觸發(fā)器,若原態(tài)Qn=0,欲使次態(tài)Qn+1=1,應(yīng)使輸入jk=()。

A:.0×

B:.1×

C:×1

D:×0

答案:.1×

欲使D觸發(fā)器按Qn+1=n工作,應(yīng)使輸入D==()。

A:1

B:

C:Q

D:0

答案:

對于JK觸發(fā)器,若J=K,則可完成()觸發(fā)器的邏輯功能。

A:RS

B:Tˊ

C:T

D:D

答案:T

為實現(xiàn)將JK觸發(fā)器轉(zhuǎn)換為D觸發(fā)器,應(yīng)使()

A:J=K=0

B:J=1,K=1

C:J=K=D

D:

答案:

電路為基本RS觸發(fā)器,X端為直接復(fù)位端。()

A:錯B:對

答案:錯

對邊沿JK觸發(fā)器,在CP為高電平期間,當(dāng)J=K=1時,狀態(tài)會翻轉(zhuǎn)一次。()

A:對B:錯

答案:錯

電路如圖所示,設(shè)觸發(fā)器為邊沿JK觸發(fā)器,觸發(fā)器初態(tài)為0。畫出在輸入信號A、B作用下,輸出Q的波形如圖所示。()

A:錯B:對

答案:對

欲使JK觸發(fā)器按Qn+1=Qn工作,可使JK觸發(fā)器的輸入端()

A:

B:J=Q,K=1

C:J=K=0

D:J=1,K=1

答案:J=K=0

第五章測試

在某計數(shù)器的輸出端觀察到如下圖所示的波形,

試確定該計數(shù)器的模。()

A:4

B:5

C:6

D:7

答案:6

電路如圖所示,

兩個74LS160構(gòu)成計數(shù)器,其計數(shù)長度為()

A:256

B:128

C:60

D:100

答案:100

同步時序電路和異步時序電路比較,其差異在于后者()

A:沒有觸發(fā)器

B:沒有統(tǒng)一的時鐘脈沖控制

C:輸出只與內(nèi)部狀態(tài)有關(guān)

D:沒有穩(wěn)定狀態(tài)

答案:沒有統(tǒng)一的時鐘脈沖控制

電路如圖所示,,所有的觸發(fā)器J接高電平,K接高電平,其計數(shù)長度為()

A:16

B:8

C:6

D:7

答案:8

欲設(shè)計0,1,2,3,4,5,6,7這幾個數(shù)的計數(shù)器,如果設(shè)計合理,采用同步二進制計數(shù)器,最少應(yīng)使用()級觸發(fā)器。

A:2

B:3

C:8

D:4

答案:3

8位移位寄存器,串行輸入時經(jīng)()個脈沖后,8位數(shù)碼全部移入寄存器中。

A:1

B:4

C:8

D:2

答案:8

電路如圖所示,由74LS161構(gòu)成計數(shù)器,其計數(shù)長度為()

A:6

B:10

C:5

D:4

答案:5

電路如圖所示,

兩個74LS161和與非門構(gòu)成計數(shù)器,其計數(shù)長度為()

A:21

B:35

C:22

D:64

答案:35

電路如圖所示,

其計數(shù)長度為為8。()

A:對B:錯

答案:對

同步時序電路具有統(tǒng)一的時鐘CP控制。()

A:對B:錯

答案:對

第六章測試

一個容量為1K×8的存儲器有()個存儲單元

A:8000

B:8

C:10K

D:8192

答案:8192

要構(gòu)成容量為4K×8的RAM,需要()片容量為256×4的RAM。

A:4

B:8

C:32

D:2

答案:32

尋址容量為16K×8的RAM需要()根地址線。

A:8

B:16K

C:14

D:4

E:16

答案:14

若RAM的地址碼有8位,行、列地址譯碼器的輸入端都為4個,則它們的輸出線(即字線加位線)共有()條。

A:32

B:16

C:256

D:8

答案:32

某存儲器如圖所示,

該存儲器的容量為()。

A:6K×8

B:5K×8

C:4K×5

D:4K×8

答案:4K×8

采用對稱雙地址結(jié)構(gòu)尋址的1024×1的存儲矩陣有()

A:32行32列

B:5行5列

C:10行10列

D:1024行1024列

答案:32行32列

欲將容量為128×1的RAM擴展為1024×8,則需要控制各片選端的輔助譯碼器的輸出端數(shù)為()

A:8

B:1

C:3

D:2

答案:8

RAM的結(jié)構(gòu)如圖所示,

如輸入地址代碼A7A6A5A4A3A2A1A0=11110000,則行選線X0=1、列選線Y15=1,選中第X0行第Y15列的那個存儲單元。()

A:錯B:對

答案:對

PROM的或陣列(存儲矩陣)是可編程陣列。()

A:錯B:對

答案:對

電路如圖所示D1和D0的邏輯表達式為()

A:對B:錯

答案:對

第七章測試

如圖,555定時器組成的是()電路

A:單穩(wěn)態(tài)觸發(fā)器

B:多諧振蕩器

C:施密特觸發(fā)器

D:D觸發(fā)器

答案:施密特觸發(fā)器

多諧振蕩器可產(chǎn)生()

A:鋸齒波

B:三角波

C:矩形脈沖

D:正弦波

答案:矩形脈沖

石英晶體多諧振蕩器的突出優(yōu)點是()

A:輸出波形邊沿陡峭

B:電路簡單

C:速度高

D:振蕩頻率穩(wěn)定

答案:振蕩頻率穩(wěn)定

如圖,555定時器組成的是()電路

A:JK觸發(fā)器

B:施密特觸發(fā)器

C:多諧振蕩器

D:單穩(wěn)態(tài)觸發(fā)器

答案:多諧振蕩器

用555定時器組成施密特觸發(fā)器,當(dāng)輸入控制端CO(5腳)外接10V電壓時,回差電壓為()

A:5V

B:10V

C:6.66V

D:3.33V

答案:5V

施密特觸發(fā)器可用于將三角波變換成正弦波。()

A:錯B:對

答案:錯

多諧振蕩器的輸出信號的周期與阻容元件的參數(shù)成正比。()

A:對B:錯

答案:對

石英晶體多諧振蕩器的振蕩頻率與電路中的R、C成正比。()

A:對B:錯

答案:錯

電路如圖所示已知輸入電壓ui的波形,畫出輸出電壓uo的波形如圖所示()

A:對B:錯

答案:對

555定時器組成的電路如圖所示,已知R1=10KΩ,R2=66KΩ,C=10uF。求出uo的周期約為5s()

A:錯B:對

答案:錯

第八章測試

一個無符號4位權(quán)電阻DAC,最低位處的電阻為40KΩ,則最高位處電阻為()

A:.4KΩ

B:20KΩ

C:5KΩ

D:10KΩ

答案:5KΩ

4位倒T型電阻網(wǎng)絡(luò)DAC的電阻網(wǎng)絡(luò)的電阻取值有()種

A:1

B:8

C:2

D:4

答案:2

為使采樣輸出信號不失真地代表輸入模擬信號,采樣頻率fs和輸入模擬信號的最高頻率的關(guān)系是()

A:

B:

C:

D:

答案:

將一個時間上連續(xù)變化的模擬量轉(zhuǎn)換為時間上斷續(xù)(離散)的模擬量的過程稱為()

A:編碼

B:采樣

C:量化

D:保持

答案:采樣

用二進制碼表示指定離散電平的過程稱為()

A:保持

B:量化

C:編碼

D:采樣

答案:編碼

以下3種轉(zhuǎn)換器,()是A/D轉(zhuǎn)換器且轉(zhuǎn)換速度最高

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論