實(shí)驗(yàn)十一-同步計(jì)數(shù)器的邏輯功能測(cè)試及應(yīng)用_第1頁(yè)
實(shí)驗(yàn)十一-同步計(jì)數(shù)器的邏輯功能測(cè)試及應(yīng)用_第2頁(yè)
實(shí)驗(yàn)十一-同步計(jì)數(shù)器的邏輯功能測(cè)試及應(yīng)用_第3頁(yè)
實(shí)驗(yàn)十一-同步計(jì)數(shù)器的邏輯功能測(cè)試及應(yīng)用_第4頁(yè)
實(shí)驗(yàn)十一-同步計(jì)數(shù)器的邏輯功能測(cè)試及應(yīng)用_第5頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

PAGEPAGE4實(shí)驗(yàn)十一計(jì)數(shù)器74LS161的邏輯功能測(cè)試及應(yīng)用實(shí)驗(yàn)?zāi)康氖煜ぜ捎?jì)數(shù)器觸的邏輯功能和各控制端作用。掌握集成計(jì)數(shù)器邏輯功能測(cè)試方法。掌握計(jì)數(shù)器使用方法。實(shí)驗(yàn)設(shè)備與器件實(shí)驗(yàn)設(shè)備:DLBS系列數(shù)字邏輯實(shí)驗(yàn)箱1個(gè),MF47型萬(wàn)用表1臺(tái)。實(shí)驗(yàn)器件:74LS161集成同步計(jì)數(shù)器×2片,四二輸入與非門74LS00×1塊。三、實(shí)訓(xùn)器件說(shuō)明1、74LS161集成同步計(jì)數(shù)器74LS161是一種同步四位二進(jìn)制同步加法計(jì)數(shù)器,計(jì)數(shù)范圍是0~15,具有異步清零、同步置數(shù)、保持和二進(jìn)制加法計(jì)數(shù)等邏輯功能。圖11.1所示為74LS161的管腳圖和邏輯功能示意圖。圖中端是異步清零控制端,當(dāng)=0時(shí),輸出Q3Q2Q1Qo全為零,實(shí)現(xiàn)異步清除功能。是同步置數(shù)控制端,當(dāng)=1,=0,且CP=CP↑時(shí),輸出Q3Q2Q1Qo=D3D2D1Do,實(shí)現(xiàn)同步預(yù)置數(shù)功能。CTP和CTT是計(jì)數(shù)控制端,CP是上升沿有效的時(shí)鐘脈沖輸入端,D0~D3是并行數(shù)據(jù)輸入端,Q0~Q3是計(jì)數(shù)輸出端,CO是進(jìn)位輸出端,且進(jìn)位輸出信號(hào)CO=CTt=Q3Q2Q1Qo,它可以用來(lái)實(shí)現(xiàn)電路的級(jí)聯(lián)擴(kuò)展。74LS161的邏輯功能如表6.9所示。表中各控制輸入端按優(yōu)先級(jí)從高到低的次序排列,依次為、、CTp和CTt,其中CR優(yōu)先級(jí)最高。計(jì)數(shù)輸出Q3為最高位,Qo為最低位。表6.974LS161的邏輯功能表輸入輸出CTpCTtCPD3D2D1DoQ3Q2Q1Qo0××××××××000010××↑D3D2D1D0D3D2D1D0110××××××保持11×0×××××保持1111↑××××二進(jìn)制加法計(jì)數(shù)由表6.9可知,74LS161具有以下邏輯功能:異步清零。當(dāng)=0時(shí),計(jì)數(shù)器清零,與CP脈沖無(wú)關(guān),所以稱為異步清零。同步置數(shù)。當(dāng)=1,=0,CP脈沖上升沿到來(lái)時(shí),并行輸入數(shù)據(jù)D3—Do被置入計(jì)數(shù)器,計(jì)數(shù)器輸出為D3D2D1Do。由于置數(shù)發(fā)生在脈沖CP上升沿時(shí)段,故稱為同步置數(shù)。保持功能。當(dāng)==1,且CTp?CTt=0時(shí),輸出Q3Q2Q1Qo=Q3Q2Q1Qo。保持不變。計(jì)數(shù)功能。當(dāng)==CTp=CTt=1時(shí),且CP=CP↑時(shí),計(jì)數(shù)器處于計(jì)數(shù)狀態(tài)才開始加法計(jì)數(shù),實(shí)現(xiàn)計(jì)數(shù)功能。隨著CP脈沖上升沿的到來(lái),計(jì)數(shù)器對(duì)CP脈沖進(jìn)行二進(jìn)制加法計(jì)數(shù),每來(lái)一個(gè)CP脈沖,計(jì)數(shù)值加“1”。當(dāng)計(jì)數(shù)值達(dá)到15時(shí),進(jìn)位輸出CO為“1”。2、由74LS161同步計(jì)數(shù)器構(gòu)成任意(N)進(jìn)制計(jì)數(shù)器方法(1)直接清零法直接清零法是利用芯片的復(fù)位端和與非門,將N所對(duì)應(yīng)的輸出二進(jìn)制代碼中等于“1”的輸出端,通過(guò)與非門反饋到集成芯片的復(fù)位端,使輸出回零。例如,用74LS161芯片構(gòu)成十進(jìn)制計(jì)數(shù)器電路如圖11.2所示。(2)預(yù)置數(shù)法預(yù)置數(shù)法是利用芯片的預(yù)置數(shù)端和預(yù)置輸入端D3D2D1Do,因74LS161芯片的是同步預(yù)置數(shù)端,所以只能采用N-1值反饋法,其計(jì)數(shù)過(guò)程中不會(huì)出現(xiàn)過(guò)渡狀態(tài)。例如圖10.3所示的七進(jìn)制計(jì)數(shù)器電路。3、用兩片74LS161可構(gòu)成級(jí)聯(lián)擴(kuò)展。按圖10.5所示接好連線,連續(xù)給定C

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論