EDA技術(shù)實(shí)用教程課后答案_第1頁(yè)
EDA技術(shù)實(shí)用教程課后答案_第2頁(yè)
EDA技術(shù)實(shí)用教程課后答案_第3頁(yè)
EDA技術(shù)實(shí)用教程課后答案_第4頁(yè)
EDA技術(shù)實(shí)用教程課后答案_第5頁(yè)
已閱讀5頁(yè),還剩29頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

xinxin1位半減器,然后用例化語(yǔ)句將它們連接起來(lái),圖4-20中hsuber是半減器,diff是(diff=x-y),s_outa是借位輸出(s_out=1,x<y),sub_in是位輸入f_outyinyOdiff,s_out:OUTSTD_LOGIC);sub_out,diff_out:OUTSTD_LOGIC);ARCHITECTUREfs1OFf_suberISdiff,s_out:OUTSTD_LOGIC);語(yǔ)句來(lái)完成此項(xiàng)設(shè)計(jì)y0,y1,y2,y3,y4,y5,y6,diff0,diff1,diff2,diff3:OUTSTD_LOGIC;diff4,diff5,diff6,diff7,sout:OUTSTD_LOGIC);ARCHITECTUREs8OFsuber_8ISCOMPONENTf_suber--sub_out,diff_out:OUTSTD_LOGIC);SIGNALa0,a1,a2,a3,a4,a5,a6:STD_u0:f_suberPORTMAP(xin=>x0,yin=>y0MAP(xin=>x1,yin=>y1,diff_out=>diff1,sub_in=>a0,sub_out=>a1);u2:MAP(xin=>x2,yin=>y2,diff_out=>diff2,sub_in=>a1,sub_out=>a2);u3:MAP(xin=>x3,yin=>y3,diff_out=>diff3,sub_in=>a2,sub_out=>a3);u4:MAP(xin=>x4,yin=>y4,diff_out=>diff4,sub_in=>a3,sub_out=>a4);u5:MAP(xin=>x5,yin=>y5,diff_out=>diff5,sub_in=>a4,sub_out=>a5);u6:MAP(xin=>x6,yin=>y6,diff_out=>diff6,sub_in=>a5,sub_out=>a6);u7:MAP(xin=>x7,yin=>y7,diff_out=>diff7,sub_in=>a6,sub_out=>sout);設(shè)計(jì)一個(gè)求補(bǔ)碼的程序,輸入數(shù)據(jù)是一個(gè)有符號(hào)的STD_LOGIC_VECTOR(7DOWNTO0));--補(bǔ)碼輸出ENuseieee.std_logic_useieee.std_logic_unsigneentityaddisport(a:instd_logic_vector(7downto0);b:instd_logic_vector(7downto0);ci:instd_locount:outstd_logic_vector(7downto0));endadd;architecturebhvofaddisbeginvariabledata:std_logic_vector(1downto0);variablec:std_logic;fornin0to7loopdataOUTSTD_LOGIC;--超過(guò)CNTH:OUTSTD_LOGIC_VECTOR(2DOWNTO0));--ARCHITECTUREbehavOFCNT10ISELSIFCLK'EVENTANDC給出含有異步清零和計(jì)數(shù)使能的16位二進(jìn)制加減可控計(jì)數(shù)器的VHDL描述。ADD_SUB_LOAD_16;PROCESS(CLK,RST,ADD_EN,SUB_VARIABLECQI:STD_LOGIC_VECTOR(15ELSIFCLK'EVENTANDCIFCQI<16#FFFF#THENCQI:=C--計(jì)數(shù)--大于65535,計(jì)數(shù)值清零useieee.std_logic_useieee.std_logic_unsignetypestatesis(st0,st1,st2,st3,st4,st5);signalstx:states;ifrst='1'thenstx<=st0;q<="000";elsifclk'evecase(stx)iswhenst0=>q<="000";stx<=st1;whenst1=>q<="001";stx<=st2;whenst2=>q<="011";stx<=st3;whenst3=>q<="111";stx<=st4;whenst4=>q<="101";stx<=st5;whenst5=>q<="100";stx<=st0;whenothers=>stx<=st0;endcase;P_out:OUTSTD_LOGIC_VECTOR(4DOWNTO0);--P_out:o_e_out:OUTSTD_LOGIC);--o_e_out:奇校驗(yàn)輸出位IFCLK'EVENTANDCLK='1'THEN--檢測(cè)時(shí)鐘上升沿移位shift_cnt:="000";--o_e_out<=shift_Q(4)XORshift_Q(shift_cnt:=shift_cnt+1;--移位計(jì)數(shù)--計(jì)數(shù)范圍(D=n):n-1~n/2取整(n=10:9\8\7\6--(n=11:10\9\8\7\6\5計(jì)數(shù),前比后半周期多一個(gè)時(shí)鐘)--解:實(shí)現(xiàn)圖3-20(a)RTL圖的OUT1:OUTSTD_LOGIC);ARCHITECTUREsxdlOFt3_12_aIS--解:實(shí)現(xiàn)圖3-20(b)RTL圖的ARCHITECTUREsxdlOFt3_12_bISABCD<=ABXORCD;WHENOTHERS=>NULL;ARCHITECTUREoneOFt3_12_cISCLK--------------------------------------------———SIGNALQ1:STD_LOGIC;--類似于在芯片內(nèi)部定義ELSIFCLK'EVENTANDQ<=Q1;--將內(nèi)部的暫存數(shù)據(jù)向端口輸出ARCHITECTUREoneOFt3_12_dISQl-0D觸發(fā)器程序(DFF_PRE_CLR.SIGNALQ1:STD_LOGIC;--類似于在芯片內(nèi)部定ELSIFCLK'EVENTAND--IFEN='1'THENQ<=Q1;--將內(nèi)部的暫存數(shù)據(jù)向端口輸出ARCHITECTUREoneOFt3_12_eISSIGNALQ1:STD_LOGIC;--類似于在芯片內(nèi)部定義一個(gè)數(shù)據(jù)的暫存節(jié)點(diǎn)BEGINELSIFCLK'EVENTANDQ<=Q1;--將內(nèi)部的暫存數(shù)據(jù)向端口輸出8-58-6S_out:OUTSTD_LOGIC);--序列輸出位ARCHITECTUREbehavOFS_generatorISIFCLK'EVENTANDCLK='1'THuseieee.std_logic_useieee.std_logic_unsigneuseieee.std_lo

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論