版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1:8237DMA控制器有四種工作方式,其中,傳輸率較高的一種是
()O
1.單字節(jié)傳送方式
2.請(qǐng)求傳送方式
3.塊傳送方式
4.級(jí)聯(lián)方式
2:在Reset信號(hào)到來(lái)后,8088CPU的啟動(dòng)地址為()。
1.為增加內(nèi)存的容量
2.減少高速CPU和慢速內(nèi)存之間的速度差異
3.增加寄存器
4.增加I/O接口
3:8259A的IRR作用是()。
E1.保存正在請(qǐng)求的中斷級(jí)
C2.保存正在服務(wù)的中斷級(jí)
C3.保存中斷屏蔽信息
C4.保存中斷類型碼
4:CPU響應(yīng)INTR引腳的中斷請(qǐng)求的條件是()。
C1.IF=0
E2.IF=1
3.TF=0
4.TF=1
5:8253軟啟動(dòng)前,GATE必需為()態(tài)。
L低電平
2.任意
3.高電平
4.上升沿
6:采用Cache技術(shù)的主要目的是()。
C1.為增加內(nèi)存的容量
E2.減少高速CPU和慢速內(nèi)存之間的速度差異
C3.增加寄存器
匚4.增加I/O接口
7:在中斷響應(yīng)周期內(nèi),將IF置0是由()。
L硬件自動(dòng)完成的
2.用戶在編制中斷服務(wù)程序時(shí)設(shè)置的
3.關(guān)中斷指令完成的
4.堆棧指令完成的
8:某靜態(tài)RAM芯片的容量為8KX8位,貝!J()。
C1.該芯片的地址線是11根
匚2.該芯片的地址線是12根
E3.該芯片的地址線是13根
C4.該芯片的地址線是16根
9:ASSUME偽指令的功能是()。
1.過(guò)程定義
2.邏輯段定義
3.宏定義
4.段寄存器分配
10:下列引起程序中斷的四種情況,哪一種需要由硬件提供中斷類
型碼()。
匚1.INTO
62.INTR
匚3.NMI
C4.INTn
11:有關(guān)RS-232c技術(shù),下列說(shuō)法中錯(cuò)誤的是()。
C1.可用于連接兩臺(tái)PC機(jī),進(jìn)行數(shù)據(jù)傳輸
C2.屬于DTE與DCE之間的接口標(biāo)準(zhǔn)
3.并行傳送數(shù)據(jù)
°4.屬于EIA標(biāo)準(zhǔn)
12:寄存器間接尋址方式中,操作數(shù)在()中。
匚1.通用寄存器
2.堆棧
E3.內(nèi)存單元
C4.段寄存器
13:8086CPU復(fù)位后,執(zhí)行的第一條指令的物理地址是()。
口1.00000H
C2.0000FH
E3.FFFF0H
C4.FFFFFH
14:在8255A中,可工作于位控方式的端口是()。
匚1.端口
匚2.B端口
E3.C端口
匚4.A和D端口
15:8086CPU內(nèi)標(biāo)志寄存器中的控制標(biāo)志位占()。
°L9位
2.3位
C3.6位
C4.16位
16:典型的計(jì)算機(jī)硬件結(jié)構(gòu)主要包括三個(gè)組成部分,它們分別是()。
ELCPU、存儲(chǔ)器、I/O設(shè)備
C2.CPU、運(yùn)算器、控制器
C3.存儲(chǔ)器、I/O設(shè)備、系統(tǒng)總線
C4.CPU、控制器、I/O設(shè)備
17:波特率是()。
E1.每秒鐘傳送的位數(shù)
C2.每秒鐘傳送的字節(jié)數(shù)
C3.每秒鐘傳送的字?jǐn)?shù)
C4.每秒鐘傳送的ASCH碼字符數(shù)
18:CPU接收中斷類型碼,將它左移()位后,形成中斷向量的起
始地址,存入暫存器中。
C1.1
E2.2
C3.3
「4.4
19:在8253計(jì)數(shù)器0工作在方式1時(shí),在計(jì)數(shù)中途OUTO為()。
□1.由高變低
C2.由低變高
C3.高電平
E4.低電平
20:8255芯片有()種基本工作方式。
匚1.為增加內(nèi)存的容量
E2.減少高速CPU和慢速內(nèi)存之間的速度差異
C3.增加寄存器
C4.增加I/O接口
21:MOVAX,ES:[BX][SI]的源操作數(shù)的物理地址是()。
C1.16X(DS)+(BX)+(SI)
E2.16X(ES)+(BX)+(SI)
C3.16X(SS)+(BX)+(SI)
C4.16X(CS)+(BX)+(SI)
22:8255A工作在方式0時(shí),端口A、B、和C的輸入/輸出有()
種組合方式。
C1.4
匚2.8
E3.16
「4.32
23:適合程序查詢傳遞控制方式的外部設(shè)備是()。
C1.CRT顯示器
2.打印機(jī)
C3.LED顯示器
C4.BCD撥碼盤(pán)
24:計(jì)算機(jī)的主存由()組成。
1.RAM
匚2.ROM
@3.RAM和ROM
C4.內(nèi)存和外存
25:在RS-232c串行通信標(biāo)準(zhǔn)總線中,如果通信接口芯片采用8251A,
則RTS信號(hào)是由()發(fā)出的。
C1.調(diào)制解調(diào)器
C2.8251A的發(fā)送器
E3.8251A的調(diào)制解調(diào)控制器
C4.8251A的接收器
26:設(shè)SP=2000H,當(dāng)執(zhí)行POPAX之后,SP=()。
C1.1FFEH
62,2002H
匚3.1FFFFH
27:8086/8088系統(tǒng)中,I/O尋址空間為()。
C1.1024
C2.1M
E3.64K
4.32K
28:根據(jù)中斷向量表的格式,只要知道了中斷類型碼n就可以找到
相應(yīng)的中斷向量在表中的位置,中斷向量在表中的存放地址=()o
區(qū)1.4Xn
匚2.8Xn
匚3.16Xn
匚4.32Xn
29:十進(jìn)制數(shù)-75用二進(jìn)制數(shù)10110101表示,其表示方式是()。
C1.原碼
E2.補(bǔ)碼
C3.反碼
C4.ASCH碼
30:在構(gòu)成存儲(chǔ)系統(tǒng)時(shí),所用存儲(chǔ)芯片單片不能滿足字長(zhǎng)要求,需
用首先進(jìn)行()。
匚L字?jǐn)U展
E2.位擴(kuò)展
C3.字位擴(kuò)展
C4.以上均可
31:在微型計(jì)算機(jī)系統(tǒng)中,CPU與I/O設(shè)備間傳送的信號(hào)有()。
口1.數(shù)據(jù)信息
2.控制信息
匚3.狀態(tài)信息
E4.以上都是
32:8086執(zhí)行OUTDX,AL指令時(shí),輸出到地址總線上的信息是()。
C1,AL
C2.AX
C3.DL
E4.DX
33:CPU通過(guò)總線對(duì)內(nèi)存或I/O端口存?。ㄗx或?qū)懀┮粋€(gè)字節(jié)所需
的時(shí)間是一個(gè)()。
@1.總線周期
匚2.時(shí)鐘周期
C3.指令周期
匚4.存儲(chǔ)器周期
34:將累加器AX的內(nèi)容清零的不正確操作是()。
□1.ANDAX,0
C2.XORAX,AX
C3.SUBAX,AX
E4.CMPAX,AX
35:8088CPU工作在最大模式下,執(zhí)行IN或OUT指令產(chǎn)生I/O端口
讀信號(hào)#10R和寫(xiě)信號(hào)#I0W的部件是()。
匚1.8088CPU
E2.總線控制器
C3.8255并行接口
C4.DMA控制器
36:指令TESTAL,02H的含義是()。
C1.測(cè)試AL的bitO位的邏輯值
E2.測(cè)試AL的bitl位的邏輯值
C3.測(cè)試AL的bit2位的邏輯值
C4.測(cè)試AL的值
37:Reset信號(hào)到來(lái)后,8088CPU的啟動(dòng)地址為()。
匚1.00000H
匚2.FFFFFH
總3.FFFFOH
4.0FFFFH
38:8086/8088可用于間接尋址的寄存器有()。
C1.2個(gè)
區(qū)2.4個(gè)
C3.6個(gè)
C4.8個(gè)
39:8253使用了()端口地址。
匚1.1個(gè)
匚2.2個(gè)
匚3.3個(gè)
國(guó)4.4個(gè)
40:8259A是()。
1.鎖存器
2.可編程中斷控制器
3.并行I/O芯片
4.串口I/O芯片
1:
8259A特殊循環(huán)優(yōu)先級(jí)方式,若設(shè)定在R4為最低優(yōu)先級(jí)設(shè)備,則
的優(yōu)先級(jí)最高。
回答:
IR5
2:某程序在執(zhí)行前(CS)=0A7F0H,(IP)=2B40H,該程序的起始
物理地址是
回答:AAA40H
3:存儲(chǔ)器芯片地址譯碼方法有和兩種方法。
回答:全地址譯碼、部分地址譯碼
4:在8088系統(tǒng)中,中斷類型碼為7的中斷向量的存放地址
是:
回答:28/1CH
5:8086的轉(zhuǎn)移指令根據(jù)轉(zhuǎn)移的范圍分為段內(nèi)轉(zhuǎn)移及段間轉(zhuǎn)移,段
內(nèi)轉(zhuǎn)移的范圍不超過(guò)。
回答:64K
6:標(biāo)號(hào)有3個(gè)屬性,屬性、屬性和
屬性。
7:在指令中立即數(shù)只能用作操作數(shù),而不能用作目的操
作數(shù)。
回答:源
8:8255A的端口可工作于位控方式,端口可
工作于雙向方式。
9:指令MOVAX,[BX]的默認(rèn)段寄存器是o
10:異步串行通信數(shù)據(jù)格式由起始位、數(shù)據(jù)位、____________位和
____________位等4部分組成。
回答:奇偶校驗(yàn)、停止
11:8086與8088CPU結(jié)構(gòu)極為相似,都是由
兩大部分組成。
回答:EU執(zhí)行單元、BIU總線接口單元
12;8086有兩類中斷,它們是中斷和中斷。
回答:內(nèi)部,外部
13:已知邏輯地址為2F00H:38A0H,物理地址=
回答:328A0H
14:當(dāng)總線負(fù)載超過(guò)其負(fù)載能力時(shí),需加接,以增加總
線的負(fù)載能力。
回答:總線驅(qū)動(dòng)器
15:在指令A(yù)DD[BX],AH中,兩個(gè)操作數(shù)的尋址方式分別是
和O
回答:寄存器間接尋址,寄存器尋址
16:某系統(tǒng)采用8253通道1進(jìn)行計(jì)數(shù),計(jì)數(shù)值為1234H,若使用工
作方式2,二進(jìn)制計(jì)數(shù)方式,則通道1的控制字應(yīng)為Ho
回答:74
17:DMA控制器與CPU分時(shí)使用內(nèi)存,通常采用三種方法:
回答:CPU停機(jī)方式、周期擴(kuò)展、周期挪用
18:8255的B口有.種工作方式。
回答:2
19:8088微機(jī)系統(tǒng)有.條地址線,可尋址的最大物理內(nèi)存
容量為字節(jié)。
回答:20、1M
20:8086CPU通過(guò)__________段寄存器和指針寄存器能
準(zhǔn)確找到程序代碼。
回答:CS、IP
21:鍵盤(pán)按其提供編碼方式分為編碼鍵盤(pán)和
回答:非編碼鍵盤(pán)
22:若中斷類型碼為23H,則其中斷向量地址為
回答:8CH
23:構(gòu)成8KB的SRAM系統(tǒng),若采用2114(1KX4)芯片,需用
___________片。
回答:16
24:一般在使用中,利用8253的引腳來(lái)啟動(dòng)或禁止某通
道的工作。
回答:GATE
25:微型計(jì)算機(jī)通過(guò)外部設(shè)備與外界之間的通信和交換數(shù)據(jù)稱為
回答:輸入/輸出
26:當(dāng)8086CPU的引腳MN/MX=1時(shí),稱為模式。
回答:最小
27:計(jì)算機(jī)的指令由和兩部分組成。
回答:操作碼、操作數(shù)
28:硬中斷可分為中斷和中斷兩種。
回答:非屏蔽中斷NMI、可屏蔽中斷INTR
29:8253可編程定時(shí)/計(jì)數(shù)芯片的信號(hào)用于控制計(jì)數(shù)器
的啟動(dòng)和停止。
回答:GATE
30:當(dāng)8253的通道0工作于方式0時(shí),其二進(jìn)制最大計(jì)數(shù)值為
回答:0000H
1:8086/8088可用于間接尋址的寄存器有()。
匚1.2個(gè)
62.4個(gè)
匚3.6個(gè)
匚4.8個(gè)
2:算術(shù)移位指令SAL可用于()。
L帶符號(hào)數(shù)乘2
2.帶符號(hào)數(shù)除2
3.無(wú)符號(hào)數(shù)乘2
4.無(wú)符號(hào)數(shù)除2
3:與LEAAX,BUFFER等價(jià)的指令為()。
匚1.M0VAX,BUFFER
E2.MOVAX,OFFSETBUFFER
匚3.MOVAX,DS:BUFFER
匚4.AXEQUBUFFER
4:寄存器間接尋址方式中,操作數(shù)在()中。
C1.通用寄存器
C2.堆棧
E3.內(nèi)存單元
C4.段寄存器
5:RESET信號(hào)有效后,8086開(kāi)始執(zhí)行程序的地址為()。
C1.00000H
C2.F0000H
E3.FFFF0H
C4.FFFFFH
6:8237DMA控制器有四種工作方式,其中,傳輸率較高的一種是
()O
匚1.單字節(jié)傳送方式
匚2.請(qǐng)求傳送方式
E3?塊傳送方式
匕4.級(jí)聯(lián)方式
7:微機(jī)控制總線上傳送的是()。
1.存儲(chǔ)器和I/O設(shè)備向CPU傳送的狀態(tài)信號(hào)
2.存儲(chǔ)器和I/O接口的地址
3.CPU向存儲(chǔ)器和I/O設(shè)備發(fā)出的命令信號(hào)
4.A和C
8:下列指令中,錯(cuò)誤的指令是()。
E
l.MOV[DI],23H
匚2.MOV[BP+DI],CX
匚3.MOV[2000H],AL
C4.MOV
DX,04H
9:8086執(zhí)行OUTDX,AL指令時(shí),輸出到地址總線上的信息是()。
1.AL
2.AX
3.DL
4.DX
10:典型的計(jì)算機(jī)硬件結(jié)構(gòu)主要包括三個(gè)組成部分,它們分別是()o
ELCPU、存儲(chǔ)器、I/O設(shè)備
C2.CPU、運(yùn)算器、控制器
C3.存儲(chǔ)器、I/O設(shè)備、系統(tǒng)總線
匚4.CPU、控制器、I/O設(shè)備
11:8253可編程定時(shí)/計(jì)數(shù)器工作在方式2時(shí),控制信號(hào)GATE變?yōu)?/p>
低電平后對(duì)計(jì)數(shù)器的影響是()。
1.等待下一次計(jì)數(shù)開(kāi)始
口2.暫時(shí)停止現(xiàn)行計(jì)數(shù)工作
C3.計(jì)數(shù)器的計(jì)數(shù)不受該信號(hào)的影響
C4.立即開(kāi)始新的計(jì)數(shù)
12:在微型機(jī)中,主存是由()組成。
CLRAM和硬盤(pán)
C2.ROM和硬盤(pán)
C3.RAM、軟盤(pán)及硬盤(pán)
E4.RAM和ROM
13:在中斷響應(yīng)周期內(nèi),將IF置0是由()。
E1.硬件自動(dòng)完成的
匕2.用戶在編制中斷服務(wù)程序時(shí)設(shè)置的
匕3.關(guān)中斷指令完成的
匚4.堆棧指令完成的
14:適合程序查詢傳遞控制方式的外部設(shè)備是()。
°1.CRT顯不器
2.打印機(jī)
C3.LED顯示器
C4.BCD撥碼盤(pán)
15:串行通信時(shí),如果兩個(gè)站都能同時(shí)接收和發(fā)送信息,那么這種
配置方式叫做()方式。
c1.單工
匚2.半雙工
E3.全雙工
匕4.總線
16:設(shè)系統(tǒng)為20位地址線,采用全譯碼方式。若用8K義8位RAM
存儲(chǔ)器芯片構(gòu)成256K的存儲(chǔ)系統(tǒng),需要()位地址線作為片外地
址譯碼。
C1.5
C2.6
日3.7
C4.8
17:8255A工作在方式。時(shí),端口A、B、和C的輸入/輸出有()
種組合方式。
C1.4
匚2.8
E3.16
C4.32
18:某靜態(tài)RAM芯片的容量為8KX8位,則()。
CL該芯片的地址線是11根
C2.該芯片的地址線是12根
3.該芯片的地址線是13根
4.該芯片的地址線是16根
19:設(shè)SP=2000H,當(dāng)執(zhí)行POPAX之后,SP=()0
匚1.1FFEH
62,2002H
匚3.1FFFFH
匚4.2001H
20:在DMA操作期間,8237A選擇存儲(chǔ)器的信號(hào)是A15?A0,而選擇
外設(shè)端口的信號(hào)是()。
1.A15~A0
2.A7-A0
C3.DREQ
E4.DACK
21:8086CPU內(nèi)標(biāo)志寄存器中的控制標(biāo)志位占()。
匚1.9位
E2.3位
匚3.6位
匚4.16位
22:指令TESTAL,40H的含義是()。
CL測(cè)試AL的內(nèi)容是否等于40
2.測(cè)試AL的D6位的邏輯值。
3.測(cè)試AL的D2位的邏輯值。
C4.比較AL的內(nèi)容與80H號(hào)存儲(chǔ)單元內(nèi)容是否一致
23:采用Cache技術(shù)的主要目的是()。
°1.為增加內(nèi)存的容量
E2.減少高速CPU和慢速內(nèi)存之間的速度差異
C3.增加寄存器
C4.增加I/O接口
24:8086/8088系統(tǒng)中,I/O尋址空間為()。
匚1.1024
匚2.IM
E3.64K
4.32K
25:計(jì)算機(jī)的主存由()組成。
C1.RAM
C2.ROM
E3.RAM和ROM
C4.內(nèi)存和外存
26:指令TESTAL,02H的含義是()。
C1.測(cè)試AL的bito位的邏輯值
E2.測(cè)試AL的bitl位的邏輯值
3.測(cè)試AL的bit2位的邏輯值
匚4.測(cè)試AL的值
27:8259A是()。
CL鎖存器
E2.可編程中斷控制器
C3.并行I/O芯片
C4.串口I/O芯片
28:CPU響應(yīng)INTR引腳的中斷請(qǐng)求的條件是()。
匚1.IF=0
E2.IF=1
匚3.TF=0
匚4.TF=1
29:十進(jìn)制數(shù)-75用二進(jìn)制數(shù)10H0101表示,其表示方式是()。
C1.原碼
E2.補(bǔ)碼
C3.反碼
C4.ASCH碼
30:在構(gòu)成存儲(chǔ)系統(tǒng)時(shí),所用存儲(chǔ)芯片單片不能滿足字長(zhǎng)要求,需
用首先進(jìn)行()。
匚L字?jǐn)U展
E2.位擴(kuò)展
匕3.字位擴(kuò)展
匚4.以上均可
31:8088CPU通過(guò)總線對(duì)內(nèi)存或I/O端口進(jìn)行一次讀或?qū)懖僮鞯倪^(guò)
程稱為一個(gè)()。
□1.時(shí)鐘周期
E2.總線周期
C3.指令周期
C4.存儲(chǔ)器周期
32:CPU接收中斷類型碼,將它左移()位后,形成中斷向量的起
始地址,存入暫存器中。
C1.1
E2.2
C3.3
匕4.4
33:堆棧的工作原則是()。
1.先進(jìn)后出
C2.先進(jìn)先出
C3.鏈?zhǔn)酱鎯?chǔ)
□4.隨機(jī)存儲(chǔ)
34:8086CPU復(fù)位后,執(zhí)行的第一條指令的物理地址是()。
1.OOOOOH
匚2.OOOOFH
63.FFFFOH
匚4.FFFFFH
35:CPU通過(guò)總線對(duì)內(nèi)存或I/O端口存?。ㄗx或?qū)懀┮粋€(gè)字節(jié)所需
的時(shí)間是一個(gè)()。
L總線周期
C2.時(shí)鐘周期
C3.指令周期
C4.存儲(chǔ)器周期
36:在8253計(jì)數(shù)器0工作在方式1時(shí),在計(jì)數(shù)中途OUTO為()。
匚1.由高變低
匚2.由低變高
C3.高電平
E4.低電平
37:ASSUME偽指令的功能是()。
CL過(guò)程定義
C2.邏輯段定義
C3.宏定義
E4.段寄存器分配
38:8253軟啟動(dòng)前,GATE必需為()態(tài)。
匚1.低電平
匚2.任意
E3.高電平
C4.上升沿
39:Reset信號(hào)到來(lái)后,8088CPU的啟動(dòng)地址為()。
口1.00000H
C2.FFFFFH
E3.FFFFOH
C4.OFFFFH
40:在8255A中,可工作于位控方式的端口是()。
C1.端口
匚2.B端口
E3.C端口
C4.A和D端口
1:8086CPU通過(guò)段寄存器和指針寄存器能準(zhǔn)
確找到程序代碼。
回答:CS、IP
2:8253可編程定時(shí)/計(jì)數(shù)芯片的信號(hào)用于控制計(jì)數(shù)器的
啟動(dòng)和停止。
回答:GATE
3:微型計(jì)算機(jī)通過(guò)外部設(shè)備與外界之間的通信和交換數(shù)據(jù)稱為
回答:輸入/輸出
4:計(jì)算機(jī)的指令由_________和兩部分組成。
回答:操作碼、操作數(shù)
5:某系統(tǒng)采用8253通道1進(jìn)行計(jì)數(shù),計(jì)數(shù)值為1234H,若使用工
作方式2,二進(jìn)制計(jì)數(shù)方式,則通道1的控制字應(yīng)為Ho
回答:74
6:8086的轉(zhuǎn)移指令根據(jù)轉(zhuǎn)移的范圍分為段內(nèi)轉(zhuǎn)移及段間轉(zhuǎn)移,段
內(nèi)轉(zhuǎn)移的范圍不超過(guò)
回答:64K
7:用4KX4bit的存儲(chǔ)器芯片構(gòu)成32KB的存儲(chǔ)器,所需要的芯片數(shù)
是片。
回答:16
8:硬中斷可分為中斷和中斷兩種。
回答:非屏蔽中斷NMI、可屏蔽中斷INTR
9;能使8255的PC5輸出高電平的控制字為
回答:00001011B/0BH/11
10:8253具有個(gè)減1計(jì)數(shù)器。每個(gè)計(jì)數(shù)器都含有
__________位的初值寄存器。在以二進(jìn)制計(jì)數(shù)時(shí),最大計(jì)數(shù)次數(shù)為
以BCD碼計(jì)數(shù)時(shí),最大計(jì)數(shù)次數(shù)為0
回答:3、16、65536、10000
11:當(dāng)8253的通道0工作于方式0時(shí),其二進(jìn)制最大計(jì)數(shù)值為
12:某系統(tǒng)采用8253通道0進(jìn)行計(jì)數(shù),計(jì)數(shù)值為5432H,若使用工
作方式4,BCD計(jì)數(shù)方式,則通道0的控制字應(yīng)為Ho
回答:39
13:8086有兩類中斷,它們是中斷和中斷。
回答:內(nèi)部,外部
14:若中斷類型碼為23H,則其中斷向量地址為
回答:8CH
15:8255的B口有種工作方式。
回答:2
16:已知邏輯地址為2F00H:38A0H,物理地址=
回答:328A0H
17:動(dòng)態(tài)M0S存儲(chǔ)器靠存儲(chǔ)信息。
回答:電容
18:標(biāo)號(hào)有3個(gè)屬性,屬性、屬性和
__________屬性。
回答:段、偏移量、類型
19:從用戶角度看,I/O接口內(nèi)包含有4種寄存器:數(shù)據(jù)輸入寄存
器、數(shù)據(jù)輸出寄存器、和控制寄存器。
回答:狀態(tài)寄存器
20:受CLI和STI指令控制的中斷是o
回答:可屏蔽中斷INTR
21;指令MOVAX,[BP+SI+5]的默認(rèn)段寄存器是<.
回答:SS
22:某程序在執(zhí)行前(CS)=0A7F0H,(IP)=2B40H,該程序的起始
物理地址是。
回答:AAA40H
23:當(dāng)總線負(fù)載超過(guò)其負(fù)載能力時(shí),需加接,以增加總
線的負(fù)載能力。
回答:總線驅(qū)動(dòng)器
24:指令MOVAX,[BX]的默認(rèn)段寄存器是
回答:DS
25:8086與8088CPU結(jié)構(gòu)極為相似,都是由__________
兩大部分組成。
回答:EU執(zhí)行單元、BIU總線接口單元
26:鍵盤(pán)按其提供編碼方式分為編碼鍵盤(pán)和。
27:一般在使用中,利用8253的引腳來(lái)啟動(dòng)或禁止某通
道的工作。
回答:GATE
28:8255A的端口可工作于位控方式,
可工作于雙向方式。
回答:C,A
29:存儲(chǔ)器芯片地址譯碼方法有和兩種方法。
回答:全地址譯碼、部分地址譯碼
30:某存貯器系統(tǒng)的容量為4KX8,若起始地址為3000H,則末地址
為
回答:FFFH
1:8259A是()。
C1.鎖存器
E2.可編程中斷控制器
匕3.并行I/O芯片
C4.串口I/O芯片
2:在DMA操作期間,8237A選擇存儲(chǔ)器的信號(hào)是A15?A0,而選擇
外設(shè)端口的信號(hào)是()。
C1.A15~A0
C2.A7-A0
C3.DREQ
E4.DACK
3:8088CPU通過(guò)總線對(duì)內(nèi)存或I/O端口進(jìn)行一次讀或?qū)懖僮鞯倪^(guò)程
稱為一個(gè)()。
匚1.時(shí)鐘周期
E2.總線周期
C3.指令周期
匕4.存儲(chǔ)器周期
4:ASSUME偽指令的功能是()。
1.過(guò)程定義
2.邏輯段定義
3.宏定義
4.段寄存器分配
5:波特率是()。
國(guó)1.每秒鐘傳送的位數(shù)
匚2.每秒鐘傳送的字節(jié)數(shù)
匚3.每秒鐘傳送的字?jǐn)?shù)
匚4.每秒鐘傳送的ASCH碼字符數(shù)
6;MOVAX,ES:[BX][SI]的源操作數(shù)的物理地址是()。
1.16X(DS)+(BX)+(SI)
2.16X(ES)+(BX)+(SI)
3.16X(SS)+(BX)+(SI)
4.16X(CS)+(BX)+(SI)
7:指令TESTAL,02H的含義是()。
L測(cè)試AL的bitO位的邏輯值
E2.測(cè)試AL的bitl位的邏輯值
匕3.測(cè)試AL的bit2位的邏輯值
C4.測(cè)試AL的值
8:在Reset信號(hào)到來(lái)后,8088CPU的啟動(dòng)地址為()。
1.為增加內(nèi)存的容量
2.減少高速CPU和慢速內(nèi)存之間的速度差異
3.增加寄存器
4.增加I/O接口
9:在微型機(jī)中,主存是由()組成。
匚1.RAM和硬盤(pán)
C2.ROM和硬盤(pán)
C3.RAM、軟盤(pán)及硬盤(pán)
@4.RAM和ROM
10:CPU通過(guò)總線對(duì)內(nèi)存或I/O端口存?。ㄗx或?qū)懀┮粋€(gè)字節(jié)所需
的時(shí)間是一個(gè)()。
1.總線周期
C2.時(shí)鐘周期
C3.指令周期
C4.存儲(chǔ)器周期
11:堆棧的工作原則是()。
E1.先進(jìn)后出
C2.先進(jìn)先出
C3.鏈?zhǔn)酱鎯?chǔ)
匚4.隨機(jī)存儲(chǔ)
12:8253軟啟動(dòng)前,GATE必需為()態(tài)。
C1.低電平
C2.任意
E3.高電平
C4.上升沿
13:與LEAAX,BUFFER等價(jià)的指令為()。
l.MOVAX,BUFFER
E2.MOVAX,OFFSETBUFFER
匚3.MOVAX,DS:BUFFER
匚4.AXEQUBUFFER
14:下列指令中,錯(cuò)誤的指令是()。
El.MOV[DI],23H
C2.MOV[BP+DI],CX
C3.MOV[2000H],AL
C4.MOVDX,04H
15:在構(gòu)成存儲(chǔ)系統(tǒng)時(shí),所用存儲(chǔ)芯片單片不能滿足字長(zhǎng)要求,需
用首先進(jìn)行()。
□L字?jǐn)U展
E2.位擴(kuò)展
C3.字位擴(kuò)展
C4.以上均可
16;十進(jìn)制數(shù)-75用二進(jìn)制數(shù)10H0101表示,其表示方式是()。
U1.原碼
E2.補(bǔ)碼
U3.反碼
C4.ASCH碼
17:8253使用了()端口地址。
匚1.1個(gè)
C2.2個(gè)
匚3.3個(gè)
E4.4個(gè)
18:串行通信時(shí),如果兩個(gè)站都能同時(shí)接收和發(fā)送信息,那么這種
配置方式叫做()方式。
c1.單工
口2.半雙工
E3.全雙工
C4.總線
19:有關(guān)RS-232c技術(shù),下列說(shuō)法中錯(cuò)誤的是()。
C1.可用于連接兩臺(tái)PC機(jī),進(jìn)行數(shù)據(jù)傳輸
C2.屬于DTE與DCE之間的接口標(biāo)準(zhǔn)
3.并行傳送數(shù)據(jù)
C4.屬于EIA標(biāo)準(zhǔn)
20:8255A工作在方式0時(shí),端口A、B、和C的輸入/輸出有()
種組合方式。
匕1.4
C2.8
E3.16
匚4.32
21:在中斷響應(yīng)周期內(nèi),將IF置0是由()。
L硬件自動(dòng)完成的
C2.用戶在編制中斷服務(wù)程序時(shí)設(shè)置的
C3.關(guān)中斷指令完成的
C4.堆棧指令完成的
22:下列引起程序中斷的四種情況,哪一種需要由硬件提供中斷類
型碼()。
1.INTO
2.INTR
匚3.NMI
匚4.INTn
23;Reset信號(hào)到來(lái)后,8088CPU的啟動(dòng)地址為()。
口1.00000H
C2.FFFFFH
包3.FFFFOH
C4.OFFFFH
24:微機(jī)控制總線上傳送的是()。
匕1.存儲(chǔ)器和I/O設(shè)備向CPU傳送的狀態(tài)信號(hào)
匚2.存儲(chǔ)器和I/O接口的地址
匚3.CPU向存儲(chǔ)器和I/O設(shè)備發(fā)出的命令信號(hào)
E4.AC
25:8086CPU復(fù)位后,執(zhí)行的第一條指令的物理地址是()。
C1.00000H
C2.0000FH
E3.FFFFOH
C4.FFFFFH
26:適合程序查詢傳遞控制方式的外部設(shè)備是()。
LCRT顯示器
E2.打印機(jī)
匚3.LED顯示器
匚4.BCD撥碼盤(pán)
27:設(shè)系統(tǒng)為20位地址線,采用全譯碼方式。若用8KX8位RAM
存儲(chǔ)器芯片構(gòu)成256K的存儲(chǔ)系統(tǒng),需要()位地址線作為片外地
址譯碼。
C1.5
C2.6
E3.7
C4.8
28:8086執(zhí)行OUTDX,AL指令時(shí),輸出到地址總線上的信息是()。
匚1.AL
C2.AX
匚3.DL
E4,DX
29:RESET信號(hào)有效后,8086開(kāi)始執(zhí)行程序的地址為()。
C1.00000H
C2.FOOOOH
E3.FFFFOH
4.FFFFFH
30:8253軟啟動(dòng)前,GATE引腳必需為()。
匕1.上升沿
匕2.下降沿
C3.低電平
E4.高電平
31:典型的計(jì)算機(jī)硬件結(jié)構(gòu)主要包括三個(gè)組成部分,它們分別是()。
LCPU、存儲(chǔ)器、I/O設(shè)備
C2.CPU、運(yùn)算器、控制器
C3.存儲(chǔ)器、I/O設(shè)備、系統(tǒng)總線
C4.CPU、控制器、I/O設(shè)備
32:指令TESTAL,40H的含義是()。
匚1.測(cè)試AL的內(nèi)容是否等于40
E2.測(cè)試AL的D6位的邏輯值。
C3.測(cè)試AL的D2位的邏輯值。
匚4.比較AL的內(nèi)容與80H號(hào)存儲(chǔ)單元內(nèi)容是否--致
33:8086/8088系統(tǒng)中,I/O尋址空間為()。
CI.1024
C2.1M
E3.64K
4.32K
34:CPU接收中斷類型碼,將它左移()位后,形成中斷向量的起
始地址,存入暫存器中。
匕1.1
E2.2
C3.3
匚4.4
35:CPU響應(yīng)INTR引腳的中斷請(qǐng)求的條件是()。
C1.IF=0
E2,IF=1
C3.TF=0
C4.TF=1
36:8259A的IRR作用是()。
E1.保存正在請(qǐng)求的中斷級(jí)
C2.保存正在服務(wù)的中斷級(jí)
C3.保存中斷屏蔽信息
C4.保存中斷類型碼
37:設(shè)SP=2000H,當(dāng)執(zhí)行POPAX之后,SP=()。
C1.1FFEH
E2.2002H
3.LFFFFH
4.2001H
38:某靜態(tài)RAM芯片的容量為8KX8位,則()。
CL該芯片的地址線是11根
口2.該芯片的地址線是12根
E3.該芯片的地址線是13根
C4.該芯片的地址線是16根
39:在RS-232c串行通信標(biāo)準(zhǔn)總線中,如果通信接口芯片采用8251A,
則RTS信號(hào)是由()發(fā)出的。
匕1.調(diào)制解調(diào)器
匚2.8251A的發(fā)送器
E3.8251A的調(diào)制解調(diào)控制器
C4.8251A的接收器
40:8086CPU內(nèi)標(biāo)志寄存器中的控制標(biāo)志位占()。
C1.9位
E2.3位
C3.6位
C4.16位
1:若中斷類型碼為23H,則其中斷向量地址為
回答:8CH
2:動(dòng)態(tài)MOS存儲(chǔ)器靠存儲(chǔ)信息。
回答:電容
3:某系統(tǒng)采用8253通道1進(jìn)行計(jì)數(shù),計(jì)數(shù)值為1234H,若使用工
作方式2,二進(jìn)制計(jì)數(shù)方式,則通道1的控制字應(yīng)為Ho
回答:74
4:設(shè)某存儲(chǔ)器系統(tǒng)ROM容量為6KB,末地址為ABFFH,已知其地址
連續(xù),該存儲(chǔ)器的首地址為Ho
回答:9400
5:8255有3個(gè)數(shù)據(jù)輸入輸出端口,其中只有端口可以
工作在方式2O
回答:A
6:從用戶角度看,I/O接口內(nèi)包含有4種寄存器:數(shù)據(jù)輸入寄存器、
數(shù)據(jù)輸出寄存器、和控制寄存器。
回答:狀態(tài)寄存器
7:某程序在執(zhí)行前(CS)=0A7F0H,(IP)=2B40H,該程序的起始
物理地址是。
回答:AAA40H
8:在8088系統(tǒng)中,中斷類型碼為7的中斷向量的存放地址
是:0
回答:28/1CH
9:當(dāng)8086CPU的引腳MN/MX=1時(shí),稱為模式。
回答:最小
10:異步串行通信數(shù)據(jù)格式由起始位、數(shù)據(jù)位、__________位和
位等4部分組成。
回答:奇偶校驗(yàn)、停止
11:8253具有.個(gè)減1計(jì)數(shù)器。每個(gè)計(jì)數(shù)器都含有
位的初值寄存器。在以二進(jìn)制計(jì)數(shù)時(shí),最大計(jì)數(shù)次數(shù)為
以BCD碼計(jì)數(shù)時(shí),最大計(jì)數(shù)次數(shù)為.
回答:3、16、65536、10000
12:當(dāng)總線負(fù)載超過(guò)其負(fù)載能力時(shí),需加接,以增加總
線的負(fù)載能力。
回答:總線驅(qū)動(dòng)器
13:8255A的端口可工作于位控方式,端口
可工作于雙向方式。
回答:C,A
14:8253可編程定時(shí)/計(jì)數(shù)芯片的..信號(hào)用于控制計(jì)數(shù)器
的啟動(dòng)和停止。
回答:GATE
15:在無(wú)段超越說(shuō)明時(shí),通用數(shù)據(jù)讀寫(xiě)操作自動(dòng)選擇段。
回答:DS
16:8088微機(jī)系統(tǒng)有.條地址線,可尋址的最大物理內(nèi)存
容量為字節(jié)。
回答:20、1M
17:某系統(tǒng)采用8253通道0進(jìn)行計(jì)數(shù),計(jì)數(shù)值為5432H,若使用工
作方式4,BCD計(jì)數(shù)方式,則通道0的控制字應(yīng)為Ho
回答:39
18:8086與8088CPU結(jié)構(gòu)極為相似,都是由
兩大部分組成。
回答:EU執(zhí)行單元、BIU總線接口單元
19:構(gòu)成8KB的SRAM系統(tǒng),若采用2114(1KX4)芯片,需用
__________片。
回答:16
20:一般在使用中,利用8253的引腳來(lái)啟動(dòng)或禁止某通
道的工作。
回答:GATE
21:標(biāo)號(hào)有3個(gè)屬性,屬性、屬性和
__________屬性。
回答:段、偏移量、類型
22:已知邏輯地址為2F00H:38A0H,物理地址=
回答:328A0H
23:受CLI和STI指令控制的中斷是
回答:可屏蔽中斷INTR
24:用4KX4bit的存儲(chǔ)器芯片構(gòu)成32KB的存儲(chǔ)器,所需要的芯片
數(shù)是片。
回答:16
25:在指令A(yù)DD[BX],AH中,兩個(gè)操作數(shù)的尋址方式分別是
和
回答:寄存器間接尋址,寄存器尋址
26:指令MOVAX,[BX]的默認(rèn)段寄存器是
回答:DS
27:微型計(jì)算機(jī)的系統(tǒng)總線包括總線總線和
___________總線。
回答:地址、數(shù)據(jù)、控制
28:
8259A特殊循環(huán)優(yōu)先級(jí)方式,若設(shè)定在R4為最低優(yōu)先級(jí)設(shè)備,則
的優(yōu)先級(jí)最高。
回答:
IR5
29:硬中斷可分為中斷和中斷兩種。
回答:非屏蔽中斷NMI、可屏蔽中斷INTR
30:微型計(jì)算機(jī)通過(guò)外部設(shè)備與外界之間的通信和交換數(shù)據(jù)稱為
回答:輸入/輸出
1:在微型機(jī)中,主存是由()組成。
C1.RAM和硬盤(pán)
C2.ROM和硬盤(pán)
C3.RAM、軟盤(pán)及硬盤(pán)
4.RAM和ROM
2:在DMA操作期間,8237A選擇存儲(chǔ)器的信號(hào)是A15?AO,而選擇
外設(shè)端口的信號(hào)是()。
匚1.A15~A0
匚2.A7-A0
匚3.DREQ
E4.DACK
3:寄存器間接尋址方式中,操作數(shù)在()中。
C1.通用寄存器
C2.堆棧
E3.內(nèi)存單元
C4.段寄存器
4:十進(jìn)制數(shù)-75用二進(jìn)制數(shù)10110101表示,其表示方式是()。
匕1.原碼
區(qū)2.補(bǔ)碼
匕3.反碼
C4.ASCH碼
5:8086執(zhí)行OUTDX,AL指令時(shí),輸出到地址總線上的信息是()。
C1.AL
C2.AX
3.DL
4.DX
6:堆棧的工作原則是()。
1.先進(jìn)后出
2.先進(jìn)先出
3.鏈?zhǔn)酱鎯?chǔ)
4.隨機(jī)存儲(chǔ)
7:8259A是()。
C1.鎖存器
E2.可編程中斷控制器
匕3.并行I/O芯片
C4.串口I/O芯片
8:適合程序查詢傳遞控制方式的外部設(shè)備是()。
1.CRT顯示器
2.打印機(jī)
3.LED顯示器
4.BCD撥碼盤(pán)
9:RESET信號(hào)有效后,8086開(kāi)始執(zhí)行程序的地址為()。
匚1.00000H
C2.F0000H
3.FFFF0H
4.FFFFFH
10:8086/8088可用于間接尋址的寄存器有()。
□L2個(gè)
區(qū)2.4個(gè)
C3.6個(gè)
C4.8個(gè)
11:ASSUME偽指令的功能是()。
C1.過(guò)程定義
匕2.邏輯段定義
匚3.宏定義
E4.段寄存器分配
12:8088CPU工作在最大模式下,執(zhí)行IN或OUT指令產(chǎn)生I/O端口
讀信號(hào)#I0R和寫(xiě)信號(hào)#I0W的部件是()。
C1.8088CPU
2.總線控制器
C3.8255并行接口
C4.DMA控制器
13:在8255A中,可工作于位控方式的端口是()。
匚1.端口
2.B端口
3.C端口
匚4.A和D端口
14:在Reset信號(hào)到來(lái)后,8088CPU的啟動(dòng)地址為()。
C1.為增加內(nèi)存的容量
2.減少高速CPU和慢速內(nèi)存之間的速度差異
C3.增加寄存器
C4.增加I/O接口
15:8253軟啟動(dòng)前,GATE引腳必需為()。
C1.上升沿
匕2.下降沿
C3.低電平
E4.高電平
16:8086CPU復(fù)位后,執(zhí)行的第一條指令的物理地址是()。
C1.00000H
C2.0000FH
E3.FFFF0H
C4.FFFFFH
17:8088CPU通過(guò)總線對(duì)內(nèi)存或I/O端口進(jìn)行一次讀或?qū)懖僮鞯倪^(guò)
程稱為一個(gè)()。
匚1.時(shí)鐘周期
E2.總線周期
匕3.指令周期
匕4.存儲(chǔ)器周期
18:8255工作方式0,A口輸入,C口高4位輸入,B口輸出,C0
低4位輸出,其控制字為()。
E1.10011000B
C2.10001000B
C3.00011000B
C4.11001000B
19:算術(shù)移位指令SAL可用于()。
E1.帶符號(hào)數(shù)乘2
匚2.帶符號(hào)數(shù)除2
匚3.無(wú)符號(hào)數(shù)乘2
C4.無(wú)符號(hào)數(shù)除2
20:8259A的IRR作用是()。
1.保存正在請(qǐng)求的中斷級(jí)
C2.保存正在服務(wù)的中斷級(jí)
C3.保存中斷屏蔽信息
C4.保存中斷類型碼
21:8255A工作在方式0時(shí),端口A、B、和C的輸入/輸出有()
種組合方式。
匕1.4
匚2.8
E3.16
匚4.32
22:8255芯片有()種基本工作方式。
°L為增加內(nèi)存的容量
62.減少高速CPU和慢速內(nèi)存之間的速度差異
C3.增加寄存器
C4.增加I/O接口
23:8253使用了()端口地址。
匚1.1個(gè)
匚2.2個(gè)
匚3.3個(gè)
64.4個(gè)
24:在RS-232c串行通信標(biāo)準(zhǔn)總線中,如果通信接口芯片采用8251A,
則RTS信號(hào)是由()發(fā)出的。
C1.調(diào)制解調(diào)器
C2.8251A的發(fā)送器
3.8251A的調(diào)制解調(diào)控制器
匚4.8251A的接收器
25:在8253計(jì)數(shù)器0工作在方式1時(shí),在計(jì)數(shù)中途OUTO為()。
°1.由高變低
C2.由低變高
C3.高電平
4.低電平
26:CPU接收中斷類型碼,將它左移()位后,形成中斷向量的起
始地址,存入暫存器中。
C1.1
E2.2
C3.3
C4.4
27:微機(jī)控制總線上傳送的是()。
C1.存儲(chǔ)器和I/O設(shè)備向CPU傳送的狀態(tài)信號(hào)
C2.存儲(chǔ)器和I/O接口的地址
C3.CPU向存儲(chǔ)器和I/O設(shè)備發(fā)出的命令信號(hào)
E4”1C
28:MOVAX,ES:[BX][SI]的源操作數(shù)的物理地址是()。
匚1.16X(DS)+(BX)+(SI)
E2.16X(ES)+(BX)+(SI)
匚3.16X(SS)+(BX)+(SI)
C4.16X(CS)+(BX)+(SI)
29:8086/8088系統(tǒng)中,I/O尋址空間為()。
C1.1024
C2.1M
E3.64K
C4.32K
30:指令TESTAL,40H的含義是()。
匕1.測(cè)試AL的內(nèi)容是否等于40
總2.測(cè)試AL的D6位的邏輯值。
匚3.測(cè)試AL的D2位的邏輯值。
匚4.比較AL的內(nèi)容與80H號(hào)存儲(chǔ)單元內(nèi)容是否一致
31:某靜態(tài)RAM芯片的容量為8KX8位,則()。
CL該芯片的地址線是11根
C2.該芯片的地址線是12根
3.該芯片的地址線是13根
C4.該芯片的地址線是16根
32:設(shè)系統(tǒng)為20位地址線,采用全譯碼方式。若用8KX8位RAM
存儲(chǔ)器芯片構(gòu)成256K的存儲(chǔ)系統(tǒng),需要()位地址線作為片外地
址譯碼。
1.5
匚2.6
E3.7
匚4.8
33:下列指令中,錯(cuò)誤的指令是()。
E
l.MOV[DI],23H
C2.MOV[BP+DI],CX
C3.MOV[2000H],AL
C4.MOV
DX,04H
34:Reset信號(hào)到來(lái)后,8088CPU的啟動(dòng)地址為()。
匚1.00000H
匚2.FFFFFH
E3.FFFFOH
4.OFFFFH
35:在微型計(jì)算機(jī)系統(tǒng)中,CPU與I/O設(shè)備間傳送的信號(hào)有()。
C1.數(shù)據(jù)信息
C2.控制信息
°3.狀態(tài)信息
4.以上都是
36:指令TESTAL,02H的含義是()。
匚1.測(cè)試AL的bitO位的邏輯值
E2.測(cè)試AL的bitl位的邏輯值
C3.測(cè)試AL的bit2位的邏輯值
匚4.測(cè)試AL的值
37:典型的計(jì)算機(jī)硬件結(jié)構(gòu)主要包括三個(gè)組成部分,它們分別是()o
ELCPU、存儲(chǔ)器、I/O設(shè)備
C2.CPU、運(yùn)算器、控制器
C3.存儲(chǔ)器、I/O設(shè)備、系統(tǒng)總線
C4.CPU、控制器、I/O設(shè)備
38:下列引起程序中斷的四種情況,哪一種需要由硬件提供中斷類
型碼()。
匚1.INTO
@2.INTR
匚3.NMI
匚4.INTn
39:根據(jù)中斷向量表的格式,只要知道了中斷類型碼n就可以找到
相應(yīng)的中斷向量在表中的位置,中斷向量在表中的存放地址=()O
區(qū)1.4Xn
C2.8Xn
3.16Xn
4.32Xn
40:波特率是()。
EL每秒鐘傳送的位數(shù)
C2.每秒鐘傳送的字節(jié)數(shù)
C3.每秒鐘傳送的字?jǐn)?shù)
C4.每秒鐘傳送的ASCH碼字符數(shù)
1:在8088系統(tǒng)中,中斷類型碼為7的中斷向量的存放地址
是:
回答:28/1CH
2:CPU的尋址能力取決于的根數(shù)。
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025版SPF豬飼養(yǎng)產(chǎn)業(yè)人才培養(yǎng)與就業(yè)服務(wù)合同3篇
- 2024潤(rùn)滑油定制包裝銷售合同模板2篇
- 二零二五年度上市公司股東投票權(quán)全權(quán)委托管理服務(wù)協(xié)議書(shū)3篇
- 立式儲(chǔ)料罐課程設(shè)計(jì)
- 2024年重型貨物起重運(yùn)輸合同范本3篇
- 2024月餅定制服務(wù)與全球代理商合作協(xié)議3篇
- 2024年版房地產(chǎn)抵押融資購(gòu)銷合同樣式
- 成都藝術(shù)職業(yè)大學(xué)《電子測(cè)量技術(shù)實(shí)驗(yàn)》2023-2024學(xué)年第一學(xué)期期末試卷
- 2025版雞苗運(yùn)輸風(fēng)險(xiǎn)管理與應(yīng)急預(yù)案合同3篇
- 2024派遣雇傭勞務(wù)合同(含知識(shí)產(chǎn)權(quán)保護(hù)條款)3篇
- 詩(shī)朗誦搞笑版臺(tái)詞
- 養(yǎng)老服務(wù)中心裝飾裝修工程施工方案
- 落地式腳手架監(jiān)理實(shí)施細(xì)則
- 上海市金山區(qū)2022-2023學(xué)年中考一模英語(yǔ)試題含答案
- 節(jié)水灌溉供水工程初步設(shè)計(jì)報(bào)告
- 【期末試題】河西區(qū)2018-2019學(xué)年度第一學(xué)期六年級(jí)數(shù)學(xué)期末試題
- 2022年總經(jīng)理年會(huì)發(fā)言稿致辭二
- 警綜平臺(tái)運(yùn)行管理制度
- 立法學(xué)完整版教學(xué)課件全套ppt教程
- 簡(jiǎn)約中國(guó)風(fēng)水墨山水工作總結(jié)通用PPT模板
- 礦山測(cè)量課程設(shè)計(jì)
評(píng)論
0/150
提交評(píng)論