數(shù)字電子技術(shù) 第六版 課件 10ch3 通陣列邏輯GAL_第1頁
數(shù)字電子技術(shù) 第六版 課件 10ch3 通陣列邏輯GAL_第2頁
數(shù)字電子技術(shù) 第六版 課件 10ch3 通陣列邏輯GAL_第3頁
數(shù)字電子技術(shù) 第六版 課件 10ch3 通陣列邏輯GAL_第4頁
數(shù)字電子技術(shù) 第六版 課件 10ch3 通陣列邏輯GAL_第5頁
已閱讀5頁,還剩11頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

第10章可編程邏輯器件10.3

通用陣列邏輯(GAL)10.3.1GAL的結(jié)構(gòu)特點(diǎn)10.3.2GAL16V8的電路結(jié)構(gòu)10.3.1GAL的結(jié)構(gòu)特點(diǎn)相同點(diǎn)基本結(jié)構(gòu)都是由固定的或陣列和可編程的與陣列組成不同點(diǎn)

GAL可進(jìn)行多次編程,重復(fù)使用,輸出電路采用可編程的邏輯宏單元(即OutputLogicMacro-Cell,簡稱OLMC),可方便地組成多種不同的輸出組態(tài),而PAL為固定輸出,因此,GAL比PAL靈活,功能更強(qiáng),使用方便,可替代所有PAL器件。GAL和PAL在結(jié)構(gòu)上的異同點(diǎn)10.3.2GAL16V8的電路結(jié)構(gòu)采用CMOSE2POM工藝,可電擦除、可重復(fù)編程。VCCGAL16V8I/OI/OI/OOEI/OI/OI/OI/OI/OCLKIIIIIIIIGND12345678910111220191817161514138個輸入端8個I/O端1個時鐘輸入端1個輸出使能控制輸入端一、GAL16V8的引腳和組成

二、GAL16V8邏輯圖可編程與陣列(64

32)1CLK2I3I4I5I6I7I8I9II/O19I/O18I/O17I/O16I/O15I/O14I/O13I/O12OE11與陣列

輸入電路

輸出邏輯宏單元(OLMC)

中含有或門、D觸發(fā)器和多路選擇器等,通過對OLMC

編程可得到組合電路輸出、時序電路輸出、雙向I/O端等多種工作組態(tài)。反饋緩沖器和三態(tài)輸出緩沖器三、

GAL16V8簡化邏輯圖可編程與陣列(64

32)1CLK2I3I4I5I6I7I8I9II/O19I/O18I/O17I/O16I/O15I/O14I/O13I/O12OE11

與陣列的作用是產(chǎn)生輸入信號的乘積項。其輸入信號為8個輸入端提供的原、反變量和8個反饋輸入端提供的原、反變量。產(chǎn)生這些變量的乘積項,則由對與陣列的編程決定。

時鐘輸入端,提供時序電路所需要的時鐘信號。輸出使能控制輸入端。它作為全局控制信號控制各I/O端的工作方式。三、GAL16V8簡化邏輯圖四、OLMC的結(jié)構(gòu)和輸出組態(tài)

輸出邏輯宏單元主要由8輸入或門、D

觸發(fā)器、數(shù)據(jù)選擇器和控制門電路組成。1、OLMC的結(jié)構(gòu)

異或門用于控制OLMC輸出信號的極性。對數(shù)據(jù)選擇器編程,可獲得不同輸出組態(tài),編程通過寫結(jié)構(gòu)控制字寄存器來實(shí)現(xiàn)。1、OLMC的結(jié)構(gòu)四、OLMC的結(jié)構(gòu)和輸出組態(tài)

異或門:用于控制OLMC輸出信號的極性。當(dāng)XOR(n)

=0

時,D=B

XOR(n)

=B

,輸出為或門輸出的原變量;當(dāng)XOR(n)

=1

時,

D=B

XOR(n)

=B

,輸出為或門輸出的反變量。因此,利用XOR

(n)的取值不同,使GAL的OLMC輸出極性可以編程。XOR(n)為輸出極性控制字。1、OLMC的結(jié)構(gòu)四、OLMC的結(jié)構(gòu)和輸出組態(tài)

乘積項數(shù)據(jù)選擇器PTMUX:主要用于選擇第1與項P1

作為8輸入或門的輸入信號。當(dāng)G1

的輸出

PT=AC0

·AC1(n)=1時,PTMUX選擇第1與項作為或門的輸入信號;當(dāng)PT=0

時,PTMUX輸出0,這時第1與項P1

不能作為或門的輸入信號。1、OLMC的結(jié)構(gòu)四、OLMC的結(jié)構(gòu)和輸出組態(tài)

三態(tài)數(shù)據(jù)選擇器TSMUX:主要用于選擇三態(tài)輸出緩沖器的使能信號,控制它的工作狀態(tài)。當(dāng)AC0、

AC1(n)為00

時,TSMUX輸出VCC,三態(tài)輸出緩沖器處于工作狀態(tài);當(dāng)AC0、AC1(n)

為01

時,TSMUX輸出0,三態(tài)輸出緩沖器輸出處于高阻狀態(tài);當(dāng)AC0、AC1(n)

為10

時,三態(tài)輸出緩沖器受外部輸入OE信號控制;當(dāng)AC0

、AC1(n)為11

時,三態(tài)輸出緩沖器受第1與項

P1

控制。1、OLMC的結(jié)構(gòu)四、OLMC的結(jié)構(gòu)和輸出組態(tài)

反饋數(shù)據(jù)選擇器FMUX:主要用于選擇不同來源的輸入信號反饋到與陣列的輸入端。FMUX的輸入信號有4個來源:①來自D

觸發(fā)器的Q端;②來自本級的I/O端;③來自相鄰m單元OLMC的輸出;④來自低電平0

(地)。1、OLMC的結(jié)構(gòu)四、OLMC的結(jié)構(gòu)和輸出組態(tài)

輸出數(shù)據(jù)選擇器OMUX:主要用于控制輸出是為組合輸出還是寄存器輸出。當(dāng)OM=0

時,OMUX選擇異或門輸出送到三態(tài)輸出緩沖器的輸入端,這時為組合輸出方式;當(dāng)OM=1

時,OMUX選擇Q送到三態(tài)輸出緩沖器的輸入端,這時為寄存器輸出方式。GAL16V8的結(jié)構(gòu)控制字寄存器有82位,其中有64位是用于控制與陣列中的64個與門,其余18位用于控制8個OLMC。2、GAL16V8的結(jié)構(gòu)控制字GAL16V8的結(jié)構(gòu)控制字的組成2、GAL16V8的結(jié)構(gòu)控制字GAL16V8的結(jié)構(gòu)控制字的組成

同步位SYN:只有1位,8個OLMC共用,用于控制OLMC組合邏輯電路還是時序邏輯電路。

極性控制位XOR(n):共有8位,每個OLMC為1位,用于控制各個OLMC的輸出極性。

結(jié)構(gòu)控制位AC0、AC1(n):AC0為1位,8個OLMC共用;AC1(n)

為8位,每個OLMC有1位。AC0、AC1(n)

與SYN配合使用,實(shí)現(xiàn)控制輸出邏輯宏單元的輸出組態(tài)。

結(jié)構(gòu)控制位AC0、AC1(n):AC0為1位,8個OLMC共用;AC1(n)

為8位,每個OLMC有1位。AC0、AC1(n)

與SYN配合使用,實(shí)現(xiàn)控制輸出邏輯宏單元的輸出組態(tài)。寄存器輸出時序電路組合輸出專用組合輸出組合雙向I/O專用組合輸入3、GAL16V85種輸出組態(tài)

在用GAL器件進(jìn)行電路設(shè)計時,OLMC的結(jié)構(gòu)控制字寄存器的設(shè)置是由開發(fā)系統(tǒng)軟件自動完成的,不需

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論