計(jì)算機(jī)原理試題及答案_第1頁(yè)
計(jì)算機(jī)原理試題及答案_第2頁(yè)
計(jì)算機(jī)原理試題及答案_第3頁(yè)
計(jì)算機(jī)原理試題及答案_第4頁(yè)
計(jì)算機(jī)原理試題及答案_第5頁(yè)
已閱讀5頁(yè),還剩11頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

計(jì)算機(jī)原理試題及答案

一、單項(xiàng)選擇題(本大題共25小題,每小題1分,共25分)在每小題列出的四個(gè)備選項(xiàng)中惟

獨(dú)一個(gè)是符合題目要求的,請(qǐng)將其代碼填寫在題后的括號(hào)內(nèi)。錯(cuò)選、多選或者未選均無(wú)分.

1.計(jì)算機(jī)軟件是指(D)A.操作系統(tǒng)B.匯編程序C.用戶程序D.所有程序及文檔的統(tǒng)稱2.

計(jì)算機(jī)中常以主頻來(lái)評(píng)價(jià)機(jī)器的性能,以下為主頻單位的是(B)A.MIPSB.MHZ

C.MTBFD.MTTR3.狄•摩根定律在邏輯化簡(jiǎn)和表達(dá)式轉(zhuǎn)換中時(shí)常用到,其中運(yùn)算

式之一是(C)A.A+A=AB.A+I=1C.D.AB+AC=A(B+C)4.邏輯電路如圖所示,當(dāng)F=1

時(shí)的輸入A,B為(C)A.A=O,B=OB.A=O,B=1C.A=1,B=OD.A=1,B=15.D型觸發(fā)

器如圖所示,要把它接成計(jì)數(shù)狀態(tài)(即每輸入一個(gè)CP脈沖,觸發(fā)器的狀態(tài)就由1變0,或者

由0變1),則D端應(yīng)接至(B)人。8.(3.“0”口力”6.以下敘述錯(cuò)誤的是(口)A.8進(jìn)制數(shù)據(jù)

逢八進(jìn)一B.任何進(jìn)制的數(shù)據(jù)都有基數(shù)和各位的“位權(quán)”C.表示信息的數(shù)字符號(hào)稱為代碼D.~

進(jìn)制數(shù)據(jù)的加減法運(yùn)算規(guī)則與邏輯加運(yùn)算規(guī)則相同7.十進(jìn)制分?jǐn)?shù)27/64的十六進(jìn)制數(shù)表示

為(D)A.0.011011HB.0.33HC.0.63HD.0.6CH8.fxlH=1011100B,則x的真值為(A)

A.-36DB.92DC.-28DD.5cH9以.下敘述正確的是(C)A.ASCII編碼可以表示漢字的編碼

B.漢字輸入編碼都是根據(jù)字音進(jìn)行的編碼C.漢字輸入碼可以根據(jù)漢字字形編碼D.漢字字

形碼都是將漢字分解成若干"點(diǎn)'’組成的點(diǎn)陣10.在原碼一位除法中,設(shè)被除數(shù)的符號(hào)位為xf,

除數(shù)的符號(hào)位為yf,

則其商數(shù)的符號(hào)位zf的表達(dá)式為(D)A.B.C.D.11浮點(diǎn)加減法運(yùn)算中,尾數(shù)求

和之后,普通首先要執(zhí)行的操作是(B)A.舍入處理B.規(guī)格化C.對(duì)階D.修改階碼12.

在小型機(jī)運(yùn)算器中,通過(guò)移位器對(duì)一個(gè)通用寄存器中存放的一個(gè)正定點(diǎn)數(shù)進(jìn)行乘2操作(假

定乘2后不會(huì)溢出),其方法是將該寄存器中的數(shù)據(jù)送入ALU,經(jīng)移位器(B)A.

左移2位B.左移1位C.右移2位D,右移1位13.計(jì)算機(jī)的指令系統(tǒng)也稱為(C)A.

指令語(yǔ)言B.操作語(yǔ)言C.機(jī)器語(yǔ)言D.BASIC語(yǔ)言14.如果指令中直接給出了執(zhí)行指令所需

的操作數(shù),那末這種尋址方式稱為(A)A.即將尋址B.直接尋址C.間接尋址D.寄

存器尋址15.CPU管理并產(chǎn)生每一條指令的操作信號(hào),把操作信號(hào)送往相應(yīng)的部件,從而控

制這些部件按指令的要求進(jìn)行操作。這種功能稱為(B)A.程序控制B.操作控制C.

時(shí)間控制D.數(shù)據(jù)加工16.為了將數(shù)據(jù)A存入主存的D單元中,CPU先將D代碼放入

(A)A.數(shù)據(jù)緩沖寄存器B.地址寄存器C.通用寄存器D.程序計(jì)數(shù)器17.作為評(píng)價(jià)

存儲(chǔ)器的主要性能指標(biāo)之一,性能/價(jià)格比是(A)A.衡量存儲(chǔ)器的綜合性指標(biāo)B.

每元多少字節(jié)數(shù)C.存取周期除以價(jià)格D.存儲(chǔ)容量除以價(jià)格18.一個(gè)8Kx8bit的RAM芯

片,若不采用地址復(fù)用技術(shù)的話,該芯片的數(shù)位線有(C)A.8條B.8K條C.13條D.14

條19.在存儲(chǔ)體系中,輔存的作用是(D)A.彌補(bǔ)主存的存取速度不足B.縮短主存

的讀寫周期C.減少CPU訪問(wèn)內(nèi)存的次數(shù)D.彌補(bǔ)主存容量不足的缺陷20.虛擬存儲(chǔ)器的地

址應(yīng)是(A)A.邏輯地址B.物理地址C.間接訪問(wèn)地址D.直接訪問(wèn)地址21.外圍設(shè)

備的編址方式有(A)A.統(tǒng)編址和獨(dú)立編址B.直接編址和間接編址C.程序編址和

硬件編址D.可編址和不可編址22.按操作的節(jié)拍分類,輸入輸出接口可分為下列兩類:

(B)A.并行接口和串行接口B.同步接口和異步接口C.程序中斷輸入輸出接口和直

接存儲(chǔ)器存取接口D.程序控制的輸入接口和程序中斷輸入輸出接口23.1/0接口的中斷屏

蔽觸發(fā)器的作用是:當(dāng)該位觸發(fā)器的狀態(tài)為“1”時(shí),則表示(C)A.不允許CPU

受理其他接口的中斷請(qǐng)求信號(hào)B.屏蔽了所有的接口的中斷請(qǐng)求信號(hào)C.不受理此對(duì)應(yīng)接口

的中斷請(qǐng)求信號(hào)D.受理所有接口的中斷請(qǐng)求24.調(diào)制解調(diào)器的一種(A)A.數(shù)據(jù)通

訊設(shè)備B.輸入設(shè)備C.輸出設(shè)備D,網(wǎng)絡(luò)適配器25.多計(jì)算機(jī)并行處理結(jié)構(gòu)的構(gòu)成途徑是網(wǎng)

絡(luò)化、多機(jī)互連化和(A)A.功能專用化B.資源共享C.電子商務(wù)D.多媒體化二、

填空題(本大題共15小題,每空1分,共15分。)請(qǐng)?jiān)诿啃☆}的空格中填上正確答案。錯(cuò)1

2022/7/11

填、不填均無(wú)分。26.若按計(jì)算機(jī)的應(yīng)用來(lái)分類,家用電器中使用的計(jì)算機(jī)是。(

專用計(jì)算機(jī))27.在計(jì)算機(jī)硬件設(shè)各中,硬盤,光盤和軟盤屬于存儲(chǔ)器。(輔

助存儲(chǔ)器)28.當(dāng)C=0時(shí),=。(1)29.基本門電路如圖所示,其

輸出F的邏輯表達(dá)式為oF=非(A+B+C)30.十進(jìn)制數(shù)據(jù)57D表示成6位二

進(jìn)制數(shù)為o(Hl(X)lB)31.n+1位二進(jìn)制無(wú)符號(hào)整數(shù)的數(shù)值范圍是0到

。2n+l-l.32普通在運(yùn)算器內(nèi)部都配置有大量的寄存器,其中在程序中可編址

使用的是。33.在目前廣泛使用的各類Pentium機(jī)上,其浮點(diǎn)運(yùn)算功能是由

實(shí)現(xiàn)的。34.計(jì)算機(jī)指令普通由兩部份組成,其中,一部份指定了指令所執(zhí)

行的操作性質(zhì)。(操作碼)35.在程序執(zhí)行過(guò)程中,下一條待執(zhí)行指令的地址代碼寄存在

中。(PC)36.一系列微指令的有序集合稱為,它可以控制實(shí)

2022/7/11現(xiàn)一條機(jī)器指令。(微程序)37.評(píng)價(jià)存儲(chǔ)器的主要性能指標(biāo)有存取時(shí)間、可靠性、

性能價(jià)格比和o(存儲(chǔ)容量)38.若存儲(chǔ)容量為4MB,且以字節(jié)編址,采用雙譯碼

器方式,那末x和y地址譯碼器引出的地址線共有條。39.普通將多個(gè)中斷觸發(fā)

器組合為中斷寄存器,而整個(gè)中斷寄存器的內(nèi)容稱為_(kāi)。(中斷字)40.I/O設(shè)備的統(tǒng)一編

址方式是將外圍設(shè)備與統(tǒng)一編址。(內(nèi)存)三、計(jì)算題(本大題共5小題,每小題4

分,共20分。)41.證明下式邏輯等式成立42.將十進(jìn)制數(shù)據(jù)19.7D表示成二進(jìn)制數(shù)(小數(shù)點(diǎn)

后保留6位),再由該二進(jìn)制數(shù)表示成八進(jìn)制數(shù)和十六進(jìn)制數(shù)。43.己知字母A的ASCII編碼

為1000001,求字母B、C、F、K的ASCII編碼。44.已知x=0.10011,y=4).101U,用變形補(bǔ)碼

計(jì)算x?y。要求寫出運(yùn)算過(guò)程,并指出運(yùn)算結(jié)果是否溢出?45.多功能算術(shù)/邏輯運(yùn)算單元

ALU第i位對(duì)輸入的Ai和Bi的兩個(gè)輸入組合函數(shù)為:,若已知控制參數(shù)SOSIS2s3=1111,試

求出:(l)Xi的簡(jiǎn)化式;(2)Yi的簡(jiǎn)化式;再根據(jù)Ci+kYi+XiCi和Fi二,進(jìn)一步求出:(3)Ci+l的

簡(jiǎn)化式;(4)Fi的簡(jiǎn)化式。四、問(wèn)答題(本大題共8小題,第46、47小題各4分,第48、49、50、

51小題各5分,第52、53小題各6分,共40分。)46.(1)邏輯電路如下圖所示,試根據(jù)該邏輯圖

寫出F的原始表達(dá)式。(2)化簡(jiǎn)F的

表達(dá)式,并用最基本的門電路實(shí)現(xiàn)其功能。47.什么是規(guī)格化的浮點(diǎn)數(shù)?為什么要對(duì)浮

點(diǎn)數(shù)進(jìn)行規(guī)格化?48.基址尋址方式與變址尋址方式在操作數(shù)地址的形成上很相似,試說(shuō)

明其區(qū)別。49.下面是某模型機(jī)上的一段由幾條指令編寫的程序:CLAADDAADDBSTA

CADDCSTAD假設(shè)程序運(yùn)行前,累加器AC及主存單元A、B、C、D的內(nèi)容分別為1、2、

3、4、5。請(qǐng)問(wèn):程序執(zhí)行完后,累加器AC及主存單元A、B、C、D的內(nèi)容分別是什么?

50.下圖是直接訪內(nèi)指令OPD的指令周期流程,請(qǐng)?zhí)钛a(bǔ)其中的空缺(1)~(5)。(1)

(2X3X4X5)51.表中所示的是運(yùn)行過(guò)程中一個(gè)虛擬存儲(chǔ)器與主存之間的地址對(duì)應(yīng)表。

(1)邏輯地址代碼為101010110的數(shù)據(jù),在主存中可否找到?若能找到,其物理地址代碼是

什么?(2)若某數(shù)據(jù)的邏輯地址代碼為110110110,在主存中可否找到?若能找到,其物

理地址代碼是什么?(3)物理地址代碼為11011011的數(shù)據(jù),其邏輯地址代碼是什么?

52.試述“中斷允許”觸發(fā)器的作用,并說(shuō)明程序中斷處理過(guò)程中在保存斷點(diǎn)、現(xiàn)場(chǎng)的先后及

恢好斷點(diǎn)、現(xiàn)場(chǎng)的先后為什么都要關(guān)中斷和開(kāi)中斷?53.為了有效地利用DMA方式傳送

數(shù)據(jù),普通采用哪三種傳送方式來(lái)解決CPU與DMA控制器同時(shí)訪問(wèn)內(nèi)存的問(wèn)題?全國(guó)

2005年1月計(jì)算機(jī)原理試題課程代碼:02384一、單項(xiàng)選擇題(在每小題的四個(gè)備選答案中,

選出一個(gè)正確答案,并將正確答案的序號(hào)填在題干的括號(hào)內(nèi)。每小題1分,共25分)1.某數(shù)

在計(jì)算機(jī)中用8421BCD碼表示為001110011000,其真值為(A)(,A.398B.398H

C.1630QD.U10011000B2.發(fā)送數(shù)據(jù)時(shí),寄存器與總線之間主要是用()來(lái)連接的。

A.與門B.與門、或者門C.MUXD.三態(tài)門3.利用激光讀出和寫入的信息存儲(chǔ)裝置

稱為(C)。A.激光打印機(jī)B.EPROMC.光盤D.軟盤4.在因特網(wǎng)上除了進(jìn)行個(gè)

人電子通信,最活躍的領(lǐng)域是(C)。A.遠(yuǎn)

22022/7/11

程教育B.發(fā)布信息C.電子商務(wù)D.查詢信息5.DELPH是(D)語(yǔ)言。A.第

一代B.第二代C.第三代D.第四代6.數(shù)控機(jī)床方面的計(jì)算機(jī)應(yīng),書屬于(D)。

A.科學(xué)計(jì)算B.輔助設(shè)計(jì)C.數(shù)據(jù)處理D.實(shí)時(shí)控制7.采用十六進(jìn)制書寫可以比

二進(jìn)制書寫?。–)oA.1/2B.1/3C.1/4D.1/58.補(bǔ)碼11001100算

術(shù)右移一位后的結(jié)果是(C)oA.01100110B.11()01100C.111(X)110

D.011011009.二級(jí)存儲(chǔ)體系是由(C)有機(jī)地組成一整體。A.Cache與寄

存器組B.Cache與輔存C.主存與輔存D.Cache與外存10.在MODEM之間

進(jìn)行傳送的信號(hào)是(B)信號(hào)。A.二進(jìn)制數(shù)字B.摹擬C.隨機(jī)D.離散II.中

斷與調(diào)用指令的主要區(qū)別在于中斷是(B)。A.程序按排的B.隨機(jī)的C.程

序請(qǐng)求的D.執(zhí)行輸入/輸出指令12.評(píng)價(jià)計(jì)算機(jī)運(yùn)算速度的指標(biāo)是(A)o

A.MIPSB.MTBFC.MTTRD.GB13.對(duì)多臺(tái)分布在不同位置的計(jì)算機(jī)及其

設(shè)備之間的通訊進(jìn)行監(jiān)管是屬于(D)。A.批處理操作系統(tǒng)B.分時(shí)操作系統(tǒng)

C.實(shí)時(shí)操作系統(tǒng)D.網(wǎng)絡(luò)操作系統(tǒng)14.某寄存器中的值有時(shí)是地址,惟獨(dú)計(jì)算機(jī)的

(A)才干識(shí)別。A.譯碼器B.指令C.子程序D.時(shí)序信號(hào)15.PCI總

線是(C)位的。A.8B.16C.32D.416.在CPU的主要寄存器里,

為了保證程序能夠連續(xù)地執(zhí)行下去的寄存器是(A)。A.PCB.IRC.DR

D.AC17.如指令中的地址碼就是操作數(shù),那末這種尋址方式稱為(A)。A.立

即尋址B.直接尋址C.間接尋址D.寄存器尋址18.在原碼一位乘法中,被乘數(shù)X

的原碼符號(hào)為X0,乘數(shù)Y的原碼符號(hào)為Y0,則乘積的符號(hào)為(D)。A.X0+Y0

B.X0?Y0C.(Xo?Yo卜D.XOYO19.在多級(jí)存儲(chǔ)體系中,"cache—主存”

結(jié)構(gòu)的作用是解決(D)的問(wèn)題。A.主存容量不足B.主存與輔存速度不匹配

C.輔存與CPU速度不匹配D.主存與CPU速度不匹配20.堆棧是一種(B)

存貯器。A.順序B.先進(jìn)后出C.只讀D.先進(jìn)先出21.下列邏輯部件中,(C)

不包括在運(yùn)算器內(nèi)。A.累加器B.狀態(tài)條件寄存器C.指令寄存器D.ALU22.集

成電路(IC)計(jì)算機(jī)屬于第(C)代計(jì)算機(jī)。A.“一”B.“二”C.“三”D.“四”

23.計(jì)算機(jī)部件中的三態(tài)門,其第三輸出狀態(tài)稱為(C)。A.高電位B.低電位

C.高阻態(tài)D.接地狀態(tài)24.一臺(tái)彩色顯示器要顯示“真彩色”,則其每一個(gè)像素對(duì)應(yīng)

的存儲(chǔ)單元的位數(shù)至少是(B)oA.1位B.24位C.8位D.16位25.漢

字在計(jì)算機(jī)內(nèi)部存儲(chǔ)、傳輸、檢索的代碼稱為(C)。A.輸入碼B.漢字字形碼

C.漢字內(nèi)部碼D.漢字交換碼二、填空題(每空1分,共20分)1.BCD碼中,每一位

十進(jìn)制數(shù)由_4一位二進(jìn)制碼組成,ASCII碼中表示一個(gè)字符需要—7_位二進(jìn)制碼。

2.堆棧中,需要一個(gè),它是CPU中的一個(gè)專用寄存器,它指定的

就是堆棧的。3.計(jì)算機(jī)的低級(jí)語(yǔ)言分為

和,這兩種語(yǔ)言都是面向的語(yǔ)

言。4.CPU的四個(gè)主要功能是、、

、o5.可編程邏輯陳列PLA是利用

來(lái)實(shí)現(xiàn)隨機(jī)邏輯的一種方法,利用PLA器件,可以實(shí)現(xiàn)

,也可以實(shí)現(xiàn)。6.CPU從主存取出一條指令并

執(zhí)行該指令的時(shí)間叫做,它常用若干個(gè)來(lái)表示。

7.為了減輕總線負(fù)擔(dān),總線上的部件大都應(yīng)具有。8.計(jì)算機(jī)的硬件

結(jié)構(gòu)通常由運(yùn)算器、、存儲(chǔ)器、輸入和輸出設(shè)備組成。9.目前三種數(shù)據(jù)

模型的數(shù)據(jù)庫(kù)管理系統(tǒng)中使用最方便的是數(shù)據(jù)庫(kù)。三、計(jì)

算題(共28分,要求寫出過(guò)程)1.設(shè)X=DBH,Y=2CH,求XY(4分)2.某

存儲(chǔ)器芯片有地址線12條,數(shù)據(jù)線16條,計(jì)算其存儲(chǔ)容量。(4分)3.有4Kx4bit

32022/7/11

的RAM存儲(chǔ)器芯片,要組成一個(gè)32Kx8bit的存儲(chǔ)器,計(jì)算總共需要多少RAM芯片,其

中多少芯片構(gòu)成并聯(lián)?多少組芯片地址串聯(lián)?(8分)4.已知X=0.1011,Y=O.I1O1用原碼

一位乘法求X*Y=?(8分)5.化簡(jiǎn)邏輯函數(shù):Y=A•B+B•C•D+

A~•C+B~•C(4分)四、問(wèn)答題(共27分)I.計(jì)算機(jī)性能評(píng)價(jià)指標(biāo)主要有

哪些?(5分)2.什么是CICS?(4分)3.外圍設(shè)備的編址方式有哪些?分別簡(jiǎn)述之。

(5分)4.什么是指令?什么是指令周期?(4分)5.CPU響應(yīng)中斷的條件是什么?(4

分)6.數(shù)據(jù)傳送的控制方式有哪些?各有何特點(diǎn)?(5分)

二。。。年下計(jì)算機(jī)原理試題及答案

第一部份選擇題一、單項(xiàng)選擇題

LCPU包括()兩部份。A、ALU和累加器B、ALU和控制器C、運(yùn)算器和控制器D、

ALU和主存儲(chǔ)器2.計(jì)算機(jī)運(yùn)算速度的單位是()A、MTBFB、MIPSCMHZD、MB3.

輸入A和B在()H寸,半加器的進(jìn)位憎于1。A、A=0,B=OB、A=0,B=1C、A

=1,B=1D、A=1,B=0(缺圖)8.在向上生長(zhǎng)的堆棧中,如果出棧指令POPx的操作定義為:

M(X)4-M(SP);SP-(SP)-l則入棧指令PUSHX應(yīng)定義為()A、M(SP)<-M(X);SP—(SP

)+lB、M(SP)-M(x);SP-(SP)—IC、SP—(SP)

+1;M(SP)-M(x)D、SP-(SP)—1;M(SP)-M(x)9在微程序控制的計(jì)算機(jī)中,若要修

改指令系統(tǒng),只要()A、改變時(shí)序控制方式B、改變微指令格式C、增加微命令個(gè)數(shù)D、

改變控制存儲(chǔ)器的內(nèi)容10.AS/400計(jì)算機(jī)系統(tǒng)采用的操作系統(tǒng)為()A、DOSB、UNIXC、

CP/MD、OS/400第二部份非選攔題二、填空題(本大題共18小題,每空1分,共30分)II.

用ID(觸發(fā)器D端)及CI(觸發(fā)輸入端)端來(lái)使上升沿觸發(fā)的D觸發(fā)器置則ID必須為

、CI為o12.任何進(jìn)位計(jì)數(shù)制都包含基數(shù)和位權(quán)兩個(gè)基本要素。

十六進(jìn)制的基數(shù)為_(kāi)_,其中第i位的權(quán)為。13.8421BCD碼中,十進(jìn)制數(shù)字“5”的

BCD碼的前面加之奇校驗(yàn)位后,為o14.浮點(diǎn)運(yùn)算器In【el80287協(xié)處理器可在

80286或者80386微機(jī)系統(tǒng)的模式和模式下操作。15.在浮點(diǎn)加法算中,當(dāng)尾數(shù)

需要右移時(shí),應(yīng)進(jìn)行舍入處理。常用的舍入方法有和這兩種。16.某機(jī)器指令系

統(tǒng)中,指令的操作碼為8位,則該指令系統(tǒng)最多可以有種指令。17.如果零地

址指令的操作數(shù)在內(nèi)存中,則操作數(shù)地址隱式地由來(lái)指明。18.在組合邏輯控

制器中,當(dāng)一條指令取出后,組合邏輯網(wǎng)絡(luò)的輸出分兩部份,其主要部份是產(chǎn)生執(zhí)行該指令

所需的,另一部份送到,以便在執(zhí)行步驟較短的情況下,控制下縮短指令的執(zhí)

行時(shí)間。19.在非堆棧型處理器中,指令A(yù)DDx的功能是將x單元中的內(nèi)容與相加,

結(jié)果送入。20.按照存儲(chǔ)器的不同工作方式可以將存儲(chǔ)器分為隨機(jī)存取存儲(chǔ)器(

RAM)、_________、順序存取存儲(chǔ)器(SAM)和。21.主存儲(chǔ)器進(jìn)行兩次連續(xù)、

獨(dú)立的操作(讀/寫)之間所需的時(shí)間稱作o22.與靜態(tài)MOS型存儲(chǔ)器相比,動(dòng)態(tài)

MOS型存儲(chǔ)器的最大特點(diǎn)是存儲(chǔ)信息需要不斷地(,23.程序訪問(wèn)的

為Cache的引入提供了理論依據(jù)。24.目前微機(jī)系統(tǒng)上使用的鼠標(biāo)器有兩種類

型,一種是,另一種是o25.可以根據(jù)中斷源在系統(tǒng)中的位

置,將中斷源分為內(nèi)部中斷和外部中斷兩類。普通運(yùn)算器除法錯(cuò)是:鍵盤輸入請(qǐng)

求中斷是o26.在程序中斷控制方式中,雖有中斷請(qǐng)求,但為了保證禁止某些中斷以

提供某一特定的服務(wù),這可以由CPU中的觸發(fā)器和為中斷源設(shè)置的

觸發(fā)器控制實(shí)現(xiàn)。27.Pentium以與Intel486CPU相同的頻率工作時(shí),整數(shù)運(yùn)

算的性能提高了倍;浮點(diǎn)運(yùn)算性能提高了倍。28.計(jì)算機(jī)性能

評(píng)價(jià)是一個(gè)很復(fù)雜的問(wèn)題,在實(shí)際使用中的評(píng)價(jià)指標(biāo)包括主頻、、運(yùn)算速度、

、可靠性和可維護(hù)性等。三、

2022/7/11

計(jì)算題(本大題共5小題,共20分)(缺圖)

30.己知岡原=10110101,求真值x及其x的補(bǔ)碼和反碼。(4分)31.將二進(jìn)制數(shù)1()1101.101轉(zhuǎn)換為

十進(jìn)制數(shù)、八進(jìn)制數(shù)和十六進(jìn)制數(shù)。(5分)32、某計(jì)算機(jī)字長(zhǎng)為8位,X=4).O1O11,要求用補(bǔ)碼

算術(shù)移位方法求得下列機(jī)器數(shù):(4分X1)[05x補(bǔ)](2)[2x]補(bǔ)(3)[0.25x補(bǔ)]33.己知x=10101110,y=

10010I1L求:(4分)(l)xVy(2)x/\y(缺圖)四、問(wèn)答題(本大題共9小題,共40分)35.請(qǐng)分別

寫出8位無(wú)符號(hào)整數(shù)和8位定點(diǎn)原碼整數(shù)的表示范圍。(4分)37.計(jì)算機(jī)系統(tǒng)中異步控制方式的

三個(gè)主要特點(diǎn)是什么?(3分)39.存儲(chǔ)器芯片中采用地址復(fù)用技術(shù)有什么優(yōu)點(diǎn)?(3分)40.在

'Cache一主存一輔存”三級(jí)存儲(chǔ)體系中,''Cache

一主存”結(jié)構(gòu)與“主存一輔存”結(jié)構(gòu)的引入各為了解決什么問(wèn)題?(3分)41.某字長(zhǎng)為32位的計(jì)

算機(jī)系統(tǒng)中,其外設(shè)控制有一個(gè)字節(jié)多路通道,一個(gè)選擇通道。字節(jié)多路通道接有兩臺(tái)打印

機(jī)和5臺(tái)顯示器;選擇通道裝有兩臺(tái)磁盤機(jī)和兩臺(tái)磁帶機(jī)。已知顯示器、打印機(jī)、磁帶機(jī)和

磁盤機(jī)的傳輸速率分別為200KB/S、20KB/S、300KB/S和1500KB/S。問(wèn)該系統(tǒng)中各個(gè)通道

的最大傳輸速率分別為多少?(4分)42.某計(jì)算機(jī)共有五級(jí)中斷,其中斷響應(yīng)和處理的優(yōu)先

級(jí)從高到低為1-2-3-4-5。假定在運(yùn)行用戶程序時(shí),同時(shí)浮現(xiàn)2和4級(jí)中斷請(qǐng)求;而在處理

2級(jí)中斷過(guò)程中,又同時(shí)浮現(xiàn)了1,3和5級(jí)中斷請(qǐng)求。試問(wèn)各級(jí)中斷處理完成的順序是什么?

畫出處理多重中斷的示意圖。(6分)

2000年(下)計(jì)算機(jī)原理試卷答案

一、單項(xiàng)選擇題(本大題共10小題,每小題1分,共10分)1.C3.C5.A7.D9.D2.B4.B6.B8.C10.D

二、填空題(本大題共18小題,每空1分,共30分)12.16,1633.1010114.實(shí)、保護(hù)(兩空可交

換)15.0舍1入法,恒置1法(兩空可交換)16.256(或者28)17.

堆棧指針(或者SP)18.控制信號(hào),時(shí)序計(jì)數(shù)器19.累加器的內(nèi)容(或者AC的內(nèi)容),累加器(或

者AC)20.只讀存儲(chǔ)器(或者ROM),直接存取存儲(chǔ)器(或者DAM)21.主存讀/寫周期(TM)

22.刷新(或者再生)23.局部性24.機(jī)械式的,光電式的(兩空可交換)25.內(nèi)中斷,外中斷(或者

內(nèi)部中斷,外部中斷)26.中斷允許,中斷屏蔽(兩空可交換)27.1,528.字長(zhǎng),存儲(chǔ)容量,兼容

性,性能/價(jià)格比(任選兩個(gè)均對(duì))三、計(jì)算題(本大題共5小題,共20分)

30.[參考答案](1)真值10101(1分M2)[X]補(bǔ)=11001011符號(hào)和數(shù)值部份各

1分(2分)(3)[X]反=11001010(1分X共4分)31.[參考答案](1)先將101101.101B展開(kāi)成多項(xiàng)式

101101.101B=1x25+lx23+lx22+lx20Mx2—1+1x2—3(1分)=45.625(2分)(2)101101.101B=

55.5Q(1分)(3)10U01.101B=2D.AH(l分)供5分)32.[參考答案][X]補(bǔ)=1.1010100(1分)[X]補(bǔ)

算術(shù)右移1位得:[1/2X]補(bǔ)=1.1101010(1分)[X]補(bǔ)算術(shù)左移1位得:[2X]補(bǔ)=1.0101000(1分)[

1/2X]補(bǔ)算術(shù)右移1位得:[1/4X]補(bǔ)=1.1110101(1分)(共4分)33.[參考答案](1)xVy=

10I01110V10010111=10111111(2分)⑵xAy=10101110A10010111=10000110(2分)(共4分)四、

問(wèn)答題(本大題共9小題,共40分)34.[參考答案]CI=1(1分)C2=維持初始狀態(tài)(或者初始

狀態(tài)C2=0時(shí),加CP后C2=0;初始狀態(tài)C2=l時(shí);加CP后C2=l)(2分)供3分)35.[參考答案](

1)8位無(wú)符號(hào)整數(shù)的范圍:0—255(2分)(2)8位定點(diǎn)原碼整數(shù)的范圍;-127—127(2分)(共4分)

37」參考答案](1)系統(tǒng)中沒(méi)有統(tǒng)一的時(shí)鐘(1分)

(2)各部件有自己的時(shí)鐘信號(hào)(1分)(3)各個(gè)微操作的進(jìn)行是采用應(yīng)答方式工作(1分)(共3

分)39」參考答案]要增加一存儲(chǔ)器芯片的容量時(shí),其所需的地址線也要隨之增力口,如果采

用地址復(fù)用技術(shù),將把地址分批送入芯片。(2分)這樣可以保證不增加芯片的地址引腳,從

而保證芯片的外部封裝不變。(1分i(共3分)40.[參考答案](1)“Cache

一主存”結(jié)構(gòu)的引入是為了解決主存與CPU速度不匹配的問(wèn)題。(1.5分X2)“主存一輔存''結(jié)構(gòu)的

引入是為了解決主存儲(chǔ)器容量不足的問(wèn)題。(1.5分)(共3分)41.[參考答案]字節(jié)多路通道的最

大傳輸率為:200x5KB/S+20x2B/S=1000040B/S(2分)選擇通道的最大

52022/7/11

傳輸為:1500KB/S(2分)(共4分)

2001年4月份全國(guó)高等教育自學(xué)考試計(jì)算機(jī)原理試題

1.財(cái)務(wù)會(huì)計(jì)方面的計(jì)算機(jī)應(yīng)用屬于()。A、科學(xué)計(jì)算B、數(shù)據(jù)處理C、輔助設(shè)計(jì)D、實(shí)時(shí)控

制2.評(píng)價(jià)計(jì)算機(jī)運(yùn)算速度的單位是(。)A、MIPSBMHzC、MTBFD、MTTR3.照明電

路如圖所示,設(shè)燈亮L=l,開(kāi)關(guān)A、B閉合為1,則燈亮的邏輯表達(dá)式為(。)4.全加器比半

加器多一輸入端,該輸入端是(。)A、本位進(jìn)位D、低位進(jìn)位C、加數(shù)D、被加數(shù)5.采用十

六進(jìn)制書寫二進(jìn)制數(shù),位數(shù)可以減少到原來(lái)的(。)A、1/2B、1/3C、I/4D、1/56.用二

一十進(jìn)制數(shù)表示一位十進(jìn)制數(shù)的二進(jìn)制位是()oA、1位B、2位C、3位D、4位7.在定點(diǎn)補(bǔ)

碼加減運(yùn)算中,檢測(cè)運(yùn)算溢出的變形碼檢測(cè)方法是0。A、運(yùn)算結(jié)果的兩個(gè)符號(hào)位相同B、

運(yùn)算結(jié)果的兩個(gè)符號(hào)位不同C、結(jié)果與加數(shù)的兩個(gè)符號(hào)相同D、結(jié)果與加數(shù)兩個(gè)符號(hào)位不

同8、在原碼一位乘法算法中,被乘數(shù)x的原碼為XO•X1X2Xn,乘數(shù)y的原碼為

y0•yly2Yn,則乘積的符號(hào)為(。)A、xOVyOB、XOAYOC、XOVYOD、X0(+)YO

9在運(yùn)算器中,條件碼寄存器用來(lái)記錄每次運(yùn)算的結(jié)果狀態(tài),普通寄存的狀態(tài)是(。)A、進(jìn)位、

溢出、零、負(fù)B、進(jìn)位、正、負(fù)、零C、進(jìn)位、溢出、零、正D、進(jìn)位、溢出、正、負(fù)1().

某廠家生產(chǎn)的計(jì)算機(jī)與IBM微機(jī)具有相同的基本結(jié)構(gòu)和相同的基本指令集,但采用了不同的

實(shí)現(xiàn)技術(shù)。這種計(jì)算機(jī)稱為(。)A、系列機(jī)B、兼容機(jī)C、摹擬機(jī)D、仿真機(jī)11.如果指令

中的地址碼就是操作數(shù)的有效地址,那末這種尋址方式稱為(。)A、即將尋址B、直接尋址C、

間接尋址D、寄存器尋址12.采用地址變換表擴(kuò)大尋址空間,其特點(diǎn)是()。A、用戶可以用

邏輯地址編程,地址變換是自動(dòng)完成的B、用戶可以用物理地址編程,地址變換是自動(dòng)完成

的C、用戶可以用邏輯地址編程,用戶進(jìn)行地址變換D、用戶可以用物理地址編程,用戶進(jìn)

行地址變換13.補(bǔ)碼10100算術(shù)右移一位后得到(。)A、01010B、11010C、01000D.

1001014.從主存中取出的指令,在送到指令寄存器之前,先存人(。)A、程序計(jì)數(shù)器B、狀態(tài)

寄存器C、地址寄存器D、數(shù)據(jù)緩沖寄存器15.一個(gè)節(jié)拍脈沖維持的時(shí)間長(zhǎng)短是一個(gè)(°)A、

指令周期B、CPU周期C、機(jī)器周期D、時(shí)鐘周期16.IKX8的存儲(chǔ)芯片,若不采用地址復(fù)

用技術(shù),除了電源和0V線之外,其他的輸入輸出線還有(。)A、20根B、18根C、19根D、

21根17.Cache的主要特點(diǎn)之一是(。)A、存儲(chǔ)量大B、存取速度快C、價(jià)格便宜D、存取速

度快,價(jià)格便宜但容量小18.二級(jí)存儲(chǔ)體系是由如下存儲(chǔ)器有機(jī)地組成一個(gè)整體()。A、

Cache與寄存器組B、Cache與輔存C、主存與輔存D、高速緩沖存儲(chǔ)器與外存19.在主機(jī)

與外圍設(shè)備進(jìn)行數(shù)據(jù)交換時(shí),為解決兩者之間的同步與協(xié)調(diào)、數(shù)據(jù)格式轉(zhuǎn)換等問(wèn)題,必須要

引入(。)A、數(shù)據(jù)緩沖寄存器B、I/O總線C、I/O接口D、串并移位器20.在采用DMA

方式的I/O系統(tǒng)中,其基本思想是在以下部件或者設(shè)備之間建立直接的數(shù)據(jù)通路,這指的是(。

)A、CPU與外圍設(shè)備B、主存與外圍設(shè)備C、外設(shè)與外設(shè)D、CPU與主存21.1/0通道是

一種(。)A、I/O操作方式B、I/O總線C、數(shù)據(jù)通路D、專用的I/O處理器22.一臺(tái)彩色顯

示器要顯示“真彩色”,則其每一個(gè)像素對(duì)應(yīng)的顯示存儲(chǔ)單元的長(zhǎng)度至少是(。)A、16位B、

8位C、4位D、1位23.激光打印機(jī)輸出方式是按以下的哪一種?(。)A、字B、行C、頁(yè)D、

點(diǎn)陣24.構(gòu)成并行多計(jì)算機(jī)系統(tǒng)有三個(gè)途徑,除了(。)A、網(wǎng)絡(luò)化B、模塊化C、多機(jī)互連D

、專用化功能25.以下敘述錯(cuò)誤的是(。)A、并發(fā)性是指兩個(gè)或者多個(gè)事件在同一時(shí)間間隔

內(nèi)發(fā)生B、同構(gòu)型多處理機(jī)是專用化功能的并行計(jì)算機(jī)系統(tǒng)C、多處理機(jī)系統(tǒng)具有很高的

性能價(jià)格比D、多媒體計(jì)算機(jī)能夠處理視頻影像第二部份非選擇題二、填空題(本大題共15

小題,每小題1分,共15分。)26.中央處理器CPU和內(nèi)存儲(chǔ)器合稱。27.用高級(jí)語(yǔ)言編寫的程

序稱為。28.邏輯代數(shù)的所有變量值惟獨(dú)。29.計(jì)算機(jī)中的節(jié)拍脈沖發(fā)生器可以由計(jì)數(shù)器

和組成。30.原碼編碼岡原=0010100B的真值為。31.8位二進(jìn)制無(wú)符號(hào)小數(shù)的數(shù)值范圍為

0到32.漢字在計(jì)算機(jī)中的編碼可分為輸入碼、字形碼、交換碼

62022/7/11

和。33.在采用行波進(jìn)位的補(bǔ)碼加減法器的運(yùn)算中,當(dāng)最高有效位進(jìn)位Cn-1與符號(hào)位進(jìn)位

Cn滿足時(shí),表明運(yùn)算溢出。34.在多功能算術(shù)/邏輯運(yùn)算單元ALU中,由參數(shù)控制的第i

位輸入組合函數(shù)為Ai和Bi,進(jìn)位為Ci,則第i位的和數(shù)Fl的邏輯表達(dá)式是。35.常用于程序循

環(huán)的某種指令含有一個(gè)寄存器編號(hào)R和一個(gè)偏移量D,并由<R)+D形成有效地址。每次循

環(huán)時(shí)將對(duì)寄存器R的內(nèi)容加1。這種指令的尋址方式稱為尋址方式。36.指令主要在系統(tǒng)軟

件中用于系統(tǒng)資源的分配和管理,應(yīng)用程序中不能直接使用。37.指令周期往往由若干個(gè)

周期組成,其中第一個(gè)周期用于取指令,后面的兒個(gè)周期用于執(zhí)行指令。38.主存儲(chǔ)器的

尋址系統(tǒng)包括電路驅(qū)動(dòng)器、譯碼電路與。39.在虛擬存儲(chǔ)器中邏輯地址與物理地址的地址

對(duì)應(yīng)表中,物理頁(yè)號(hào)是2位,邏輯頁(yè)號(hào)是3位。如果一個(gè)邏輯地址代碼為110101101的數(shù)據(jù)

在物理地址為01101101中可讀到的話,那末在物理地址為01001011中的數(shù)據(jù),其邏輯地址

代碼是。40.在許多情況下,為保證某一特定指令序列的完整執(zhí)行,必須禁止某些中斷,這

可以通過(guò)設(shè)置觸發(fā)器來(lái)實(shí)現(xiàn)。三、計(jì)算題(本大題共5小題,共20分。)

41.(3分)己知x•y=l,求F=(x+yXx+y)的值。42.(3分)請(qǐng)將十進(jìn)制數(shù)3.4表示成二進(jìn)制

數(shù)(小數(shù)點(diǎn)后保留6位),然后由此二進(jìn)制數(shù)表示成八進(jìn)制數(shù)和十六進(jìn)制數(shù)。43.(6分)對(duì)數(shù)據(jù)?12.

5D作二進(jìn)制規(guī)格化浮點(diǎn)數(shù)的編碼,其中假定階碼采用補(bǔ)碼,含階符一位共5位;尾數(shù)采用補(bǔ)碼,

含尾符一位共11位;底數(shù)是2。44.(4分)已知x=().1(X)1,y=0.0111,要求用補(bǔ)碼運(yùn)算計(jì)算x-

y,并給出計(jì)算過(guò)程,同時(shí)指出是否發(fā)生運(yùn)算溢出。45.(4分)已知寄存器A中的內(nèi)容為1101,

寄存器B中的內(nèi)容為011(),寫出經(jīng)微操作序列Ti:A-A+l,T2:B-B,T3:A-A(+)B執(zhí)行

后A寄存器和B寄存器中的內(nèi)容。四、問(wèn)答題(本大題共9小題,共40分。)46.(3分)試寫

出下面圖示電路的邏輯表達(dá)式;并求出A+B=0時(shí)的邏輯輸出F的值。47.(4分)什么是奇偶檢

驗(yàn)碼?它有什么特點(diǎn)?48.(6分)設(shè)某條指令的地址碼為X,主存中X單元的內(nèi)容為Y,Y單元

的內(nèi)容為Z。試問(wèn)在即將尋址方式、直接尋址方式和間接尋址方式下,該指令的操作數(shù)分別

是什么?執(zhí)行該指令分別要訪問(wèn)多少次主存(不包括取指令)?49.(5分)試寫出控制器的主要組

成部件。50.(6分)請(qǐng)說(shuō)明程序和微程序的區(qū)別。51.(6分WL器字長(zhǎng)是32位(bil,)要求存儲(chǔ)

器能存人4M個(gè)字。⑴存儲(chǔ)容量有多少?(2需)要多少片2MxSbitRAM芯片構(gòu)成?(3若)存儲(chǔ)器以

字節(jié)編址,則地址寄存器需多少位?52.(3分)CPU響應(yīng)中斷必須滿足的主要條件是什么?

53.(4分)根據(jù)中斷源在系統(tǒng)中的位置,可以把中斷源分為哪幾類?并為每一類舉一例說(shuō)明。

54.(3分)DMA數(shù)據(jù)傳送可以分為哪幾個(gè)階段進(jìn)行?

2001年4月份全國(guó)高等教育自學(xué)考試計(jì)算機(jī)原理試題參考答案

一、單項(xiàng)選擇題(本大題共25小題,每小題1分,共25分)l.B2.A3.A4.B5.C6.D7.B8.D9.A10.B

11.B12.A13.B14.D15.D16.A17.B18.C19.C20.B21.D22.A23.CZ4、.B填25.B空題(本大題共15小

題,每小題1分,共15分。)26.主機(jī)27,源程序28.1和0(或者丁和

F,或者真和假)29譯.碼器(或者分配器)3().+10100B(或者+2(2)31.255/256(或者128).32內(nèi)

碼33.。1?1(+)5=(或者5#01-1)34.Fi=Ai(+)Bi(+)C或者淇(他形式的正確表達(dá)式)35.變址

(或者變址寄存器)36.特權(quán)37.CPU(或者機(jī)器)38.地址寄存器.或者地址器(注:只填“寄存

器”,不給分)39.1100010114。中斷允許(或者中斷屏蔽)三、計(jì)算題(在大題共5小題,共20

分。)41.解:F=xx+xy+yx+yy=xy+xy(l分)<寸=1)而x=y=l,代入(1分)F=0(l分)或者:F

=(x+yXx+y)=(x+y)xy由x•y=1F=(x+y)xy47.奇偶檢驗(yàn)碼是一種最簡(jiǎn)單的檢錯(cuò)碼,

它是由n個(gè)信息位增加1位校驗(yàn)位代碼形成的編碼(1分)。此編碼如發(fā)生1位或者奇數(shù)個(gè)位錯(cuò)

誤,就不滿足奇偶校驗(yàn)規(guī)則,成為非法的代碼(2分)。奇偶校驗(yàn)碼只能發(fā)現(xiàn)錯(cuò)誤,而不能糾正

錯(cuò)誤(1分)。48.即將尋址方時(shí)式,操作數(shù)為X,無(wú)需訪問(wèn)主存;(2分)直接尋址方式時(shí),操作

數(shù)為Y,需要訪問(wèn)主存一次;(2分)間接尋址方式時(shí),操作數(shù)為Z,需要訪問(wèn)主存二次。(2分

)49.控制器由程序計(jì)數(shù)器PC(或者指令計(jì)數(shù)器)、

72022/7/11

指令寄存器1R、指令譯碼器、時(shí)序產(chǎn)生器和操作控制器組成。(5分)(注:答對(duì)一個(gè)給1分)50.

程序是由程序員根據(jù)某項(xiàng)任務(wù)編寫的,由機(jī)器指令或者可以翻譯成機(jī)器指令的語(yǔ)句組成,

存放在主存中準(zhǔn)備執(zhí)行。(3分)微程序由軟件設(shè)計(jì)人員設(shè)計(jì)安排,由微指令組成,放在控制存

儲(chǔ)器中,用于描述和實(shí)現(xiàn)機(jī)器指令。(3分)51.(1)16MB(或者4M個(gè)字)i:2分)(2)8片(2分)

(3)24位(2分)若(由(1)的結(jié)果求出⑵和(3)的結(jié)果,只要表達(dá)式正確列出且演算也正確,即使因

⑴的錯(cuò)誤結(jié)果而導(dǎo)致⑵和(33的結(jié)果出錯(cuò),也可分別得2分。如果表達(dá)式正確而演算不正確,

則可分別得1分。如果沒(méi)有列出表達(dá)式而結(jié)果錯(cuò)誤,則不紿分。)52.CPU響應(yīng)中斷必須滿足

三個(gè)基本條件:(1)中斷源有中斷請(qǐng)求:(1分)(2)CPU允許中斷(即開(kāi)中斷);(1分)(3一)條指令執(zhí)

行完。(1分)53.可以把中斷源分為兩類:(1)內(nèi)中斷:這是指主機(jī)內(nèi)部產(chǎn)生的中斷;(1分)如運(yùn)

算器除法借中斷。(1分)(2外)中斷:這是指來(lái)自主機(jī)外部的中斷;(1分)如鍵盤輸入請(qǐng)求中斷。

(I分)54.DMA數(shù)據(jù)傳送分三個(gè)階段進(jìn)行:(1)數(shù)據(jù)傳送前預(yù)處理;(1分)(2數(shù)謂輸入輸出操

作;(1分)(3數(shù)版?zhèn)魉秃蟮奶幚?。?分)

2(X)2年4月計(jì)算機(jī)原理試題及答案

一、單項(xiàng)選擇題(本大題共25小題,每小題1分,共25分)1.目前普遍使用的微

型計(jì)算機(jī)采用的電路是()A.電子管B.晶體管C.集成電路D.超大規(guī)模集電成路2.計(jì)算機(jī)語(yǔ)言

有許多種,其中與硬件直接相關(guān)的是()A.網(wǎng)絡(luò)語(yǔ)言B.操作系統(tǒng)C.機(jī)器語(yǔ)言D.高級(jí)語(yǔ)言3.一家

三口,每人一把鑰匙,任何一個(gè)都可以把門打開(kāi)。設(shè)三人為A、B、C,則門可開(kāi)啟F(=l)的

邏輯表達(dá)式為()A.F=ABCB.F=A+B+CC.F=D.F=4如.圖所示的電路圖,對(duì)應(yīng)于=Q的一組R、

S輸入是()RSA.00B.01C.10龐.21進(jìn)1制5浮.點(diǎn)數(shù)中,為保持真值不變,小數(shù)點(diǎn)向右移2位,

階碼要()A加.1B.減1C.加2D.減2&E.8421碼標(biāo)的二一十進(jìn)制數(shù)中,代碼1(X)1表示0A.3B.6

C.9D以1下7.敘述正確的是()A漢.字機(jī)內(nèi)碼用一個(gè)字節(jié)表示一個(gè)漢字B.漢字的輸入碼用于計(jì)算

機(jī)中存儲(chǔ)、交換漢字信息C.奇偶校驗(yàn)碼能發(fā)現(xiàn)并糾正數(shù)據(jù)代碼中一位出錯(cuò)D.海明碼能發(fā)

現(xiàn)并糾正數(shù)據(jù)代碼中一位出錯(cuò)8.定點(diǎn)數(shù)作補(bǔ)碼加減運(yùn)算時(shí),其符號(hào)位是()A與.數(shù)位分開(kāi)進(jìn)行

運(yùn)算B.與數(shù)位一起參預(yù)運(yùn)算C.符號(hào)位單獨(dú)作加減運(yùn)算D.兩數(shù)符號(hào)位作異或者運(yùn)算9.兩個(gè)n位

數(shù)(包括1位符號(hào)位)相乘,乘積普通為2n-2位。一個(gè)采用原碼一位乘法實(shí)現(xiàn)這兩個(gè)數(shù)相乘的

運(yùn)算器,其加法器的位數(shù)一般為()A.2位nB.2n-2位C.n位D.n+2位10.目前在各類Pentium機(jī)上

廣泛使用的PCI總線,其最高速度可達(dá)到每秒()A.16MBB.32MBC.132/264MBD.320MB11.

在堆棧數(shù)據(jù)結(jié)構(gòu)及堆棧存儲(chǔ)結(jié)構(gòu)的計(jì)算機(jī)中,所需的操作數(shù)默認(rèn)在堆枝內(nèi),因此,入棧和出

棧操作常用()A.零地址指令格式B.一地址指令格式C.二地址指令格式D.三地址指令格式

12.對(duì)一個(gè)區(qū)域內(nèi)的成批數(shù)據(jù)采用循環(huán)逐個(gè)進(jìn)行處理時(shí),常用的指令尋址方式是()A變.址尋址

方式B.相對(duì)尋址方式C.基址尋址方式D.間接尋址方式13.以下可使用特權(quán)指令的是()A.硬件

設(shè)計(jì)人員B.最終用戶C.應(yīng)用程序D.系統(tǒng)軟件14.代碼10101邏輯右移一位后得()A.10010

B.10011C.01011D.0101015一.條指令從主存取出到執(zhí)行完成所需的CPU周期至少()A—.個(gè)B.二

個(gè)C.三個(gè)D.四個(gè)16.一條機(jī)器指令的功能普通對(duì)應(yīng)于()A.一段微程序B.一條微指令C.一條微

命令D.一個(gè)微操作17.存儲(chǔ)器如果按存取方式分類的話,可分為()A.CPU控制的存儲(chǔ)摘和外

部設(shè)備控制的存儲(chǔ)器兩類B.只讀存儲(chǔ)器和只寫存儲(chǔ)器兩類C.直接存取存儲(chǔ)器和間接存取

存儲(chǔ)器兩類D.隨機(jī)存取存儲(chǔ)器、只讀存儲(chǔ)器、順序存取存儲(chǔ)器和直接取存儲(chǔ)器18.存儲(chǔ)器的

字線是()A.存儲(chǔ)體與讀寫電路連接的數(shù)據(jù)線。它們通過(guò)讀寫電路傳送或者接收數(shù)據(jù)寄存器

的信息。一個(gè)數(shù)據(jù)寄存器的位數(shù)正好是機(jī)器字長(zhǎng),故稱為字線B.存儲(chǔ)器的數(shù)據(jù)線。其線數(shù)

正好與數(shù)據(jù)寄存器的位數(shù)相對(duì)應(yīng)C.經(jīng)地址譯碼器譯碼之后的存儲(chǔ)單元的地址線D.以上三

種說(shuō)法都不對(duì)19.虛擬存儲(chǔ)器與普通的主存一輔存系統(tǒng)的本質(zhì)區(qū)別之一是()A.虛擬存儲(chǔ)器允

許程序設(shè)計(jì)人員使用比主存容量大得多的地址空間,而且不必用編程方法來(lái)進(jìn)行虛實(shí)地址

的變換B.虛擬存儲(chǔ)器允許程序設(shè)計(jì)人員使用比主存容量大得多的地址空間,但是編程

82022/7/11

時(shí)必須用變址器尋址或者基址尋址方式對(duì)虛實(shí)地址進(jìn)行變換C.實(shí)現(xiàn)虛擬存儲(chǔ)器不需要進(jìn)行

虛實(shí)地址的變換D.若使用虛擬存儲(chǔ)器的話,編程人員必須對(duì)主輔存的存儲(chǔ)空間進(jìn)行分配

20.在I/O系統(tǒng)中,不設(shè)置輸入輸出指令就可實(shí)現(xiàn)對(duì)外圍設(shè)備的數(shù)據(jù)傳送操作,是因?yàn)槠洳捎?/p>

T

()A隱.式編址方式B.單獨(dú)編址方式C.與內(nèi)存統(tǒng)一編址方式D.與通用寄存器一起編址方式21.電

源故障中斷屬于()A.不可屏蔽中新B.控制臺(tái)中斷C.I/O設(shè)備中斷D.可屏蔽中斷22.DMA數(shù)

據(jù)傳送控制的周期挪用方式主要合用的情況是()A.U設(shè)O備周期大于內(nèi)存存儲(chǔ)周期BIO設(shè)備

周期小于內(nèi)存存儲(chǔ)周期C.CPU工作周期比內(nèi)存存儲(chǔ)周期長(zhǎng)得多D.CPU工作周期比內(nèi)存存儲(chǔ)

周期小不少23.選擇通道上可連接若干外圍設(shè)備,其數(shù)據(jù)傳送的單位是I)A.字節(jié)B.字C.位D.

數(shù)據(jù)塊24.一臺(tái)顯示256種顏色的彩色顯示器,其每一個(gè)象素對(duì)應(yīng)的顯示存儲(chǔ)單元的長(zhǎng)度(位

數(shù))為()A.16位B.8位C.256位D.9位25.以下敘述錯(cuò)誤的是()A.Penlium的工作頻率為

50MHzB.Pentium與Intel486DX二進(jìn)制兼容C.Pentium采用流水技術(shù)D.Pentium中具有指令高速

緩存二、填空題(本大題共15小題,每小題1分,共15分)26.根據(jù)計(jì)算孔的數(shù)值應(yīng)用與非數(shù)值

應(yīng)用來(lái)分類,辦公自動(dòng)化屬于_______類。27.計(jì)算機(jī)系統(tǒng)中各部件之間傳輸?shù)男畔⒘魇菙?shù)據(jù)

流和。28.“或者”門電路的邏輯表達(dá)式為F=A+B,若A=l,則門電路的輸出一定是

電位。29.四位左移寄存器C3C2C1C0,如果低位的

移位輸入端接十',而寄存器內(nèi)容為1010,則經(jīng)過(guò)二次移位后,寄存器內(nèi)容為o30.

二進(jìn)制數(shù)1010.1B的十進(jìn)制數(shù)表示為(,31.十制數(shù)131.5的八進(jìn)制數(shù)表示為

。32.漢字在計(jì)算機(jī)中的編碼可分為內(nèi)碼、字形碼、交換碼和o33.設(shè)A為8

位二進(jìn)位寄存器,進(jìn)行A

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論