數(shù)字電子技術(shù)知到智慧樹(shù)章節(jié)測(cè)試課后答案2024年秋海南軟件職業(yè)技術(shù)學(xué)院_第1頁(yè)
數(shù)字電子技術(shù)知到智慧樹(shù)章節(jié)測(cè)試課后答案2024年秋海南軟件職業(yè)技術(shù)學(xué)院_第2頁(yè)
數(shù)字電子技術(shù)知到智慧樹(shù)章節(jié)測(cè)試課后答案2024年秋海南軟件職業(yè)技術(shù)學(xué)院_第3頁(yè)
數(shù)字電子技術(shù)知到智慧樹(shù)章節(jié)測(cè)試課后答案2024年秋海南軟件職業(yè)技術(shù)學(xué)院_第4頁(yè)
數(shù)字電子技術(shù)知到智慧樹(shù)章節(jié)測(cè)試課后答案2024年秋海南軟件職業(yè)技術(shù)學(xué)院_第5頁(yè)
免費(fèi)預(yù)覽已結(jié)束,剩余6頁(yè)可下載查看

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

數(shù)字電子技術(shù)知到智慧樹(shù)章節(jié)測(cè)試課后答案2024年秋海南軟件職業(yè)技術(shù)學(xué)院項(xiàng)目一單元測(cè)試

以下表達(dá)式中符合邏輯運(yùn)算法則的是()

A:0<1

B:CC=C2

C:A+1=1

D:1+1=10

答案:A+1=1

邏輯函數(shù)的表示方法中具有唯一性的是()

A:卡諾圖

B:邏輯圖

C:表達(dá)式

D:真值表

答案:卡諾圖

;真值表

以下描述不正確的是()晶體管作為開(kāi)關(guān)使用時(shí),要提高開(kāi)關(guān)速度,可________。

A:采用有源泄放回路

B:增加飽和深度

C:較低飽和深度

D:采用抗飽和晶體管

答案:增加飽和深度

模擬量是________的,數(shù)字量是________的。()

A:離散的,連續(xù)的

B:離散的,離散的

C:連續(xù)的,離散的

D:連續(xù)的,連續(xù)的

答案:連續(xù)的,離散的

邏輯變量的取值中,1是比0大的。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)基數(shù)和各位數(shù)的權(quán)是進(jìn)位計(jì)數(shù)制中表示數(shù)值好的兩個(gè)基本要素。()

A:錯(cuò)B:對(duì)

答案:對(duì)當(dāng)奇數(shù)個(gè)1相異或時(shí),其值為0;當(dāng)偶數(shù)個(gè)1相異或時(shí),其值為1。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)TTL與非門(mén)的多余輸入端可以接固定高電平。()

A:錯(cuò)B:對(duì)

答案:對(duì)[26]10=[11010]2=[32]8=[1A]16()

A:錯(cuò)B:對(duì)

答案:對(duì)A+BC=()

A:A+CB:(A+B)(A+C)C:B+CD:A+B

答案:(A+B)(A+C)

項(xiàng)目二單元測(cè)試

在下列邏輯電路中不是組合邏輯電路的是:()

A:全加器

B:寄存器

C:編碼器

D:數(shù)值比較器

答案:寄存器

若在編碼器中有50個(gè)編碼對(duì)象,則要求輸出二進(jìn)制代碼位數(shù)為()位。

A:6

B:10

C:5

D:50

答案:6

二——十進(jìn)制編碼是指用()位的二進(jìn)制代碼表示10個(gè)對(duì)象。

A:8

B:4

C:10

D:2

答案:4

八選一數(shù)據(jù)選擇器的地址碼的位數(shù)是()。

A:2

B:3

C:1

D:8

答案:3

比較兩個(gè)一位的二進(jìn)制數(shù)A>B的結(jié)果為()

A:Y=A′B′

B:Y=AB′

C:Y=AB

D:Y=A′B

答案:Y=AB′

編碼與譯碼是互逆的過(guò)程。()

A:對(duì)B:錯(cuò)

答案:對(duì)全加器與半加器都是實(shí)現(xiàn)一位二進(jìn)制數(shù)的加法運(yùn)算,所以功能是相同的。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)采用四位比較器對(duì)兩個(gè)四位數(shù)比較時(shí),先比較最低位。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)優(yōu)先編碼器的編碼信號(hào)是相互排斥的,允許多個(gè)編碼信號(hào)同時(shí)有效。()

A:錯(cuò)B:對(duì)

答案:對(duì)八路數(shù)據(jù)分配器的地址輸入(選擇控制)端有8個(gè)。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

項(xiàng)目三單元測(cè)試

能夠存儲(chǔ)0.1二進(jìn)制信息的器件是()

A:CMOS門(mén)

B:觸發(fā)器

C:譯碼器

D:TTL門(mén)

答案:觸發(fā)器

觸發(fā)器是一種()

A:雙穩(wěn)態(tài)電路

B:三穩(wěn)態(tài)電路

C:單穩(wěn)態(tài)電路

D:無(wú)穩(wěn)態(tài)電路

答案:雙穩(wěn)態(tài)電路

下列觸發(fā)器中,輸入信號(hào)直接控制輸出狀態(tài)的是()

A:邊沿K觸發(fā)器

B:主從JK觸發(fā)器

C:基本RS觸發(fā)器

D:鐘控RS觸發(fā)器

答案:基本RS觸發(fā)器

同步JK觸發(fā)器在CP=1期間,當(dāng)輸入信號(hào)J=1.K=0變?yōu)镴=0.K=0,觸發(fā)器的輸出狀態(tài)()。

A:保持1態(tài)

B:保持0態(tài)

C:由0態(tài)變?yōu)?態(tài)

D:由1態(tài)變?yōu)?態(tài)

答案:保持1態(tài)

同步時(shí)序邏輯電路和異步時(shí)序邏輯電路的區(qū)別在于異步時(shí)序電路()

A:沒(méi)有穩(wěn)定狀態(tài)

B:沒(méi)有統(tǒng)一的時(shí)鐘脈沖控制

C:沒(méi)有觸發(fā)器

D:輸出只與內(nèi)部狀態(tài)有關(guān)

答案:沒(méi)有統(tǒng)一的時(shí)鐘脈沖控制

要使JK觸發(fā)器的狀態(tài)和當(dāng)前狀態(tài)相反,所加激勵(lì)信號(hào)J和K應(yīng)為()

A:01

B:00

C:10

D:11

答案:11

對(duì)于同步D觸發(fā)器,要使輸出為1,則輸入信號(hào)D就滿(mǎn)足()

A:不確定

B:D=0

C:D=1

D:D=0或D=1

答案:D=1

D觸發(fā)器只有時(shí)鐘脈沖上升沿有效這種類(lèi)型。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)同一邏輯功能的觸發(fā)器,其電路結(jié)構(gòu)一定相同。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)對(duì)邊沿JK觸發(fā)器,在CP為高電平期間,當(dāng)J=K=1時(shí),狀態(tài)會(huì)翻轉(zhuǎn)一次。()

A:對(duì)B:錯(cuò)

答案:錯(cuò)將D觸發(fā)器的Q端與D端連接就可以構(gòu)成T’觸發(fā)器。()

A:錯(cuò)B:對(duì)

答案:對(duì)K觸發(fā)器在CP作用下,若J=K=0,其狀態(tài)保持不變。()

A:錯(cuò)B:對(duì)

答案:對(duì)觸發(fā)器是時(shí)序邏輯電路的基本單元。()

A:對(duì)B:錯(cuò)

答案:對(duì)RS.JK.D和T四種觸發(fā)器中,唯有RS觸發(fā)器存在輸入信號(hào)的約束條件。()

A:對(duì)B:錯(cuò)

答案:對(duì)所謂上升沿觸發(fā),是指觸發(fā)器的輸出狀態(tài)變化是發(fā)生在CP=1期間。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)

項(xiàng)目四單元測(cè)試

下圖所示電路是利用74LS163構(gòu)成的()進(jìn)制計(jì)數(shù)器。

A:6進(jìn)制

B:8進(jìn)制

C:12進(jìn)制

D:13進(jìn)制

答案:13進(jìn)制

下圖所示電路是利用74LS163構(gòu)成的()進(jìn)制計(jì)數(shù)器。

A:6進(jìn)制

B:10進(jìn)制

C:9進(jìn)制

D:8進(jìn)制

答案:10進(jìn)制

圖所示電路是利用74LS192構(gòu)成的()進(jìn)制計(jì)數(shù)器。

A:30進(jìn)制

B:20進(jìn)制

C:50進(jìn)制

D:60進(jìn)制

答案:60進(jìn)制

下圖所示電路是利用74LS290構(gòu)成的()進(jìn)制計(jì)數(shù)器。

A:8進(jìn)制

B:4進(jìn)制

C:6進(jìn)制

D:10進(jìn)制

答案:4進(jìn)制

下圖所示電路是利用74LS290構(gòu)成的()進(jìn)制計(jì)數(shù)器。

A:9進(jìn)制

B:10進(jìn)制

C:6進(jìn)制

D:4進(jìn)制

答案:4進(jìn)制

以下哪些是74LS90所具有的功能()。

A:五進(jìn)制計(jì)數(shù)

B:可構(gòu)成5421碼十進(jìn)制

C:二進(jìn)制計(jì)數(shù)

D:可構(gòu)成8421碼十進(jìn)制

答案:五進(jìn)制計(jì)數(shù)

;可構(gòu)成5421碼十進(jìn)制

;二進(jìn)制計(jì)數(shù)

;可構(gòu)成8421碼十進(jìn)制

74LS163的引腳排列和74LS161相同,不同之處是74LS163采用同步清零方式。()

A:對(duì)B:錯(cuò)

答案:對(duì)74LS160的引腳排列和74LS162相同,不同之處是74162采用的是異步清零方式。()

A:錯(cuò)B:對(duì)

答案:錯(cuò)同步計(jì)數(shù)器和異步計(jì)數(shù)器主要的區(qū)別在于時(shí)鐘脈沖作用的時(shí)間不同

A:對(duì)B:錯(cuò)

答案:對(duì)計(jì)數(shù)器可分為同步計(jì)數(shù)器和異步計(jì)數(shù)器

A:對(duì)B:錯(cuò)

答案:對(duì)

項(xiàng)目五單元測(cè)試

多諧振蕩器可產(chǎn)生()。

A:正弦波

B:矩形脈沖

C:三角波

D:鋸齒波

答案:矩形脈沖

把正弦波變換為同頻率的矩形波,應(yīng)選擇()電路。

A:單穩(wěn)態(tài)觸發(fā)器

B:基本RS觸發(fā)器

C:多諧振蕩器

D:施密特觸發(fā)器

答案:施密特觸發(fā)器

用555定時(shí)器組成施密特觸發(fā)器,當(dāng)輸入控制端CO外接10V電壓時(shí),回差電壓為()。

A:10V

B:6.66V

C:3.33V

D:5V

答案:5V

一個(gè)用555定時(shí)器構(gòu)成的單穩(wěn)態(tài)觸發(fā)器輸出的脈沖寬度為()。

A:1.1RC

B:1.0RC

C:0.7RC

D:1.4RC

答案:1.1RC

脈沖整形電路有()。

A:多諧振蕩器

B:施密特觸發(fā)器

C:555定時(shí)器

D:單穩(wěn)態(tài)觸發(fā)器

答案:施密特觸發(fā)器

;單穩(wěn)態(tài)觸發(fā)器

555定時(shí)器可以組成()。

A:施密特觸發(fā)器

B:JK觸發(fā)器

C:單穩(wěn)態(tài)觸發(fā)器

D:多諧振蕩器

答案:施密特觸發(fā)器

;單穩(wěn)態(tài)觸發(fā)器

;多諧振

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論