數(shù)字電子技術(shù)及應(yīng)用(第3版)習(xí)題及答案 王蘋 第1、2單元_第1頁
數(shù)字電子技術(shù)及應(yīng)用(第3版)習(xí)題及答案 王蘋 第1、2單元_第2頁
數(shù)字電子技術(shù)及應(yīng)用(第3版)習(xí)題及答案 王蘋 第1、2單元_第3頁
數(shù)字電子技術(shù)及應(yīng)用(第3版)習(xí)題及答案 王蘋 第1、2單元_第4頁
數(shù)字電子技術(shù)及應(yīng)用(第3版)習(xí)題及答案 王蘋 第1、2單元_第5頁
已閱讀5頁,還剩9頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

自我檢測(cè)題1:一、填空題1-1(1001010)2=(112)8=(4A)16=(74)101-2(37.375)10=(100101.011)2=(45.3)8=(25.6)161-3(CE)16=(11001110)2=(316)8=(206)10=(001000000110)8421BCD1-4在邏輯代數(shù)運(yùn)算的基本公式中,利用分配律可得A(B+C)=AB+AC,A+BC=(A+B)(A+C),利用反演律可得=,=。1-5在數(shù)字電路中,半導(dǎo)體三極管多數(shù)主要工作在截止區(qū)和飽和區(qū)。1-6COMS邏輯門是單極型門電路,而TTL邏輯門是雙極型門電路。1-7COMS集成邏輯器件在功耗、抗干擾方面優(yōu)于TTL電路,同時(shí)還具有結(jié)構(gòu)相對(duì)簡單,便于大規(guī)模集成、制造費(fèi)用較低等特點(diǎn)。1-8CT74、CT74H、CT74S、CT74LS四個(gè)系列的TTL集成電路,其中功耗最小的為CT74LS;速度最快的為CT74S;綜合性能指標(biāo)最好的為CT74LS。二、選擇題1-9指出下列各式中哪個(gè)是四變量A、B、C、D的最小項(xiàng)(C)。A、ABCB、A+B+C+DC、ABCDD、AC1-10邏輯項(xiàng)的邏輯相鄰項(xiàng)為(A)。A、ABCB、ABCDC、ACDD、ABD1-11當(dāng)利用三輸入的邏輯或門實(shí)現(xiàn)兩變量的邏輯或關(guān)系時(shí),應(yīng)將或門的第三個(gè)引腳(B)。A、接高電平B、接低電平C、懸空1-12當(dāng)輸入變量A、B全為1時(shí),輸出為0,則輸入與輸出的邏輯關(guān)系有可能為(A)。A、異或B、同或C、與D、或1-13TTL門電路輸入端懸空時(shí)應(yīng)視為(A)電平,若用萬用表測(cè)量其電壓,讀數(shù)約為(D)。A、高B、低C、3.5VD、1.4VE、0V三、判斷題1-14用4位二進(jìn)制數(shù)碼來表示每一位十進(jìn)制數(shù)碼,對(duì)應(yīng)的二—十進(jìn)制編碼即為8421BCD碼。(×)1-15因?yàn)檫壿嬍紸+(A+B)=B+(A+B)是成立的,所以在等式兩邊同時(shí)減去(A+B)得:A=B也是成立的。(×)1-16對(duì)于54/74LS系列與非門,輸出端能直接并聯(lián)。(×)1-17三態(tài)輸出門有高電平、低電平和高阻三種狀態(tài)。()1-18在解決“線與”問題時(shí),OC門是指在COMS電路中采用輸出為集電極開路的三極管結(jié)構(gòu),而OD門指在TTL電路中采用漏極開路結(jié)構(gòu)。(×)練習(xí)題:1-1將下列二進(jìn)制數(shù)分別轉(zhuǎn)換成十進(jìn)制、八進(jìn)制和十六進(jìn)制數(shù)。(1)(10101110)2=(174)10=(256)8=(AE)16(2)(1010101)2=(85)10=(125)8=(55)16(3)(1110.01)2=(14.25)10=(16.2)8=(E.4)161-2將下列十進(jìn)制數(shù)分別轉(zhuǎn)換成二進(jìn)制、八進(jìn)制、十六進(jìn)制數(shù)及8421BCD碼。(1)(53)10=(110101)2=(65)8=(35)16=(01010011)8421BCD(2)(49)10=(110001)2=(61)8=(31)16=(01001001)8421BCD(3)(39.25)10=(100111.01)2=(47.2)8=(27.4)16=(00111001.00100101)8421BCD1-3與TTL門電路相比,CMOS電路有什么優(yōu)點(diǎn),使用時(shí)應(yīng)注意哪些問題?略1-4TTL與非門輸出端的下列接法正確嗎?如果不正確,會(huì)產(chǎn)生什么后果?(1)輸出端接+5V的電源電壓;(2)輸出端接地;(3)多個(gè)TTL與非門的輸出端直接并聯(lián)使用。答:不正確,會(huì)損壞器件1-5在圖題1-5所示電路中,哪個(gè)電路可以實(shí)現(xiàn)Z=。圖題1-5答:C1-6在圖題1-6所示電路中,輸入A、B波形如圖所示,試畫出輸出Z1、Z2、Z3的波形。(Z3為同或門)圖題1-6答:1-7試寫出如圖題1-7所示電路的輸出邏輯表達(dá)式,并說明其邏輯功能。圖題1-7答:B=1時(shí):;B=0時(shí)Z為高阻抗?fàn)顟B(tài)。1-8試將與非門、或非門、異或門作反相器使用,其輸入端應(yīng)如何連接?答:與非門的一個(gè)輸入端接輸入信號(hào),多余輸入端接高電平或電源電壓;或非門的一個(gè)輸入端接輸入信號(hào),多余輸入端接地或接低電平;異或門的一個(gè)輸入端接輸入信號(hào),多余輸入端接高電平或電源電壓。1-9圖題1-9中,能實(shí)現(xiàn)函數(shù)電路是何電路?圖題1-9答:(b)圖題1-101-10試寫出圖題1-28所示的電路的邏輯函數(shù)式,并說明其邏輯功能。答:C=0時(shí),;C=1時(shí),1-11試指出圖題1-11中各門電路的輸出狀態(tài)(高電平、低電平、高阻抗),其中Z1~Z3為74LS系列,Z4~Z6為74HC系列。圖題1-11答:Z1=0,Z2=0,Z3=0,Z4=1,Z5高阻抗,Z6=01-12已知邏輯函數(shù)Z的真值表如表題1-12所示,試寫出Z的邏輯表達(dá)式。表題1-12ABCDZABCDZ00000001001000110100010101100111000000011000100110101011110011011110111100110111答:1-13試寫出圖題1-13邏輯電路的邏輯函數(shù)表達(dá)式,并列出真值表。圖題1-13答:ABCZ000000100100011010001010110011111-14什么是最小項(xiàng)?最小項(xiàng)有哪些性質(zhì)?簡述最小項(xiàng)的編號(hào)方法。答:略。1-15什么是函數(shù)的最小項(xiàng)表達(dá)式?邏輯函數(shù)的最小項(xiàng)表達(dá)式是唯一的嗎?答:略。1-16什么是約束項(xiàng)?怎樣對(duì)含有約束項(xiàng)的邏輯函數(shù)進(jìn)行化簡?答:略。1-17寫出圖題1-17中卡諾圖,所表示的邏輯函數(shù)式。圖題1-17答:1-18用公式法將下列函數(shù)化為最簡的與或表達(dá)式。(1)答:(2)答:(3)答:(4)答:(5)答:(6)答:1-19利用卡諾圖化簡下列邏輯函數(shù)。(1)答:(2)答:(3)答:(4)答:(5)答:(6)答:(7)答:(8),約束條件為答:自我檢測(cè)題2一、填空題2-1如果對(duì)鍵盤上108個(gè)符號(hào)進(jìn)行二進(jìn)制編碼,則至少要7位二進(jìn)制數(shù)碼。2-2共陽LED數(shù)碼管應(yīng)由輸出低電平的七段顯示譯碼器來驅(qū)動(dòng)點(diǎn)亮,而共陰LED數(shù)碼管應(yīng)采用輸出為高電平的七段顯示譯碼器來驅(qū)動(dòng)點(diǎn)亮。2-3采用54LS138完成數(shù)據(jù)分配器的功能時(shí),若把S1作為數(shù)據(jù)輸入端接D,則應(yīng)將使能端接低電平,接低電平。2-4對(duì)N個(gè)信號(hào)進(jìn)行編碼時(shí),需要使用的二進(jìn)制代碼位數(shù)n要滿足條件N≤2n。二、選擇題2-5一個(gè)8選1的數(shù)據(jù)選擇器,其地址輸入端有幾個(gè)B。A、1B、3C、2D、42-6可以用B、C電路的芯片來實(shí)現(xiàn)一個(gè)三變量組合邏輯函數(shù)。A、編碼器B、譯碼器C、數(shù)據(jù)選擇器2-7要實(shí)現(xiàn)一個(gè)三變量組合邏輯函數(shù),可選用A芯片。A、74LS138B、54LS148C、74LS147三、判斷題2-854/74LS138是輸出低電平有效的3線-8線譯碼器。()2-9當(dāng)共陽極LED數(shù)碼管的七段(a~g)陰極電平依次為1001111時(shí),數(shù)碼管將顯示數(shù)字1。()練習(xí)題2-1試分析圖題2-10所示各組合邏輯電路的邏輯功能。圖題2-1解:(a)圖,,真值表如表題2-1(a)所示:表題2-1(a)ABCDYABCDY00000100010001110010001011010000110101110100111000010101101101100111010111111110(a)圖為四變量奇校驗(yàn)器,當(dāng)輸入變量中有奇數(shù)個(gè)為1,輸出為1。(b)圖,,真值表如表題2-1(b)所示:ABY001010100111(b)圖為同或門電路,當(dāng)輸入變量狀態(tài)相同時(shí)出1,相反時(shí)出0。2-2試分析圖題2-2所示各組合邏輯電路的邏輯功能,寫出函數(shù)表達(dá)式。圖題2-2解:(a)圖(b)圖2-3試采用與非門設(shè)計(jì)下列邏輯電路:(1)三變量非一致電路;(2)三變量判奇電路(含1的個(gè)數(shù));(3)三變量多數(shù)表決電路。解:(1)設(shè)A、B、C為輸入變量,當(dāng)輸入不一致時(shí)輸出為1,一致時(shí)為0,真值表如表題2-3(1)所示:表題2-3(1)ABCY00000011010101111001101111011110函數(shù)式為:電路圖如圖題2-3(1)所示:(2)設(shè)A、B、C為輸入變量,當(dāng)輸入奇數(shù)個(gè)1時(shí)輸出為,否則為0,真值表如表題2-3(2)所示:表題2-3(2)ABCY00000011010101101001101011001111函數(shù)式為:電路圖如圖題2-3(2)所示:(3)設(shè)A、B、C為輸入變量(設(shè)“1”表示同意,“0”表示不同意),Y為輸出變量(設(shè)“1”表示通過,“0”表示不通過),真值表如表題2-3(3)所示:表題2-3(3)ABCY00000010010001111000101111011111函數(shù)式為:電路圖如圖題2-3(3)所示:2-4有一個(gè)車間,有紅、黃兩個(gè)故障指示燈,用來表示三臺(tái)設(shè)備的工作情況。當(dāng)有一臺(tái)設(shè)備出現(xiàn)故障時(shí),黃燈亮;若有兩臺(tái)設(shè)備出現(xiàn)故障時(shí),紅燈亮;若三臺(tái)設(shè)備都出現(xiàn)故障時(shí),紅燈、黃燈都亮。試用與非門設(shè)計(jì)一個(gè)控制燈亮的邏輯電路。解:設(shè)A、B、C表示三臺(tái)設(shè)備的工作情況,1表示設(shè)備出現(xiàn)故障,0表示設(shè)備工作正常;X、Y表示紅燈、黃燈,燈亮為1,滅為0。真值表如表題2-4所示:表題2-4ABCXY0000000101010010111010001101101101011111函數(shù)式為:,電路圖如圖題2-4所示:2-5用與非門和3線-8線譯碼器實(shí)現(xiàn)下列邏輯函數(shù),畫出連線圖。(1)Y1(A,B,C)=∑m(3,4,5,6)(2)Y2(A,B,C)=∑m(1,3,5,7)(3)Y3=A⊙B解:連線圖如圖題2-5所示:2-6為使74LS138譯碼器的第10引腳輸出為低電平,請(qǐng)標(biāo)出各輸入端應(yīng)置的邏輯電平。解:74LS138譯碼器的引腳排列圖如圖題2-6所示,所以第1、3、6引腳接高電平,第2、4、5引腳解低電平。2-7用8選1數(shù)據(jù)選擇器實(shí)現(xiàn)下列邏輯函數(shù),畫出連線圖。(1)Y1(A,B,C)=∑m(3,4,5,6)(2)Y2(A,B,C,D)=∑m(1,3,5,7,9,11)解:連線圖如圖題2-7所示2-8試設(shè)計(jì)一個(gè)1位二進(jìn)制全減器,輸入有被減數(shù)Ai,減數(shù)Bi,低位來的借位數(shù)Ji-1,輸出有差Di和向高位的借位數(shù)Ji。(1)用異或門和與非門實(shí)現(xiàn)(2)用74LS138實(shí)現(xiàn)解:1位二進(jìn)制全減器真值表見表題2-8所示表題2-8輸

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論