數(shù)字電路期末復(fù)習(xí)試題和答案解析_第1頁(yè)
數(shù)字電路期末復(fù)習(xí)試題和答案解析_第2頁(yè)
數(shù)字電路期末復(fù)習(xí)試題和答案解析_第3頁(yè)
數(shù)字電路期末復(fù)習(xí)試題和答案解析_第4頁(yè)
數(shù)字電路期末復(fù)習(xí)試題和答案解析_第5頁(yè)
免費(fèi)預(yù)覽已結(jié)束,剩余1頁(yè)可下載查看

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、WORD格式可編輯數(shù)字電路期末復(fù)習(xí)題及答案一、填空題1、數(shù)字信號(hào)的特點(diǎn)是在時(shí)間 上和 幅值 上都是斷續(xù)變化的,其高電平和低電平常用1 和0來(lái)表示。2、分析數(shù)字電路的主要工具是邏輯代數(shù) ,數(shù)字電路又稱作 邏輯電路 。3、邏輯代數(shù)又稱為布爾代數(shù)。最基本的邏輯關(guān)系有與、或、非三種。常用的幾種導(dǎo)出的邏輯運(yùn)算為與非 或非 與或非 同或 異或 。4、邏輯函數(shù)的常用表示方法有邏輯表達(dá)式 真值表 邏輯圖。5、邏輯函數(shù) F=A B C D +A+B+C+D= 1。6、邏輯函數(shù) F= AB +AB +AB +AB =0。7、OC門稱為集電極開路門,多個(gè)OC門輸出端并聯(lián)到一起可實(shí)現(xiàn)線 與功能。8、TTL與非門電壓傳

2、輸特性曲線分為 飽和 區(qū)、轉(zhuǎn)折 區(qū)、 線性 區(qū)、 截止區(qū)。9、觸發(fā)器有 2 個(gè)穩(wěn)態(tài),存儲(chǔ)8位二進(jìn)制信息要 8 個(gè)觸發(fā)器。10、一個(gè)基本RS觸發(fā)器在正常工作時(shí),它的約束條件是R+S=1 ,則它不允許輸入S =0且R=0的信號(hào)。11、一個(gè)基本RS觸發(fā)器在正常工作時(shí),不允許輸入R=S= 1的信號(hào),因 此它的約束條件是 RS=0 q12、在一個(gè)CP脈沖作用下,引起觸發(fā)器兩次或多次翻轉(zhuǎn)的現(xiàn)象稱為觸 發(fā)器的空翻,觸發(fā)方式為主從式或邊沿式的觸發(fā)器不會(huì)出現(xiàn)這種 現(xiàn)象。13、施密特觸發(fā)器具有回差現(xiàn)象,又稱電壓滯后特性;單穩(wěn)觸發(fā) 器最重要的參數(shù)為脈寬。14、半導(dǎo)體數(shù)碼顯示器的內(nèi)部接法有兩種形式:共 陰 接法和共

3、陽(yáng) 接 法。15、對(duì)于共陽(yáng)接法的發(fā)光二極管數(shù)碼顯示器,應(yīng)采用 彳氐 電平驅(qū)動(dòng)的 七段顯示譯碼器。16、寄存器按照功能不同可分為兩類: 移位 寄存器和 數(shù)碼 寄存器。 17、時(shí)序邏輯電路按照其觸發(fā)器是否有統(tǒng)一的時(shí)鐘控制分為同步時(shí) 序電路和異步時(shí)序電路。二、選擇題1、一位十六進(jìn)制數(shù)可以用 C 位二進(jìn)制數(shù)來(lái)表示。A 1 B . 2 C . 4 D . 162、十進(jìn)制數(shù)25用8421BC加表示為 B。A 10 101 B . 0010 0101 C . 100101 D . 101013、以下表達(dá)式中符合邏輯運(yùn)算法則的是 D。A. C C=C2B. 1+1 =10C. 01 D. A+1 =14、當(dāng)邏

4、輯函數(shù)有 n個(gè)變量時(shí),共有 D 個(gè)變量取值組合?A. n B.2n C.n2 D. 2 n5、在何種輸入情況下,“與非”運(yùn)算的結(jié)果是邏輯0。 DA .全部輸入是0 B.任一輸入是0 C.僅一輸入是0 D.全部輸入是16、N個(gè)觸發(fā)器可以構(gòu)成能寄存 B 位二進(jìn)制數(shù)碼的寄存器。A. N- 1B. NC. N+1D. 2N7、一個(gè)觸發(fā)器可記錄一位二進(jìn)制代碼,它有 C 個(gè)穩(wěn)態(tài)。A. 0B. 1C. 2D. 3E. 48、存儲(chǔ)8位二進(jìn)制信息要 D 個(gè)觸發(fā)器。A. 2B. 3C. 4D. 89、對(duì)于D觸發(fā)器,欲使Qn + 1=Qn,應(yīng)使輸入D= C qA. 0B. 1C. QD. Q10、多諧振蕩器可產(chǎn)生

5、B 。A.正弦波 B.矩形脈沖C.三角波D.鋸齒波11、石英晶體多諧振蕩器的突出優(yōu)點(diǎn)是 C 。A.速度高 B.電路簡(jiǎn)單C.振蕩頻率穩(wěn)定 D.輸出波形邊沿陡峭 12、若在編碼器中有50個(gè)編碼對(duì)象,則要求輸出二進(jìn)制代碼位數(shù)為 B 位。A. 5B. 6C. 1 0D. 5013、一個(gè)16選一的數(shù)據(jù)選擇器,其地址輸入(選擇控制輸入)端有 C個(gè)。A. 1B. 2C. 4D. 1 614、一個(gè)8選一數(shù)據(jù)選擇器的數(shù)據(jù)輸入端有 E 個(gè)。A. 1B. 2C. 3D. 4E. 815、用四選一數(shù)據(jù)選擇器實(shí)現(xiàn)函數(shù)Y= A1Ao +A1Ao ,應(yīng)使 A 。A. D0=D2=0,D1=D3=1B.D0=D2=1,D1

6、= D3 = 0C. D0 = D1 = 0,D2 = D3=1D.D0=D1 = 1,D2=D3 = 016、同步計(jì)數(shù)器和異步計(jì)數(shù)器比較,同步計(jì)數(shù)器的顯著優(yōu)點(diǎn)是 A。A.工作速度高 B.觸發(fā)器利用率高 C.電路簡(jiǎn)單 D.不受時(shí)鐘CP控 制。17、把一個(gè)五進(jìn)制計(jì)數(shù)器與一個(gè)四進(jìn)制計(jì)數(shù)器串聯(lián)可得到 D 進(jìn)制 計(jì)數(shù)器。A. 4B. 5C. 9D. 2 018、N個(gè)觸發(fā)器可以構(gòu)成最大計(jì)數(shù)長(zhǎng)度(進(jìn)制數(shù))為 D 的計(jì)數(shù)器。A. NB. 2NC. N2D. 2N19、一位8421 BCD碼計(jì)數(shù)器至少需要 B 個(gè)觸發(fā)器。A. 3B. 4C. 5D. 1 020、用二進(jìn)制碼表示指定離散電平的過(guò)程稱為 D qA.

7、采樣B.量化C.保持D.編碼21、以下四種轉(zhuǎn)換器, A 是A/D轉(zhuǎn)換器且轉(zhuǎn)換速度最高。A.并聯(lián)比較型 B.逐次逼近型 C.雙積分型 D.施密特觸發(fā)器三、判斷題1、方波的占空比為 0. 5。(,)2.、8421 碼 1001 比 0001 大。(X )3、數(shù)字電路中用“ 1”和“0”分別表示兩種狀態(tài),二者無(wú)大小之分。(V )4、若兩個(gè)函數(shù)具有相同的真值表,則兩個(gè)邏輯函數(shù)必然相等。(,)。5、因?yàn)檫壿嫳磉_(dá)式 A+B+AB=A+B立,所以AB=0成立。(X )6、TTL與非門的多余輸入端可以接固定高電平。( V )7、當(dāng)TTL與非門的輸入端懸空時(shí)相當(dāng)于輸入為邏輯1。(,)8、普通的邏輯門電路的輸出端

8、不可以并聯(lián)在一起,否則可能會(huì)損壞器件。(V )9、三態(tài)門的三種狀態(tài)分別為:高電平、低電平、不高不低的電壓。(X )10、TTL OC門(集電極開路門)的輸出端可以直接相連,實(shí)現(xiàn)線與。(V )11、D觸發(fā)器的特性方程為 Qn+1 = D,與Qn無(wú)關(guān),所以它沒(méi)有記憶功能。(X)12、RS觸發(fā)器的約束條件RS=0表示不允許出現(xiàn)R=S=1的輸入。(,)13、同步觸發(fā)器存在空翻現(xiàn)象,而邊沿觸發(fā)器和主從觸發(fā)器克服了空翻。14、對(duì)邊沿JK觸發(fā)器,在CP為高電平期間,當(dāng)J=K=1時(shí),狀態(tài)會(huì)翻轉(zhuǎn) 一次。(X )15、施密特觸發(fā)器有兩個(gè)穩(wěn)態(tài)。(,)16、施密特觸發(fā)器的正向閾值電壓一定大于負(fù)向閾值電壓。(,)17、

9、編碼與譯碼是互逆的過(guò)程。(,)18、二進(jìn)制譯碼器相當(dāng)于是一個(gè)最小項(xiàng)發(fā)生器,便于實(shí)現(xiàn)組合邏輯電路。(,)19、共陰接法發(fā)光二極管數(shù)碼顯示器需選用有效輸出為高電平的七段顯示譯碼器來(lái)驅(qū)動(dòng)。(V)20、同步時(shí)序電路由組合電路和存儲(chǔ)器兩部分組成。(V )21、組合電路不含有記憶功能的器件。(V )22、時(shí)序電路不含有記憶功能的器件。(V )四、計(jì)算題1、用真值表證明 AB + AB =(A + B)(A + B)。解:做真值表ABY1 =Ab + aBy2 =(A + B)(a + b)0000011110111100通過(guò)真值表對(duì)應(yīng)輸入變量相同時(shí),輸出Ab + ab=y1 =Y2 =(A + b)(A+B)2、利用卡諾圖化簡(jiǎn)表達(dá)式 y = aB + bC + Bc + Ab。(要求先列真值表,再用卡諾圖化簡(jiǎn))解:可以先列真值表ABCY00000011010101111001101111011110卡諾圖 -.BCA0001111000111111|11I01則:Y = AB BC AC3、對(duì)應(yīng)畫出信號(hào)波形經(jīng)過(guò)與非門后的波形圖Y。解:輸入波形圖4、已知某組合邏輯電路的輸入 A、曰C與輸出Y的波形圖。求 (1)輸入與輸出功能表(真值表)。(2)輸出邏輯表達(dá)式。A-TLTLrLrLrLr-L-T-

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論