電感的升壓降壓原理_第1頁
電感的升壓降壓原理_第2頁
電感的升壓降壓原理_第3頁
電感的升壓降壓原理_第4頁
電感的升壓降壓原理_第5頁
免費預(yù)覽已結(jié)束,剩余1頁可下載查看

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、降壓原理解釋一:FET 為 OFF 時的電路圖在 FET 為 OFF 時, L 要保持 OFF 前的電流值,使 SBD 為 ON。此時,由于線圈的左端 被強制性地降到 0V 以下, VOUT 的電壓下降,即降壓電路原理。由此, FET 的 ON 時間長 L 里積蓄的電流能越大,越能獲得大功率電源,降壓的幅度 越小。降壓時,由于 FET 為 ON 時也要給輸出供電,所以不需要限制占空比的最大值。解釋二:降壓式 DC/DC 變 換器基本工作原理電路如圖所示。 VT1 為開關(guān)管,當(dāng) VT1 導(dǎo)通 時,輸入電壓 Vi 通過電感 L1 向負載 RL 供電,與此同時也向電容 C2 充電。在這個過 程中,電

2、容 C2及電感 L1中儲存能量。 當(dāng) VT1 截止時,由儲存在電感 L1中的能量繼續(xù)向 RL 供電,當(dāng)輸出電壓要下降時,電容 C2 中的能量也向 RL 放電,維持輸出電壓不變。 二極 管 VD1 為續(xù)流二極管 ,以便構(gòu)成電路回路 。輸出的電壓 Vo 經(jīng) R1 和 R2 組成的分壓器分壓, 把輸出電壓的信號反饋至控制電路, 由控制電路來控制開關(guān)管的導(dǎo)通及截止時間, 使輸出電壓保持不變。控制電路和 VTI , VD1 是一體的都是 RT8024升壓原理解釋一:FET 為 ON 時的電路圖在 FET 為 ON 的時間里在 L 積蓄電流能。虛線表示的電流路徑雖是微小的漏電流,但會使 輕負載的效率變差。FET 為 OFF 時的電路圖在 FET 為 OFF 時, L 要保持 OFF 前的電流值, 相當(dāng)于在輸入回路增加了一個 “電源”。 由于線圈的左端被強制性固定于 VIN ,因此輸出 VOUT 的電壓要大于 VIN ,即升壓電路原 理。由此, FET 的 ON 時間越長( FET 的觸發(fā)占空比 D 越大), L 里積蓄的電流能越大,越 能獲得電源功率,于是升壓就越高。但是, FET 的 ON 時間太長的話,給輸出側(cè)供電的時間 就極為短暫, FET 為 ON 時的損失也

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論