基于DSP的外部并行存儲(chǔ)器接口設(shè)計(jì)_第1頁
基于DSP的外部并行存儲(chǔ)器接口設(shè)計(jì)_第2頁
基于DSP的外部并行存儲(chǔ)器接口設(shè)計(jì)_第3頁
基于DSP的外部并行存儲(chǔ)器接口設(shè)計(jì)_第4頁
基于DSP的外部并行存儲(chǔ)器接口設(shè)計(jì)_第5頁
已閱讀5頁,還剩7頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、 課程設(shè)計(jì)(論文題 目 名 稱 基于DSP 的外部并行存儲(chǔ)器接口設(shè)計(jì) 課 程 名 稱 專業(yè)課程設(shè)計(jì)II 學(xué) 生 姓 名 段紅飛 學(xué) 號 0941301200 系 、專 業(yè) 信息工程系、通信工程 指 導(dǎo) 教 師2012年 6月 10日目 錄1存儲(chǔ)器TMS320C54X 的接口設(shè)計(jì) . 211外部RAM 接口的設(shè)計(jì) . 2 12 Flash 接口的設(shè)計(jì) . 22 系統(tǒng)硬件設(shè)計(jì) . 321方案選擇 . . 3 22系統(tǒng)的開發(fā)平臺(tái)與環(huán)境 . . 4 23元器件介紹 . 4 24硬件核心設(shè)計(jì)圖 . . 53系統(tǒng)軟件設(shè)計(jì) . 631 軟件流程圖. 6 32 軟件核心代碼. 8 33程序運(yùn)行后CPU 寄存器

2、和DSP 存儲(chǔ)器的數(shù)據(jù) . 124課程設(shè)計(jì)總結(jié) . 13 參考文獻(xiàn)資料 . 14 致謝 . 151存儲(chǔ)器TMS320C54X 的接口設(shè)計(jì)11外部RAM 接口的設(shè)計(jì)C54x 系列DSP 芯片外部RAM 接口設(shè)計(jì)主要有以下三種擴(kuò)展分離的方法:(1)外接一個(gè)128K*16的RAM ,程序區(qū)和數(shù)據(jù)區(qū)分開它采用程序選通線(/PS)接外部RAM 的A16地址線實(shí)現(xiàn)。因此,程序區(qū)為RAM 的錢64K ,數(shù)據(jù)區(qū)為RAM 的后64K 。 (2)混合程序區(qū)和數(shù)據(jù)區(qū)當(dāng)OVL Y=1時(shí),內(nèi)部RAM 即使數(shù)據(jù)區(qū)又是程序區(qū),這樣設(shè)置的好處是程序可以在內(nèi)部全速運(yùn)行。缺點(diǎn)是由于程序和數(shù)據(jù)是共用的,存儲(chǔ)區(qū)就變小了,此外,在鏈接

3、時(shí)必須將程序和數(shù)據(jù)分開,以避免重疊。 (3)一種優(yōu)化的混合程序和數(shù)據(jù)區(qū)外接RAM 方法這種方法省去了DSP 的A15地址線,將RAM 分為32K 長度的塊。采用這種方法嗎,可充分利用外接的RAM ,不會(huì)因內(nèi)部RAM 和外部RAM 的地址重疊而造成外部RAM 的浪費(fèi)。這種優(yōu)化的外部RAM 配置方法,使得在使用DSP 內(nèi)部RAM 的情況下能夠充分利用外部擴(kuò)展RAM 。12 Flash 接口的設(shè)計(jì)(1 Flash的控制邏輯信號Flash 有6根控制邏輯信號,如表2-1所示。 (2 控制信號Flash 的工作狀態(tài)是由命令控制的,有三個(gè)常用的命令,如表2-2所示。 Flash 存儲(chǔ)器內(nèi)部以扇區(qū)來組織,對

4、Flash 存儲(chǔ)器編程是以塊為單位進(jìn)行的。在對Flash 編程前,必須先對扇區(qū)進(jìn)行擦除。編程和擦除都需要兩個(gè)總線周期的操作,如表2-3所示。 表2-32 系統(tǒng)硬件設(shè)計(jì)2. 1方案選擇對于基于DSP 平臺(tái)的Flash 接口設(shè)計(jì),經(jīng)過綜合考慮了幾種方案之后決定,采用一個(gè)帶TMS320C54X DSP 內(nèi)核的Flash 接口芯片28F400B3(成本非常低),再加上簡單的外圍電路和時(shí)序調(diào)整電路。這種芯片僅僅完成Flash 底層的數(shù)據(jù)鏈路級交換,并提供給本地微控制器一個(gè)并行的接口,但是它并不完成協(xié)議層的工作。協(xié)議層的工作需要對微控制器編程,控制Flash 接口芯片來實(shí)現(xiàn)接口協(xié)議。所以,開發(fā)難度相對來說

5、大一些,要做的編程工作也多一點(diǎn)。但是這套方案的成本非常低,而且由于直接用DSP 作為微控制器,沒有原單片機(jī)的瓶頸限制,所以可以實(shí)現(xiàn)很高的數(shù)據(jù)傳輸速率。CCS 提供了配置、建立、調(diào)試、跟蹤和分析程序的工具,它便于實(shí)時(shí)、嵌入式信號處理程序的編制和測試,它能夠加速開發(fā)進(jìn)程,提高工作效率。CCS提供了基本的代碼生成工具,它們具有一系列的調(diào)試、分析能力。CCS 支持如下圖3.1所示的開發(fā)周期的所有階段。 圖 3.12. 3元器件的介紹TMS320C549系列屬于定點(diǎn)DSP 芯片,低功耗和低成本是其主要的特點(diǎn)。它是基于改進(jìn)的哈佛結(jié)構(gòu)的16bit 定點(diǎn)DSP 芯片,特別適用于無線通信的實(shí)時(shí)嵌入式系統(tǒng)。其單周

6、期為12.5ns ,最大運(yùn)算能力為80MIPS . 其內(nèi)部的高性能CPU 擁有40位算術(shù)邏輯單元,包括一個(gè)40bit 的桶行移位器和兩個(gè)獨(dú)立40bit 累加器,比較,選擇和存儲(chǔ)單元等。最大可尋址能力192K 字,擴(kuò)展尋址模式時(shí)具有8M 字的最大可尋址外部程序空間。擁有一套高效靈活的指令集,具有強(qiáng)大的系統(tǒng)接口能力,從而為硬件設(shè)計(jì)提供了方便。2. 4硬件核心設(shè)計(jì)圖DSP 與Flash 的接口如圖3-3所示: 3-3 DSP 與Flash 的接口3 系統(tǒng)軟件設(shè)計(jì)31 軟件流程圖下圖為軟件的編程流程圖: 4.1 軟件編程流程圖下圖為軟件擦除流程圖: 4.2 軟件擦除流程圖32 軟件核心代碼 .mmre

7、gs .def Start .text Start: STM #00FEH,SP STM#03B4H,SWWSRCALL SET_READ_MODE ; 設(shè)置讀模式 STM#0,AR1 ;AR1設(shè)置為塊地址CALL ERASE STM #4000H,AR1 ;AR1設(shè)置為數(shù)據(jù)地址 LD#55AAH,BCALL PROGRAM CALL SET_READ_MODE SET_READ_MODE:SSBX XF ; 啟用命令寫 LD #0FFH,A ; 讀陣列命令代碼 STM#4000H,AR1STL A,*AR1 ; 寫命令代碼 RPT #4 NOP ;CPU 延時(shí) RSBXXF ; 禁用寫命令R

8、ET ERASE: PSHM AR1 ; 保存塊地址 SSBXXF ; 禁用寫命令LD #20H,A STM #4000H,*AR1STL A,*AR1 ; 設(shè)置首字節(jié)為20h LD #0D0H,A ; 設(shè)置第二個(gè)字節(jié)為0d0hSTLA,*AR1RPT #4NOP ;CPU 延時(shí) RSBX XFE_RS:LD *AR1,A ADD A,#0,B ;B=A AND #80H,B ; 測試sr.7 BC E_SC,BNEQ AND #40H,A BC Error,ANEQBE_RS ; 讀sr E_SC: AND#3AH,ABCError,ANEQ POPMAR1 ; 恢復(fù)地址 RETPROGRA

9、M:SSBX XFLD#40H,A STLA,*AR1 RPT#4 NOP;CPU 延時(shí) STLB,*AR1 ; 寫數(shù)據(jù) RPT#4 NOP;CPU 延時(shí) RSBXXF ; 禁用命令寫入 P_RS:LD*AR1,A ADDA,#0,B ;b=a AND#80H,B ; 測試sr.7 BCP_RS,BNEQ ; 讀sr P_SC:AND#1AH,A BCError,ANEQ ; 誤碼掩蓋RETError:B$ ; 循環(huán).sect .vecB Start.endCmd 文件如下:MEMORYPAGE 1:INT_D : ORIGIN=80h, LENGTH=1F80hPAGE 0:EXT_P: O

10、RIGIN=2080h, LENGTH=2000h SECTIONS.text : EXT_P PAGE 0.int_table : (EXT_P ALIGN (128 PAGE (0.bss : INT_D PAGE 13.3程序運(yùn)行后CPU 寄存器和DSP 存儲(chǔ)器的數(shù)據(jù) 4課程設(shè)計(jì)的總結(jié)與體會(huì)在這次的課程設(shè)計(jì)中我遇到了些問題,如程序的設(shè)計(jì)中,語句的語法和常量定義都有嚴(yán)格的要求,有時(shí)輸入一個(gè)中文標(biāo)點(diǎn),打錯(cuò)一個(gè)字母編譯就不能通過。在解決這些問題時(shí)也是一個(gè)再次學(xué)習(xí)的過程。經(jīng)過了兩個(gè)星期的學(xué)習(xí),我終于完成了外部并行存儲(chǔ)器接口課程設(shè)計(jì)。從開始接到論文要求到時(shí)鐘的實(shí)現(xiàn),再到論文文章的完成,每走一步對我

11、來說都是新的嘗試與挑戰(zhàn)。在這段時(shí)間里,我學(xué)到了很多知識(shí)也有很多感受,我開始了獨(dú)立的學(xué)習(xí)和試驗(yàn),查看相關(guān)的資料和書籍,讓自己頭腦中模糊的概念逐漸清晰,我感受到做論文是要用心去做的一件事情,是真正的自己學(xué)習(xí)的過程和研究的過程,沒有學(xué)習(xí)就不可能有研究的能力,沒有自己的研究,就不會(huì)有所突破。通過本次畢業(yè)設(shè)計(jì),我在老師的精心指導(dǎo)和嚴(yán)格要求下,獲得了豐富的理論知識(shí),極大地提高了實(shí)踐能力,DSP 領(lǐng)域這對我今后進(jìn)一步學(xué)習(xí)計(jì)算機(jī)方面的知識(shí)有極大的幫助。在此,忠心感謝老師以及許多同學(xué)的指導(dǎo)和支持。參考文獻(xiàn)資料1張雄偉. 曹鐵勇.DSP 芯片的原理與開發(fā)應(yīng)用第四版. 電子工業(yè)大出版社,2011.5. 2鄭紅. 周星. DSP應(yīng)用系統(tǒng)設(shè)計(jì)實(shí)例第一版. 北京航空航天大學(xué)出版社,2008.1.3TMS320C54x DSP結(jié)構(gòu)、原理及應(yīng)用(第2版). 北京航空航天大學(xué)出版社,2007.8. 4王忠勇

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

最新文檔

評論

0/150

提交評論