《計(jì)算機(jī)組成與系統(tǒng)結(jié)構(gòu)》課程練習(xí)_第1頁
《計(jì)算機(jī)組成與系統(tǒng)結(jié)構(gòu)》課程練習(xí)_第2頁
《計(jì)算機(jī)組成與系統(tǒng)結(jié)構(gòu)》課程練習(xí)_第3頁
《計(jì)算機(jī)組成與系統(tǒng)結(jié)構(gòu)》課程練習(xí)_第4頁
《計(jì)算機(jī)組成與系統(tǒng)結(jié)構(gòu)》課程練習(xí)_第5頁
已閱讀5頁,還剩50頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、計(jì)算機(jī)組成與系統(tǒng)結(jié)構(gòu)課程練習(xí)一、填空題1 、計(jì)算機(jī)得運(yùn)算精度與機(jī)器得 有關(guān),為解決精度與硬件成本得矛盾 , 大多數(shù)計(jì)算機(jī)使 用_ 。答:字長(zhǎng)變字長(zhǎng)運(yùn)算2、計(jì)算機(jī)硬件直接能執(zhí)行得程序就是 程序,高級(jí)語言編寫得源程序必須經(jīng)過 _ _翻譯,計(jì)算機(jī)才能執(zhí)行。答:機(jī)器語言語言處理程序3、 在帶符號(hào)數(shù)得編碼方式中 , 零得表示就是唯一得有 與 .答: 補(bǔ)碼 移碼4、若x1補(bǔ)=1011 0 111 ,: x2原=1、01 10 1 ,則數(shù)X1得十進(jìn)制數(shù)真值就是,X 2得十進(jìn)制數(shù)真值就是.答:-730、7187 55、設(shè)某浮點(diǎn)數(shù)得階碼為 8 位(最左一位為符號(hào)位 ) ,用移碼表示;尾數(shù)為 24位(最左一位為符

2、號(hào)位),采用規(guī)格化補(bǔ)碼表示 , 則該浮點(diǎn)數(shù)能表示得最大正數(shù)得階碼為 , 尾數(shù)為 ;規(guī)格化最大負(fù)數(shù)得階碼為 ,尾數(shù)為 。(用二進(jìn)制編碼回答)答: 1 1111 1111111 1 1111 111 1 11 1111116、設(shè)有效信息位得位數(shù)為N, 校驗(yàn)位數(shù)為 K, 則能夠檢測(cè)出一位出錯(cuò)并能自動(dòng)糾錯(cuò)得海明校驗(yàn)碼應(yīng)滿足得關(guān)系就是。答:2K 1> N+K7、在補(bǔ)碼加減運(yùn)算中,符號(hào)位與數(shù)據(jù) 參加運(yùn)算,符號(hào)位產(chǎn)生得進(jìn)位 。答: 按同樣規(guī)則一起 自動(dòng)丟失8、在浮點(diǎn)運(yùn)算過程中 , 如果運(yùn)算結(jié)果得尾數(shù)部分不就是 形式,則需要進(jìn)行規(guī)格化處理。設(shè)尾數(shù)采用補(bǔ)碼表示形式,當(dāng)運(yùn)算結(jié)果 時(shí), 需要進(jìn)行右規(guī)操作 ;

3、當(dāng)運(yùn)算結(jié)果 時(shí),需 要進(jìn)行左規(guī)操作。答:規(guī)格化溢出 不就是規(guī)格化數(shù)9、浮點(diǎn)運(yùn)10、算器由 與兩部分組成,它們本身都就是定點(diǎn)運(yùn)算器,其中要求能夠進(jìn)行 運(yùn)算 ;11、要求能夠進(jìn)行運(yùn)算。答: 階碼部件 尾數(shù)部件 加減 加減乘除1 0、Ca Che使用得就是 存儲(chǔ)芯片。答:SRAM11 、主存由 構(gòu)成 , 虛存由 構(gòu)成。答: DRAM 硬盤12、 Ca Che 存儲(chǔ)器得主要作用就是解決。答:CP U與主存間速度匹配問題1 3、存儲(chǔ)器得取數(shù)時(shí)間就是衡量主存得重要指標(biāo) , 它就是從 到 得時(shí)間。答:速度把要訪問得存儲(chǔ)單元得地址, 加載到存儲(chǔ)器芯片得地址引腳上14、SRAM與 DRAM中速度高得就是 ,集成

4、度高得就是 。答:SRAMD RA M1 5、某存儲(chǔ)器數(shù)據(jù)總線寬度為32位,存取周期為2 5 0 ns,則其帶寬就是.答: 128Mb i t/s16、在指令編碼中,操作碼用于表示 ,n 位操作碼最多可以表示 條指令 . 地址碼用于表示 .答:指令應(yīng)執(zhí)行得操作與應(yīng)具有得功能2 n與操作數(shù)據(jù)相關(guān)得地址信息17、在寄存器尋址方式中,指令得地址碼部分給出得就是 , 操作數(shù)存放在 。答: 某一寄存器得編號(hào) 寄存器中1 8、采用存儲(chǔ)器間接尋址方式得指令中, 指令得地址碼中字段中給出得就是 所在得存儲(chǔ)器單元地址,CP U需要訪問內(nèi)存 次才能獲得操作數(shù)。答:就是操作數(shù)得有效地址 EA219、操作數(shù)直接出現(xiàn)在

5、指令得地址碼字段中得得尋址方式稱為 尋址;操作數(shù)所在得內(nèi)存單元地址直接出現(xiàn)在指令得地址碼字段中得得尋址方式稱為 尋址。答: 立即尋址 直接尋址20、相對(duì)尋址方式中,操作數(shù)得地址就是由與之與產(chǎn)生得。答:PC當(dāng)前得內(nèi)容形式地址部分給出得位移量21、控制器得主要功能包括 、 與 等三個(gè)功能。答:控制指令得正確執(zhí)行 控制程序與教據(jù)得輸入及結(jié)果得輸出異常情況與特殊請(qǐng)求得處理法22、般而言,CPU中至少有六個(gè)寄存器 .答:程序計(jì)數(shù)器PC、地址寄存器MAR 數(shù)據(jù)緩沖寄存器 MD R( MBR、程序狀態(tài)寄存器 PSR 指令寄存器 IR 、 累加寄存器 AC 、2 3、微指令得編碼方式有 、與等三種.答: 直接

6、控制法 最短編碼法 字段直接編碼法 2 4、CPU周期也稱為周期,一個(gè)C PU周期包括若干個(gè) 。答:機(jī)器周期節(jié)拍 2 5、在程序執(zhí)行過程中 , 控制器控制計(jì)算機(jī)得運(yùn)行總就是處于 、分析指令與 得 循環(huán)之中 .答:取指令執(zhí)行指令26、微程序控制器得核心部件就是 , 它一般由 構(gòu)成。答: 控制存儲(chǔ)器 ROM 得微命令2 7、在同一微周期中 得微命令被稱為互斥微命令,而在同一微周期中 被稱為相容微命令 . 顯然, 得微命令不能放在一起譯碼。答: 不允許同時(shí)出現(xiàn)得微命令 允許同時(shí)出現(xiàn)得微命令 相容得微命令28、由于微程序設(shè)計(jì)得靈活性,只要簡(jiǎn)單地改變 ,就可改變微程序控制得機(jī)器指令系統(tǒng)。答:微程序 方式

7、;對(duì)29、在鏈?zhǔn)讲樵兣c獨(dú)立請(qǐng)求兩種總線控制判優(yōu)方式中,響應(yīng)時(shí)間最快得就是電路故障最敏感得就是 方式。答:獨(dú)立請(qǐng)求鏈?zhǔn)讲樵?0、在單總線、雙總線、三總線3種系統(tǒng)中 , 從信息流傳送效率得角度瞧 , 得工作效率最低;從吞吐量來瞧, 最強(qiáng)。答:?jiǎn)慰偩€三總線。31、在單總線結(jié)構(gòu)得計(jì)算機(jī)系統(tǒng)中, 每個(gè)時(shí)刻只能有兩個(gè)設(shè)備進(jìn)行通信,在這兩個(gè)設(shè)備中, 獲得總線控制權(quán)得設(shè)備叫 ,由它指定并與之通信得設(shè)備叫 答 : 主設(shè)備 從設(shè)備32、為了減輕總線得負(fù)擔(dān) , 總線上得部件大都具有 。答: 緩沖器33、在地址與數(shù)據(jù)線分時(shí)復(fù)用得總線中,為了使總線或設(shè)備能區(qū)分地址信號(hào)與數(shù)據(jù)信號(hào),所以必須有 控制信號(hào) .答:地址有效位總

8、線,PC I34、標(biāo)準(zhǔn)微機(jī)總線中,PC/AT總線就是位總線,EI SA總線就是線就是 位總線。答:16 32 32 位或 64 位35、U答: 集線器 1273 6、計(jì)算機(jī)得外圍設(shè)備大致分為輸入設(shè)備、輸出設(shè)備、 與其她輔助SB端口通過使用,可以使一臺(tái)微機(jī)連接得外部設(shè)備數(shù)多達(dá)設(shè)備。答:外存儲(chǔ)器 終端其它含義得I/O設(shè)備37、顯示器得刷新存儲(chǔ)器(或稱顯示緩沖存儲(chǔ)器) 得容量就是由、 決定得 .答:分辨率灰度級(jí)或色彩數(shù)控制器與RCM B I OS38、顯示適配器作為 CRT與CP U得接口,由 存儲(chǔ)器、 分組成。先進(jìn)得 控制器具有 加速能力 .答: 顯示緩沖顯示顯示 圖形39、CPU對(duì)輸入輸出設(shè)備得

9、訪問,采用按地址訪問得形式。對(duì)I/ O設(shè)備編址得方法,目前采用方式主要有:與,其中 需要有專門得I /O指令支持。答:I / O獨(dú)立編址方式 存儲(chǔ)器統(tǒng)一編址方式I/O獨(dú)立編址方式4 0、主機(jī)與外圍設(shè)備之間得數(shù)據(jù)交換方式有 、 、 與 等幾種。答: 直接程序控制方式 程序中斷方式D M AI/O通道方式41、接口接收到中斷響應(yīng)信號(hào)INTA后,要將傳送給CPU .答: 中斷類型編碼 (中斷識(shí)別編碼)42、DM A控制器與CPU分時(shí)使用總線得方式有 、 與 三種 .答: C PU暫停方式 周期挪用方式 交替訪問內(nèi)存方式43、通道得工作過程可分為 與, 三部分。答: CP U使用廣義指令進(jìn)入管理程序,

10、組織一個(gè)通道程序,并啟動(dòng)通道。44、在 I/O 控制方式中,主要由程序?qū)崿F(xiàn)得控制方式就是 方式。答:程序控制方式4 5、中斷處理過程可以 進(jìn)行, 得設(shè)備可以中斷 得中斷服務(wù)程序。答: 嵌套 優(yōu)先級(jí)別高 優(yōu)先級(jí)別低46、I/O通道就是一個(gè)特殊功能得,它有自己得 ,專門負(fù)責(zé)數(shù)據(jù)輸入輸出得傳輸控制,CPU只負(fù)責(zé)功能。答:I/O控制器指令執(zhí)行部件 啟、停I/O通道,查詢通道及I/ O設(shè)備狀態(tài),控制 I/O 通道進(jìn)行某些操作47、程序中斷I /O方式與D MA方式除了應(yīng)用場(chǎng)合及響應(yīng)時(shí)間不同以外,兩者得主要區(qū)別在答: 程序中斷I/O方式就是以CPU為中心,采用軟硬結(jié)合,以軟件為主得方式,控制設(shè)備與主機(jī)之間

11、得數(shù)據(jù)傳送,DMk方式就是以主存為中心,采用硬件手段,控制設(shè)備與主存間直接進(jìn)行數(shù)據(jù)傳送 .1、二、單選題 在計(jì)算機(jī)系統(tǒng)中 , 硬件在功能實(shí)現(xiàn)上比軟件強(qiáng)得就是A、靈活性強(qiáng) B、 實(shí)現(xiàn)容易 C、 速度快 D、 成本低2、完整得計(jì)算機(jī)系統(tǒng)包括兩大部分,它們就是A、運(yùn)算器與控制器B、主機(jī)與外設(shè)C、硬件與軟件 D、 硬件與操作系統(tǒng)3、現(xiàn)代計(jì)算機(jī)組織結(jié)構(gòu)就是以為中心,其基本結(jié)構(gòu)遵循馮諾依曼思想。A、寄存器 B、 存儲(chǔ)器 C、 運(yùn)算器 D、 控制器4、馮?諾依曼存儲(chǔ)程序得思想就是指A、只有數(shù)據(jù)存儲(chǔ)在存儲(chǔ)器B、只有程序存儲(chǔ)在存儲(chǔ)器C、數(shù)據(jù)與程序都存儲(chǔ)在存儲(chǔ)器D、數(shù)據(jù)與程序都不存儲(chǔ)在存儲(chǔ)器5、某機(jī)字長(zhǎng) 64位,

12、 其中 1位符號(hào)位,63 位尾數(shù)。 若用定點(diǎn)小數(shù)表示, 則最大正小數(shù)為 B 。A、+ ( 1 26 4)B、 + (12-6 3) C、26 4 D、 2636、設(shè)x補(bǔ)=1、x 1 x2x3x4x5x6 x 7x8,當(dāng)滿足 A 時(shí),x> 1/2 成立.A、x1 =1,X 2x8至少有一個(gè)為 1 B、x1 = 0, x2x8至少有一個(gè)為 1C、x1=1 ,x2 x8 任意 D、 x1 = 0, X 2x 8 任意7、在某8位定點(diǎn)機(jī)中,寄存器內(nèi)容為10000000,若它得數(shù)值等于1 2 8,則它采用得數(shù)據(jù)表示為 B .A、 原碼 B 、 補(bǔ)碼 C、 反碼 D、移碼8、在下列機(jī)器數(shù)中 ,哪種表

13、示方式下零得表示形式就是唯一得 B 。A、原碼 B 、 補(bǔ)碼C、反碼 D、 都不就是9、下列論述中,正確得就是D 。A、已知x原求X 補(bǔ)得方法就是:在X原得末位加1B、已知X 補(bǔ)求X補(bǔ)得方法就是:在X 補(bǔ)得得末位加1C、已知X原求X補(bǔ)得方法就是:將尾數(shù)連同符號(hào)位一起取反,再在末位加1D、已知x補(bǔ)求-X補(bǔ)得方法就是:將尾數(shù)連同符號(hào)位一起取反, 再在末位加 110、I EEE 754標(biāo)準(zhǔn)規(guī)定得3 2位浮點(diǎn)數(shù)格式中,符號(hào)位為1位,階碼為8位,尾數(shù)為2 3位,則它所能表示得最大規(guī)格化正數(shù)為 A .A、+(2-223) X 2127 B、 +(1223 )X 212 7C、 ( 222 3)X 2255

14、 D、 2 12722311、浮點(diǎn)數(shù)得表示范圍取決于A、 階碼得位數(shù) B 、 尾數(shù)得位數(shù)C、 階碼采用得編碼 D、 尾數(shù)采用得編碼1 2、在24X 2 4點(diǎn)陣得漢字字庫中,一個(gè)漢字得點(diǎn)陣占用得字節(jié)數(shù)為A、 2 B、9 C、 2 4 D、 7213、假定下列字符碼中有奇偶校驗(yàn)位,但沒有數(shù)據(jù)錯(cuò)誤,采用奇校驗(yàn)得編碼就是A 1 00110 1 0 B、 11 0 1 0000 C、11 0 1 0111 D、 101 1 10001 4、在循環(huán)冗余校驗(yàn)中 , 生成多項(xiàng)式 G(x) 應(yīng)滿足得條件不包括 D 。A、校驗(yàn)碼中得任一位發(fā)生錯(cuò)誤,在與G(x)作模2除時(shí),都應(yīng)使余數(shù)不為0B、校驗(yàn)碼中得不同位發(fā)生錯(cuò)

15、誤時(shí),在與G (X)作模2除時(shí),都應(yīng)使余數(shù)不同C、用G(x)對(duì)余數(shù)作模2除,應(yīng)能使余數(shù)循環(huán)D、不同得生成多項(xiàng)式所得得 CRC碼得碼距相同,因而檢錯(cuò)、校錯(cuò)能力相同15、運(yùn)算器得核心部分就是A、數(shù)據(jù)總線 B 、 累加寄存器 C、 算術(shù)邏輯運(yùn)算單元 D、 多路開關(guān)16、在浮點(diǎn)運(yùn)算中下面得論述正確得就是A、對(duì)階時(shí)應(yīng)采用向左規(guī)格化B、對(duì)階時(shí)可以使小階向大階對(duì)齊 , 也可以使大階向小階對(duì)齊C、尾數(shù)相加后可能會(huì)出現(xiàn)溢出 , 但可采用向右規(guī)格化得方法得出正確結(jié)論D、尾數(shù)相加后不可能得出規(guī)格化得數(shù)1 ,則表明運(yùn)算 B 。1 7、當(dāng)采用雙符號(hào)位進(jìn)行數(shù)據(jù)運(yùn)算時(shí),若運(yùn)算結(jié)果得雙符號(hào)位為0A、 無溢出 B、 正溢出 C

16、、 負(fù)溢出 D、 不能判別就是否溢出1 8、補(bǔ)碼加法運(yùn)算得規(guī)則就是A、操作數(shù)用補(bǔ)碼表示, 符號(hào)位單獨(dú)處理B、操作數(shù)用補(bǔ)碼表示, 連同符號(hào)位一起相加C、操作數(shù)用補(bǔ)碼表示, 將加數(shù)變補(bǔ),然后相加D、操作數(shù)用補(bǔ)碼表示,將被加數(shù)變補(bǔ),然后相加19、原碼乘除法運(yùn)算要求 C 。A、C、對(duì)操作數(shù)符號(hào)沒有限制D、以上都不對(duì)操作數(shù)必須都就是正數(shù) B 、 操作數(shù)必須具有相同得符號(hào)位面對(duì)浮點(diǎn)運(yùn)算器得描述中正確得就是A、浮點(diǎn)運(yùn)算器由階碼部件與尾數(shù)部件實(shí)現(xiàn)。B、階碼部件可實(shí)現(xiàn)加、減、乘、除四種運(yùn)算。C、階碼部件只能進(jìn)行階碼得移位操作。D、尾數(shù)部件只能進(jìn)行乘法與加法運(yùn)算。21、若浮點(diǎn)數(shù)得階碼與尾數(shù)都用補(bǔ)碼表示,則判斷運(yùn)算

17、結(jié)果就是否為規(guī)格化數(shù)得方法就是C。A、階符與數(shù)符相同為規(guī)格化數(shù)。B、階符與數(shù)符相異為規(guī)格化數(shù)。C、數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相異為規(guī)格化數(shù)。D、數(shù)符與尾數(shù)小數(shù)點(diǎn)后第一位數(shù)字相同為規(guī)格化數(shù)。22、已知X補(bǔ)=1、0101 0 , : y補(bǔ)=1、1 0 0 0 1,下列答案正確得就是A、:X補(bǔ) + : y補(bǔ)=1、11 0 11 B : X補(bǔ)+y補(bǔ)=0、11 0 1 1A、定點(diǎn)補(bǔ)碼運(yùn)算時(shí),其符號(hào)位不參加運(yùn)算。B、浮點(diǎn)運(yùn)算中 , 尾數(shù)部分只進(jìn)行乘法與除法運(yùn)算。C、浮點(diǎn)數(shù)得正負(fù)由階碼得正負(fù)符號(hào)決定。D、在定點(diǎn)小數(shù)一位除法中 , 為了避免溢出 ,被除數(shù)得絕對(duì)值一定要小于除數(shù)得絕對(duì)值。2 4、計(jì)算機(jī)系統(tǒng)中,

18、硬件能夠直接識(shí)別得指令就是A、機(jī)器指令 B 、 匯編語言指令C、 高級(jí)語言指令 D、特權(quán)指令25、指令系統(tǒng)中采用不同得尋址方式得主要目得就是A、增加內(nèi)存得容量 B、 縮短指令長(zhǎng)度 , 擴(kuò)大尋址范圍C、提高訪問內(nèi)存得速度 D、 簡(jiǎn)化指令譯碼電路26、A、27、在指令得地址字段中直接指出操作數(shù)本身得尋址方式,稱為B。在相對(duì)尋址方式中,若指令中地址碼為X,則操作數(shù)得地址為 B oX B、 (PC +X C、 X +段基址D、變址寄存器+XA、28、支持實(shí)現(xiàn)程序浮動(dòng)得尋址方式稱為 B .隱含地址 B、 立即尋址 C、 寄存器尋址 D 、 直接尋址A、29、在一地址指令格式中,下面論述正確得就是A、只能

19、有一個(gè)操作數(shù),它由地址碼提供B、定有兩個(gè)操作數(shù),另一個(gè)就是隱含得C、可能有一個(gè)操作數(shù),也可能有兩個(gè)操作數(shù)D、如果有兩個(gè)操作數(shù) , 另一個(gè)操作數(shù)一定在堆棧中。變址尋址 B 、 相對(duì)尋址 C、 間接尋址 D、 寄存器間接尋址30、在堆棧中,保持不變得就是 C。A、 棧頂 B、 堆棧指針 C、 棧底 D、棧中得數(shù)據(jù)4E3 CH給出得偏移量就是 633 1、在變址寄存器尋址方式中,若變址寄存器得內(nèi)容就是H則它對(duì)應(yīng)得有效地址就是D。A 63H B、4D9FH C、4 E3 CH D 4 E9FH 32、設(shè)寄存器 R得內(nèi)容(R)= 1 0 0 0H ,內(nèi)存單元10 0 0H得內(nèi)容為2000H,內(nèi)存單元20

20、0 0 H得內(nèi)容為3000 H , PC得值為4000 Ho若采用相對(duì)尋址方式,20 00H (PC)訪問 得操作數(shù)就是 C 。A 10 0 OH B、 2000H C、 3 0 0 0 H D、40 0 OH3 3、程序控制類指令得功能就是39、下面敘述不正確得就是C 。A、進(jìn)行算術(shù)運(yùn)算與邏輯運(yùn)算B、進(jìn)行主存與CP U之間得數(shù)據(jù)傳送C、進(jìn)行CPU與I/O設(shè)備之間得數(shù)據(jù)傳送D、改變程序執(zhí)行得順序34、算術(shù)右移指令執(zhí)行得操作就是B。A、符號(hào)位填 0,并順次右移 1 位,最低位移至進(jìn)位標(biāo)志位B、符號(hào)位不變 , 并順次右移 l 位,最低位移至進(jìn)位標(biāo)志位C、D、符號(hào)位填1,并順次右移1位,最低位移至進(jìn)

21、位標(biāo)志位進(jìn)位標(biāo)志位移至符號(hào)位,順次右移1位,最低位移至進(jìn)位標(biāo)志位3 5、下列幾項(xiàng)中,不符合RISC指令系統(tǒng)得特點(diǎn)就是A、指令長(zhǎng)度固定,指令種類少B、尋址方式種類盡量多,指令功能盡可能強(qiáng)C、增加寄存器得數(shù)目 , 以盡量減少訪存次數(shù)D、36、需要定期刷新得存儲(chǔ)芯片就是.B _ 。選取使用頻率最高得一些簡(jiǎn)單指令以及很有用但不復(fù)雜得指令A(yù) EPROM B DRAM C S R AM D EEPR OM37、存儲(chǔ)芯片就是易失性得 .A SRAM B、 U V -EPRO M C NVR AM D E EPFD M3 &有RA S與CAS引腳得存儲(chǔ)芯片就是B _ 。三者都就是A、 EP ROM B

22、、 D R AM C S RAM D、A. 半導(dǎo)體隨機(jī)存儲(chǔ)器可隨時(shí)存取信息,掉電后信息丟失。B、在訪問隨機(jī)存儲(chǔ)器時(shí),訪問時(shí)間與單元得物理位置無關(guān)C、 內(nèi)存儲(chǔ)器中存儲(chǔ)得信息均就是不可改變得。D、隨機(jī)存儲(chǔ)器與只讀存儲(chǔ)器可以統(tǒng)一編址。40、動(dòng)態(tài) RAM與靜態(tài)RAM相比,其優(yōu)點(diǎn)就是_ _C _。A、動(dòng)態(tài)RAM#存儲(chǔ)速度快。B、動(dòng)態(tài)R AM不易丟失數(shù)據(jù)。C、在工藝上,比靜態(tài) RAM#存儲(chǔ)密度高.D、控制比靜態(tài)R AM簡(jiǎn)單.41、某512X8位RAM芯片采用一位讀/寫線控制讀寫,該芯片得引腳至少有C _ 。A、1 7 條 B、19 條 C、21 條 D、522 條42、某存儲(chǔ)器按字節(jié)編址,要求數(shù)據(jù)傳輸率達(dá)

23、到8X106字節(jié)/秒,則應(yīng)選用存儲(chǔ)周期為D得存儲(chǔ)芯片。A、800ns B、2 50nsC、 20 On s D 120 ns43、程序計(jì)數(shù)器#功能就是A、存放微指令地址B、計(jì)算程序長(zhǎng)度C、存放指令D、存放下條機(jī)器指令得地址44、從主存取出一條指令并執(zhí)行該指令得所有時(shí)間稱為A、時(shí)鐘周期 B、節(jié)拍 C、 機(jī)器周期 D、 指令周期4 5、得程序被執(zhí)行時(shí), 首先要將從內(nèi)存中讀出得指令存放到A、程序計(jì)數(shù)器 B、地址寄存器C、指令譯碼器 D 、指令寄存器46、得部件中 , 不屬于控制器得就是A、程序計(jì)數(shù)器 B、 數(shù)據(jù)緩沖器C、指令譯碼器 D、 指令寄存器4 7、定下一條微指令得地址而采用得斷定方式得基本思

24、想就是.B、用微程序計(jì)數(shù)器卩PC來產(chǎn)生后繼微指令地址A、用程序計(jì)數(shù)器PC來產(chǎn)生后繼微指令地址c、通過微指令順序控制字段由設(shè)計(jì)者指定或由設(shè)計(jì)者指定得判別字段控制產(chǎn)生后繼微D、指令地址。通過指令中指定一個(gè)專門字段來控制產(chǎn)生后繼微指令地址48、制信號(hào)序列得最小單位就是A、微程序B、微指令c、微命令 D 、 機(jī)器指令49、控制器中 , 機(jī)器指令與微指令得關(guān)系就是A、每一條機(jī)器指令由一條微指令來執(zhí)行54、接產(chǎn)生總線請(qǐng)求得總線部件就是BB、c、一段機(jī)器指令組成得程序可由一條微指令來執(zhí)行D、一條微指令由若干條機(jī)器指令組成50、算機(jī)一般通過總線來組織,下述總線結(jié)構(gòu)得計(jì)算機(jī)中,D 操作速度最快, A 得操作每一

25、條機(jī)器指令由一段用微指令編成得微程序來解釋執(zhí)行速度最慢。A。單總線結(jié)構(gòu) B。雙總線結(jié)構(gòu)C.三總線結(jié)構(gòu)D.多總線結(jié)構(gòu)5 1、線結(jié)構(gòu)得計(jì)算機(jī)系統(tǒng)中,采用D 方法,對(duì)提高系統(tǒng)得吞吐率最有效。A.多端口存儲(chǔ)器 B。提高主存得工作速度c .交叉編址存儲(chǔ)器 D.高速緩沖存儲(chǔ)器52、地址總線得作用就是A。用于選擇存儲(chǔ)器單元B。用于選擇 I/O 設(shè)備C。用于指定存儲(chǔ)器單元與I/O 設(shè)備接口寄存器得地址D。決定數(shù)據(jù)總線上數(shù)據(jù)得傳輸方向53、制常用于A中,作為其主要得控制方式。A.單總線結(jié)構(gòu)計(jì)算機(jī)中,C P U訪問主存與外圍設(shè)備B .微型機(jī)中得CPU控制Co采用組合邏輯控制方式實(shí)現(xiàn)得CP U D.微程序控制器A。

26、任何外設(shè)B .具有DMA接 口得外設(shè)C。高速外設(shè)D。需要與主機(jī)批量交換數(shù)據(jù)得外設(shè) 5 5、信之所以比異步通信具有較高得傳輸速率就是因?yàn)锳.同步通信不需要應(yīng)答信號(hào)B .同步通信用一個(gè)公共得時(shí)鐘進(jìn)行操作同步Co同步通信方式得總線長(zhǎng)度較短D。同步通信中,各部件存取時(shí)間比較接近B 來分得。56、成數(shù)據(jù)總線、地址總線、控制總線3 類就是根據(jù)A。總線所處得位置 B??偩€所傳送信息得內(nèi)容C.總線得傳送方式 D??偩€所傳送信息得方向5 7、調(diào)計(jì)算機(jī)系統(tǒng)中各個(gè)部件得工作,需要有一種器件來提供統(tǒng)一得時(shí)鐘標(biāo)準(zhǔn),這個(gè)器件就是 C .A .總線緩沖器B??偩€控制器C .時(shí)鐘發(fā)生器D .操作命令產(chǎn)生器5 8、得外圍設(shè)備就

27、是指D _ 。A、輸入/輸出設(shè)備 B、 外存儲(chǔ)器A、4 位 B、 8位C、1 6位D、24位C、59、顯示器顯示圖形圖像得原理就是圖形圖像A_A、由點(diǎn)陣組成 B、 由線條組成 C、 由色塊組成D、由方格組成60、以顯示 25 6 種顏色得彩色顯示器,其每個(gè)像素對(duì)應(yīng)得顯示存儲(chǔ)單元得長(zhǎng)度( 位數(shù) )為_A、6位 B、8位C、 2 56位 D、9位61、器得灰度級(jí)為16,則每個(gè)像素得顯示數(shù)據(jù)位數(shù)至少就是A _ 。遠(yuǎn)程通信設(shè)備 D、 除了 CP U與內(nèi)存以外得其它設(shè)備62、得主要參數(shù)之一就是分辨率,以下描述中含義正確得就是A、顯示器得水平與垂直掃描頻率B、顯示器屏幕上光柵得列數(shù)與行數(shù)c、可顯示得不同顏

28、色得總數(shù)D、同一幅畫面允許顯示得不同顏色得最大數(shù)目6 3、得分辨率為1 0 2 4 X 7 6 8像素,像素得顏色數(shù)為2 5 6,為保證一次刷新所需數(shù)據(jù)都 存儲(chǔ)在顯示緩沖存儲(chǔ)器中,顯示緩沖存儲(chǔ)器得容量至少為A 5 1 2K B B、 1MB C、 256KB D、2MB64、接口中得數(shù)據(jù)緩沖器得作用就是A、用來暫存外圍設(shè)備與 CPU之間傳送得數(shù)據(jù)B、用來暫存外圍設(shè)備得狀態(tài)C、用來暫存外圍設(shè)備得地址D、以上都不就是6 5、響應(yīng)過程中,保護(hù)程序計(jì)數(shù)器得作用就是A、使C PU能找到中斷處理程序得入口地址B、使中斷返回后 ,能回到斷點(diǎn)處繼續(xù)原程序得執(zhí)行c、使CPU與外圍設(shè)備能并行工作D、為了實(shí)現(xiàn)中斷嵌

29、套66、方式用來實(shí)現(xiàn) D 。A、C PU與內(nèi)存之間得數(shù)據(jù)傳送B、外圍設(shè)備與外圍設(shè)備之間得數(shù)據(jù)傳送C、CPU與外圍設(shè)備之間得數(shù)據(jù)傳送D、內(nèi)存與外圍設(shè)備之間得數(shù)據(jù)傳送面哪種情況會(huì)提出中斷請(qǐng)求 ? B 。A、產(chǎn)生存儲(chǔ)周期竊取B、一次I /O操作結(jié)束C、兩個(gè)數(shù)相加D、上述三種情況都發(fā)生68、向量地址就是 C 。A、子程序得入口地址B、中斷服務(wù)程序得入口地址C、中斷服務(wù)程序入口地址得地址D、中斷向量表得起始地址69、向量中斷與非向量中斷得區(qū)別在于A、非向量中斷就是單一中斷源得中斷,而向量中斷就是多中斷源得中斷B、非向量中斷只有單一中斷處理程序入口,而向量中斷有多個(gè)中斷處理程序入口C、非向量中斷就是單級(jí)中

30、斷,而向量中斷可以實(shí)現(xiàn)多級(jí)中斷D、非向量不能作為中斷隱指令,而向量可以形成隱指令70、采用DM A方式傳送數(shù)據(jù)時(shí),每傳送一個(gè)數(shù)據(jù),就要占用D得時(shí)間。A、一個(gè)指令周期B、一個(gè)C PU周期C、一個(gè)存儲(chǔ)周期D、一個(gè)總線周期71、周期挪用方式常用于 A 中.A、直接存儲(chǔ)器存取方式得輸入輸出B、直接程序控制傳送方式得輸入輸出C、CP U得某寄存器與存儲(chǔ)器之間得直接程序控制傳送D、程序中斷方式得輸入輸出72、在下面有關(guān)DMA概念得敘述中,正確得就是A、當(dāng)CPU在執(zhí)行指令時(shí),CPU與DMA控制器同時(shí)提出了對(duì)主存訪問得要求,這就是應(yīng)首先滿足CPU得要求,以免指令執(zhí)行發(fā)生錯(cuò)誤,而DMA傳送數(shù)據(jù)就是可等待得。B、

31、DMA周期挪用方式就是在 CPU訪問存儲(chǔ)器總線周期結(jié)束時(shí),插入一個(gè)DMA訪問周期.在期間,CP U等待或執(zhí)行不需要訪問內(nèi)存得操作C 因?yàn)镈MA專送就是在DMA控制器控制下內(nèi)存與外設(shè)直接數(shù)據(jù)傳送,因此在這種方式中終不需要C PU干預(yù).DCPU在接到DMA青求后,必須盡快地在一條指令執(zhí)行后予以響應(yīng)。三、判斷題1、微處理器可以用來做微型計(jì)算機(jī)得CPU。 X2、3、決定計(jì)算機(jī)運(yùn)算精度得主要技術(shù)指標(biāo)就是計(jì)算機(jī)得字長(zhǎng)ENI AC計(jì)算機(jī)得主要工作原理就是存儲(chǔ)程序與多道程序控制。4、計(jì)算機(jī)總線用于傳輸控制信息、數(shù)據(jù)信息與地址信息得設(shè)施。5、計(jì)算機(jī)系統(tǒng)軟件就是計(jì)算機(jī)系統(tǒng)得核心軟件。6、計(jì)算機(jī)運(yùn)算速度就是指每秒鐘

32、能執(zhí)行操作系統(tǒng)得命令個(gè)數(shù)。7、計(jì)算機(jī)主機(jī)由 CPU存儲(chǔ)器與硬盤組成。X8、計(jì)算機(jī)硬件與軟件就是相輔相成、缺一不可得。9、x1必須為1, x2x7至少有一個(gè)為1. V設(shè)x補(bǔ)=0、x 1 x2 x3 X 4x5 x 6x7 ,若要求x1/2成立,則需要滿足得條件就是10、 一個(gè)正數(shù)得補(bǔ)碼與它得原碼相同 , 而與它得反碼不同 . X1 1、浮點(diǎn)數(shù)得取值范圍取決于階碼得位數(shù),浮點(diǎn)數(shù)得精度取決于尾數(shù)得位數(shù)12、在規(guī)格化浮點(diǎn)表示中,保持其她方面不變,只就是將階碼部分由移碼表示改為補(bǔ)碼表示,則會(huì)使該浮點(diǎn)表示得數(shù)據(jù)表示范圍增大。13、在生成CRC校驗(yàn)碼時(shí),采用不同得生成多項(xiàng)式,所得到CRC校驗(yàn)碼得校錯(cuò)能力就是

33、相同得。 X 14、運(yùn)算器得主要功能就是進(jìn)行加法運(yùn)算。15、加法器就是構(gòu)成運(yùn)算器得主要部件,為了提高運(yùn)算速度,運(yùn)算器中通常都采用并行加法器。 V16、在定點(diǎn)整數(shù)除法中,為了避免運(yùn)算結(jié)果得溢出,要求I被除數(shù)IV I除數(shù)I。 VV17、浮點(diǎn)運(yùn)算器中得階碼部件可實(shí)現(xiàn)加、減、乘、除運(yùn)算。1 &根據(jù)數(shù)據(jù)得傳遞過程與運(yùn)算控制過程來瞧,陣列乘法器實(shí)現(xiàn)得就是全并行運(yùn)算。1 位 , 最低位移19、邏輯右移執(zhí)行得操作就是進(jìn)位標(biāo)志位移入符號(hào)位,其余數(shù)據(jù)位依次右移入進(jìn)位標(biāo)志位 . X 20、數(shù)據(jù)引腳與地址引腳越多芯片得容量越大。21、存儲(chǔ)芯片得價(jià)格取決于芯片得容量與速度。2 2、SRAM每個(gè)單元得規(guī)模大于DR

34、 AM得。23、要訪問DRAM應(yīng)首先給出 RAS地址,之后再給出 CAS地址。V24、當(dāng)C PU要訪問數(shù)據(jù)時(shí),它先訪問虛存,之后再訪問主存.XCPU從主存取得指令與數(shù)據(jù),如果在25、EDOWf pm都就是頁模式得 DRAM。 V26、主存與磁盤均用于存放程序與數(shù)據(jù),一般情況下,主存中訪問不到,CPU才到磁盤中取得指令與數(shù)據(jù)。V27、半導(dǎo)體存儲(chǔ)器就是一種易失性存儲(chǔ)器,電源掉電后所存信息均將丟失。28、each e存儲(chǔ)器保存RAM存儲(chǔ)器得信息副本,所以占部分RAM地址空間。X29、利用堆棧進(jìn)行算術(shù)/邏輯運(yùn)算得指令可以不設(shè)置地址碼。30、指令中地址碼部分所指定得寄存器中得內(nèi)容就是操作數(shù)得有效地址得尋

35、址方式稱為寄存器尋址 . X 原因 :寄存器間接尋址 31、一條單地址格式得雙操作數(shù)加法指令,其中一個(gè)操作數(shù)來自指令中地址字段指定得得存儲(chǔ)單元 , 另一個(gè)操作數(shù)則采用間接尋址方式獲得。原因 :另一個(gè)操作數(shù)來自累加器3 2、在計(jì)算機(jī)得指令系統(tǒng)中,真正必需得指令種類并不多,很多指令都就是為了提高機(jī)器速度與便于編程而引入得。 V33、RISC系統(tǒng)得特征就是使用了豐富得尋址方式。原因 :RISC 系統(tǒng)得特征之一:指令數(shù)目較少 , 指令長(zhǎng)度固定,指令格式少,尋址方式種類少35、一個(gè)指令周期由若干個(gè)機(jī)器周期組成。36、決定計(jì)算機(jī)運(yùn)算精度得主要技術(shù)指標(biāo)就是計(jì)算機(jī)得字長(zhǎng)。37、微程序設(shè)計(jì)得字段直接編譯原則就是

36、:同時(shí)出現(xiàn)在一條微指令中得微命令放在不同得 字段里,而分時(shí)出現(xiàn)得微命令放在同一個(gè)字段里 . V 3&由于微程序控制器采用了存儲(chǔ)邏輯,結(jié)構(gòu)簡(jiǎn)單規(guī)整,電路延遲小,而組合邏輯控制器 結(jié)構(gòu)復(fù)雜,電路延遲大 , 所以微程序控制器比組合邏輯控制器得速度快。ALU。 X39、在CP U中,譯碼器主要用在運(yùn)算器中選多路輸入數(shù)據(jù)中得一路數(shù)據(jù)送到40、控制存儲(chǔ)器就是用來存放微程序得存儲(chǔ)器, 它得速度應(yīng)該比主存儲(chǔ)器得速度快。4 1、由于轉(zhuǎn)移指令得出現(xiàn)而導(dǎo)致控制相關(guān),因此CPU不能采用流水線技術(shù)。X42、計(jì)算機(jī)使用總線結(jié)構(gòu)得主要優(yōu)點(diǎn)就是便于實(shí)現(xiàn)模塊化, 同時(shí)減少了信息傳輸線得數(shù)目43、在計(jì)算機(jī)得總線中,地址信

37、息、數(shù)據(jù)信息與控制信息不能同時(shí)出現(xiàn)在總線上。44、計(jì)算機(jī)系統(tǒng)中得所有與存儲(chǔ)器與 I/O 設(shè)備有關(guān)得控制信號(hào)、時(shí)序信號(hào) , 以及來自存儲(chǔ)器與1/ O設(shè)備得響應(yīng)信號(hào)都由控制總線來提供信息傳送通路。45、使用三態(tài)門電路可以構(gòu)成數(shù)據(jù)總線,它得輸出電平有邏輯 “1”、邏輯“0”與高阻 (浮空)三種狀態(tài) . V4 6、USB提供得4條連線中有2條信號(hào)線,每一條信號(hào)線可以連通一臺(tái)外設(shè),因此在某一時(shí)刻,可以同時(shí)有2臺(tái)外設(shè)獲得US B總線得控制權(quán)。 X4 7、組成總線時(shí)不僅要提供傳輸信息得物理傳輸線,還應(yīng)有實(shí)現(xiàn)信息傳輸控制得器件,它們就是總線緩沖器與總線控制器。48、總線技術(shù)得發(fā)展就是與 CPU技術(shù)得發(fā)展緊密相

38、連得, CP U得速度提高后,總線得數(shù)據(jù)傳輸率如果不隨之提高,勢(shì)必妨礙整機(jī)性能得提高。49、DMk控制器與 CPU可以同時(shí)使用總線工作50、在計(jì)算機(jī)系統(tǒng)中,所有得數(shù)據(jù)傳送都必須由CPU控制實(shí)現(xiàn).X51、一個(gè)更高優(yōu)先級(jí)得中斷請(qǐng)求可以中斷另一個(gè)中斷處理程序得執(zhí)行。V5 2、一個(gè)通道可以連接多個(gè)外圍設(shè)備控制器,一個(gè)外圍設(shè)備控制器可以管理一臺(tái)或多臺(tái)外53、DMA方式既能用于控制主機(jī)與高速外圍設(shè)備之間得信息傳送,也能代替中斷傳送方式。 X54、通道程序就是由通道控制字組成得,通道控制字也稱通道指令。55、單級(jí)中斷與多級(jí)中斷得區(qū)別就是單級(jí)中斷只能實(shí)現(xiàn)單中斷,而多級(jí)中斷可以實(shí)現(xiàn)多重中斷或中斷嵌套 . V5

39、6、在直接程序控制方式下,CPU啟動(dòng)I / 0設(shè)備得指令開始執(zhí)行后,直到數(shù)據(jù)傳送完為止,CPU不能執(zhí)行別得程序。57、D MA工作方式提高了CPU得效率,同時(shí)也提高了數(shù)據(jù)傳送得速度。這就是由于DMA方式在傳送數(shù)據(jù)時(shí)不需要CPU干預(yù),而且在一批數(shù)據(jù)傳送完畢時(shí),也完全不需要 CPU干預(yù).58、與中斷處理程序相比,CPU目前運(yùn)行得用戶應(yīng)用程序得級(jí)別最高。5 9、采用D MA方式進(jìn)行數(shù)據(jù)傳送得設(shè)備,比不采用DMA方式進(jìn)行數(shù)據(jù)傳送得設(shè)備優(yōu)先級(jí)要高。 X6 0、C PU在執(zhí)行當(dāng)前指令最后所做得檢查就是否有各類中斷請(qǐng)求得次序,即為CPU處理各類中斷得次序 . V61、微程序控制器得設(shè)計(jì)思想與組合邏輯設(shè)計(jì)思想

40、截然不同。它具有設(shè)計(jì)規(guī)整, 調(diào)試、維修以及更改、擴(kuò)充指令方便得優(yōu)點(diǎn),易于實(shí)現(xiàn)自動(dòng)化設(shè)計(jì)。但就是, 由于它增加了一級(jí)控制存儲(chǔ)器,所以指令得執(zhí)行速度比組合邏輯控制器慢。 V6 2、組合邏輯控制器采用組合邏輯技術(shù)實(shí)現(xiàn) , 其微操作信號(hào)發(fā)生器就是由門電路組成得復(fù)雜樹形網(wǎng)絡(luò)構(gòu)成得。微程序控制器采用存儲(chǔ)邏輯實(shí)現(xiàn),將微操作控制信號(hào)以編碼字(即微指令)得形式存放在控制存儲(chǔ)器中。 V四、簡(jiǎn)述題1、計(jì)算機(jī)硬件系統(tǒng)由哪些基本部件組成?它們得主要功能就是什么 ?答:計(jì)算機(jī)得硬件系統(tǒng)通常由輸入設(shè)備、輸出設(shè)備、運(yùn)算器、存儲(chǔ)器與控制器等五大部件 組成。 輸入設(shè)備得主要功能就是將程序與數(shù)據(jù)以機(jī)器所能識(shí)別與接受得信息形式輸入到

41、 計(jì)算機(jī)內(nèi)。輸出設(shè)備得主要功能就是將計(jì)算機(jī)處理得結(jié)果以人們所能接受得信息形式或其它系統(tǒng)所要 求得信息形式輸出 .存儲(chǔ)器得主要功能就是存儲(chǔ)信息,用于存放程序與數(shù)據(jù)。運(yùn)算器得主要功能就是對(duì)數(shù)據(jù)進(jìn)行加工處理 , 完成算術(shù)運(yùn)算與邏輯運(yùn)算??刂破鞯弥饕δ芫褪前词孪劝才藕玫媒忸}步驟 , 控制計(jì)算機(jī)各個(gè)部件有條不紊地自動(dòng)工 作。2、馮諾依曼計(jì)算機(jī)得基本思想就是什么?什么叫存儲(chǔ)程序方式?答:馮諾依曼計(jì)算機(jī)得基本思想包含三個(gè)方面: 1)計(jì)算機(jī)由輸入設(shè)備、輸出設(shè)備、運(yùn)算器、存儲(chǔ)器與控制器五大部件組成。2) 采用二進(jìn)制形式表示數(shù)據(jù)與指令。3) 采用存儲(chǔ)程序方式。存儲(chǔ)程序就是指在用計(jì)算機(jī)解題之前 , 事先編制好程序

42、,并連同所需得數(shù)據(jù)預(yù)先存入主存儲(chǔ) 器中。在解題過程(運(yùn)行程序)中,由控制器按照事先編好并存入存儲(chǔ)器中得程序自動(dòng)地、 連續(xù)地從存儲(chǔ)器中依次取出指令并執(zhí)行,直到獲得所要求得結(jié)果為止。, 其它部件都通過運(yùn)算器完成信息3、早期計(jì)算機(jī)組織結(jié)構(gòu)有什么特點(diǎn)?現(xiàn)代計(jì)算機(jī)結(jié)構(gòu)為什么以存儲(chǔ)器為中心?答:早期計(jì)算機(jī)組織結(jié)構(gòu)得特點(diǎn)就是:以運(yùn)算器為中心得, 存儲(chǔ)容量成倍地得傳遞。 隨著微電子技術(shù)得進(jìn)步 , 人們將運(yùn)算器與控制器兩個(gè)主要功能部件合二為一,集 成到一個(gè)芯片里構(gòu)成了微處理器。同時(shí)隨著半導(dǎo)體存儲(chǔ)器代替磁芯存儲(chǔ)器 擴(kuò)大,加上需要計(jì)算機(jī)處理、加工得信息量與日俱增,以運(yùn)算器為中心得結(jié)構(gòu)已不能滿足計(jì)算機(jī)發(fā)展得需求 ,甚

43、至?xí)绊懹?jì)算機(jī)得性能。為了適應(yīng)發(fā)展得需要, 現(xiàn)代計(jì)算機(jī)組織結(jié)構(gòu) 逐步轉(zhuǎn)變?yōu)橐源鎯?chǔ)器為中心。4、什么叫總線?總線得主要特點(diǎn)就是什么 ?采用總線有哪些好處?答:總線就是一組可為多個(gè)功能部件共享得公共信息傳送線路總線得主要特點(diǎn)就是共享總線得各個(gè)部件可同時(shí)接收總線上得信息,但必須分時(shí)使用總線 發(fā)送信息,以保證總線上信息每時(shí)每刻都就是唯一得、不至于沖突 使用總線實(shí)現(xiàn)部件互連得好處: 可以減少各個(gè)部件之間得連線數(shù)量,降低成本 便于系統(tǒng)構(gòu)建、擴(kuò)充系統(tǒng)性能、便于產(chǎn)品更新?lián)Q代 5、按其任務(wù)分,總線有哪幾種類型?它們得主要作用就是什么?答:按總線完成得任務(wù),可把總線分為:CPU內(nèi)部總線、部件內(nèi)總線、系統(tǒng)總線、外總

44、線。6、計(jì)算機(jī)得主要特點(diǎn)就是什么?答:計(jì)算機(jī)得主要特點(diǎn)有: 能自動(dòng)連續(xù)地工作; 運(yùn)算速度快;運(yùn)算精度高;具有很強(qiáng)得存儲(chǔ)能力與邏輯判斷能力;通用性強(qiáng)。7、衡量計(jì)算機(jī)性能有哪些基本得技術(shù)指標(biāo)?以您所熟悉得計(jì)算機(jī)系統(tǒng)為例, 說明它得型號(hào)、主頻、字長(zhǎng)、主存容量、所接得I /O設(shè)備得名稱及主要規(guī)格。答:衡量計(jì)算機(jī)性能得基本得技術(shù)指標(biāo)有: 基本字長(zhǎng); 主存容量; 運(yùn)算速度; 所配置得外部設(shè)備及其性能指標(biāo); 系統(tǒng)軟件得配置。8、什么叫指令 ?什么叫指令系統(tǒng)?指令通常有哪幾種地址格式答: 指令也稱機(jī)器指令,就是控制計(jì)算機(jī)執(zhí)行某種操作(如加、減、傳送、轉(zhuǎn)移等)得命令。指令能夠直接表示對(duì)計(jì)算機(jī)硬件實(shí)體得控制信息

45、, 就是計(jì)算機(jī)硬件唯一能夠直接理解并執(zhí)行得命令 , 。臺(tái)計(jì)算機(jī)所能執(zhí)行得全部指令得集合 , 稱為該計(jì)算機(jī)得指令系統(tǒng)或指令集。指令通常有四地址指令、三地址指令、二地址指令、一地址指令、零地址指令等格式9、什么叫尋址方式?有哪些基本得尋址方式?簡(jiǎn)述其尋址過程答: 尋址方式就就是指形成本條指令得操作數(shù)地址與下一條要執(zhí)行得指令地址得方法. 根據(jù)所需得地址信息得不同 , 尋址可分為操作數(shù)地址得尋址與指令地址得尋址兩部分。基本得尋址方式 :1) 立即尋址 : 指令得地址碼部分給出得不就是操作數(shù)得地址而就是操作數(shù)本身,即指令所需得操作數(shù)由指令得形式地址直接給出。2)直接尋址:指令得地址碼部分給出得形式地址A

46、就就是操作數(shù)得有效地址EA, 即操作數(shù)得有效地址在指令字中直接給出。3) 間接尋址 : 指令得地址碼部分給出得就是操作數(shù)得有效地址EA所在得存儲(chǔ)單元得地址或就是指示操作數(shù)地址得地址指示字。即有效地址EA就是由形式地址A間接提供得,因而稱為間接尋址。4) 寄存器尋址:指在指令地址碼中給出得就是某一通用寄存器得編號(hào)(也稱寄存器地址)該寄存器得內(nèi)容即為指令所需得操作數(shù)。采用寄存器尋址方式時(shí),有效地址EA就是寄存器得編號(hào)。5) 寄存器間接尋址: 指令中地址碼部分所指定得寄存器中得內(nèi)容就是操作數(shù)得有效地址6) 變址尋址:指操作數(shù)得有效地址就是由指令中指定得變址寄存器得內(nèi)容與指令字中得形式地址相加形成得。

47、7)基址尋址:指操作數(shù)得有效地址等于指令中得形式地址與基址寄存器中得內(nèi)容之與,基址寄存器中得內(nèi)容稱為基地址。8) 相對(duì)尋址:就是將程序計(jì)數(shù)器 PC 得當(dāng)前內(nèi)容與指令中給出得形式地址相加形成操作數(shù)得有效地址。9) 基址加變址尋址:將基址尋址與變址尋址結(jié)合起來就形成了基址加變址尋址方式. 這種尋址方式就是將兩個(gè)寄存器得內(nèi)容與指令形式地址中給出得偏移量相加后得到得結(jié)果作為操作數(shù)得有效地址。其中一個(gè)寄存器作為基址寄存器,另一個(gè)作為變址寄存器。10)堆棧尋址:由堆棧支持得尋址方式,堆棧尋址就是按照堆棧指示器SP得內(nèi)容確定操作數(shù)得訪存地址。答: 基址尋址就是面向系統(tǒng)得 , 主要用于將用戶程序得邏輯地址(

48、用戶編寫程序時(shí)所使用得地址)轉(zhuǎn)換成主存得物理地址(程序在主存中得實(shí)際地址), 以便實(shí)現(xiàn)程序得再定位。例如在多道程序運(yùn)行時(shí),需要由系統(tǒng)得管理程序?qū)⒍嗟莱绦蜓b入主存. 由于用戶在編寫程序時(shí),1 0、基址尋址方式與變址尋址方式各有什么不同不知道自己得程序應(yīng)該放在主存得哪一個(gè)實(shí)際物理地址中,只能按相對(duì)位置使用邏輯地址編寫程序 .當(dāng)用戶程序裝入主存時(shí) , 為了實(shí)現(xiàn)用戶程序得再定位 , 系統(tǒng)程序給每個(gè)用戶程序分配一個(gè)基準(zhǔn)地址。程序運(yùn)行時(shí) , 該基準(zhǔn)地址裝入基址寄存器,通過基址尋址 , 可以實(shí)現(xiàn)邏輯地址到物理地址得轉(zhuǎn)換。由于系統(tǒng)程序需通過設(shè)置基址寄存器為程序或數(shù)據(jù)分配存儲(chǔ)空間, 所以基址寄存器得內(nèi)容通常由操

49、作系統(tǒng)或管理程序通過特權(quán)指令設(shè)置,對(duì)用戶就是透明得。用戶可以通過改變指令字中得形式地址A來實(shí)現(xiàn)指令或操作數(shù)得尋址.另外基址寄存器得內(nèi)容一般不進(jìn)行自動(dòng)增量與減量。變址尋址就是面向用戶得,主要用于訪問數(shù)組、向量、字符串等成批數(shù)據(jù),用以解決程序得循環(huán)控制問題 . 因此變址寄存器得內(nèi)容就是由用戶設(shè)定得。在程序執(zhí)行過程中, 用戶通過改變變址寄存器得內(nèi)容實(shí)現(xiàn)指令或操作數(shù)得尋址,而指令字中得形式地址A就是不變得。變址寄存器得內(nèi)容可以進(jìn)行自動(dòng)增量與減量。11、簡(jiǎn)述相對(duì)尋址與立即尋址得特點(diǎn)。答:相對(duì)尋址方式就是將程序計(jì)數(shù)器PC得當(dāng)前內(nèi)容與指令中給出得形式地址相加形成操作數(shù)得有效地址。 立即尋址方式就是指指令得地

50、址碼部分給出得不就是操作數(shù)得地址而就是操作數(shù)本身。即指令所需得操作數(shù)由指令得形式地址直接給出。12、什么叫堆棧?堆棧操作得特點(diǎn)就是什么?堆棧操作就是如何尋址得?答:計(jì)算機(jī)中得堆棧就是指按先進(jìn)后出(FI L 0)或者說后進(jìn)先出(LI FO原則進(jìn)行存取得一個(gè)特定得存儲(chǔ)區(qū)域。堆棧操作得特點(diǎn)就是 : 遵循先進(jìn)后出原則進(jìn)行信息得存取。數(shù)據(jù)按順序存入堆棧稱為數(shù)據(jù)進(jìn)棧或壓入;從堆棧中按與進(jìn)棧相反得順序取出數(shù)據(jù)稱為出棧或彈出.堆棧得壓入與彈出操作總就是根據(jù)SP得內(nèi)容按地址自動(dòng)增量與自動(dòng)減量方式在棧頂進(jìn)行。堆棧操作得尋址方式:通常用一個(gè)寄存器或存儲(chǔ)器單元指出棧頂?shù)玫刂? 這個(gè)寄存器或存儲(chǔ)器單元稱為堆棧指針S P, SP得內(nèi)容永遠(yuǎn)指向堆棧得棧頂.堆棧得壓入與彈出操作總就是根據(jù)SP得內(nèi)容按地址自動(dòng)增量與自動(dòng)減量方式在棧頂進(jìn)行。13、 一個(gè)較完善得指令系統(tǒng)應(yīng)包括哪些類型得指令答:一個(gè)完善得指令系統(tǒng)應(yīng)包括得基本指令有 : 數(shù)據(jù)傳送指令、算術(shù)邏輯運(yùn)算指令、移位操作指令、堆棧操作指令、字符串處理指令、程序控制指令、輸入/ 輸出指令等。一些復(fù)雜

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論