北京交通大學(xué)數(shù)字電子期末復(fù)習(xí)題_第1頁(yè)
北京交通大學(xué)數(shù)字電子期末復(fù)習(xí)題_第2頁(yè)
北京交通大學(xué)數(shù)字電子期末復(fù)習(xí)題_第3頁(yè)
北京交通大學(xué)數(shù)字電子期末復(fù)習(xí)題_第4頁(yè)
北京交通大學(xué)數(shù)字電子期末復(fù)習(xí)題_第5頁(yè)
已閱讀5頁(yè),還剩6頁(yè)未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、數(shù)字電子期末復(fù)習(xí)題.選擇或填空題:1 .同模擬信號(hào)相比,數(shù)字信號(hào)的特點(diǎn)是它的 性。一個(gè)數(shù)字信號(hào)只有 種取值,分另“表布為 和。A.連續(xù)性,2,0, 1B.數(shù)字T2, 0, 1C.對(duì)偶T2,0, 1D.離散性,2, 0, 12 .已知有2個(gè)邏輯變量,它們能組成的最大項(xiàng)的個(gè)數(shù)為 ,這2個(gè)邏輯變量的任意2個(gè)最小項(xiàng)之積恒為。A. 4,C. 8,B. 4, 0D. 8, 13.邏輯函數(shù)F = AB + BC+ CD寫成最小項(xiàng)之和時(shí),其結(jié)果應(yīng)為F = 2m(),寫成最大項(xiàng)之積時(shí),其結(jié)果應(yīng)為)oA.3,6,7,10,12,13,14,15;0,1,2,4,5,8,9,10B.3,6,7,12,13,14,1

2、5;0,1,2,4,5,8,9,10C.3,6,7,14,15;0,1,2,4,5,8,9,10D.3,6,7,12,13,14,15;0,1,2,8,9,10(1)F1AB BD DCE DAABCD ABD BCD ABCBD BCA.CD E,ACDB.A CDE,ACDBCDCD E, A B C DAB D,BC.D.5.用卡諾圖化簡(jiǎn)法,化簡(jiǎn)下列各式,選擇正確答案。4.用公式法將下列函數(shù)化簡(jiǎn)為最簡(jiǎn)與或式,選擇正確答案。(1 )F1(A,B,C,D)=%(1,3,4,5,7,10,12,14)(2) F2(A,B,C,D) = (0,2,5,6,7,8,9,10,11,14,15) _

3、一F2 BCD AC AD;A Fi ABC;BF1ABF1ABC. _F1ADD.6.電路如圖所示f2 b cd Ac ad; ac bC; AC BC;F2 AB;BCD ACD;F2 ABD BD AB BC;在電路中其它參數(shù)不變的條件下,僅Rb減少時(shí),三極管的飽和程度;僅Rc減少時(shí),飽和程度 ;圖中C的作用是。A.減輕,減輕,去耦;B.加深,加深,加速;C.加深,不變,隔直;D.加深,減輕,加速;7 .由TTL們組成的電路,如圖所示。已知它們的輸入短路電流Iis = mA,高電平輸入漏電流 相=40 A。當(dāng)A=B=1時(shí),Gi的電流稱為 電流,數(shù)值為當(dāng)A=0時(shí),Gi的電流稱為 電流,數(shù)值

4、為 。A.拉,mA,灌,160 火;8 .灌,mA,拉,160 內(nèi),C.灌,mA,拉,160 火;D.灌,mA,灌,80 MA;8.如圖所示電路為TTL門電路,要想使F 7,請(qǐng)選擇正確答案。/ 趾1A.正確,錯(cuò)誤,錯(cuò)誤,錯(cuò)誤,錯(cuò)誤;8 .正確,錯(cuò)誤,正確,錯(cuò)誤,錯(cuò)誤;C.正確,正確,正確,錯(cuò)誤,錯(cuò)誤;D.正確,正確,正確,錯(cuò)誤,正確;9 .在如圖所示的電路中,選出與下列邏輯式對(duì)應(yīng)的邏輯圖。Y i= (A + B) CY 2= AB + BCY 3 = (A+B) + (B+C)Yi = A + BC= A (B+C) +BCA. (b), (c), (a), (e), (d);B. (c),

5、(b), (d), (a), (e);C. (a), (e), (d), (c), (b);D. (c), (b), (a), (e), (d);10.如圖為雙四選一數(shù)據(jù)選擇器構(gòu)成的組合邏輯電路,輸入變量為A,B,C,輸出邏輯函數(shù)為Fi,F2,其功能為 .A. F1=(1,2,4, 7), F2 =兄(3,5,6,7),全加器;B. F1 =兄(1,2,4, 7), F2 =兄(1,3,6,7),全減器;C. F1 =兄(1,2,4, 7), F2 =兄(4,5,6,7),全加器;D. F1 = »(1,2,3 ,7), F2 = »(3,5,6,7),全減器;11.由CM

6、OS門構(gòu)成的電路如圖所式,請(qǐng)回答 C=0和C=1時(shí),該電路分別屬于組合電路,還是時(shí)序電路A. C=0時(shí)為組合電路,B. C=0時(shí)為時(shí)序電路,C. C=0時(shí)為組合電路,D. C=0時(shí)為時(shí)序電路,C=1時(shí)為時(shí)序電路C=1時(shí)為組合電路C=1時(shí)為組合電路C=1時(shí)為時(shí)序電路;12.采用中規(guī)模繼承加法計(jì)數(shù)器74LS161構(gòu)成的電路如圖所時(shí),選擇正確的答案。A.十進(jìn)制加法計(jì)數(shù)器;B.十二進(jìn)制加法計(jì)數(shù)器;C.八進(jìn)制加法計(jì)數(shù)器;D.七進(jìn)制加法計(jì)數(shù)器;13 .有6條地址線和8條數(shù)據(jù)線的存儲(chǔ)器,有 個(gè)存儲(chǔ)單元。A. 48B. 512C. 153614 . 8位D/A轉(zhuǎn)換器,當(dāng)輸入數(shù)字量,在最高位為高電平時(shí),輸出電壓

7、為 5V,在最低位為高電平時(shí),則輸出電壓 。若輸入時(shí),則輸出電壓為A. 20 mV, V;B. 40 mV, V;C. 40 mV,;D. 80 mV,;15.在下面3種類型的A/D轉(zhuǎn)換器中,轉(zhuǎn)換速度最高的是 a ;轉(zhuǎn)換速度最低的是 b ;轉(zhuǎn)換精度最高的是b ;轉(zhuǎn)換速度與轉(zhuǎn)換經(jīng)度均較高的是c 。A.并聯(lián)比較型A/D轉(zhuǎn)換器;B.雙積分型A/D轉(zhuǎn)換器;C.逐位逼近型 A/D轉(zhuǎn)換器;二.綜合題1.如圖為CMOS電路,R=100KQ,已知個(gè)輸入波形 A,B,C如圖所示,請(qǐng)畫出輸出 F的波C=1 時(shí),F(xiàn)=a b; C=0 時(shí),F(xiàn)= A 0 A2.設(shè)計(jì)一個(gè)多功能組合邏輯電路,實(shí)現(xiàn)如表所示的邏輯功能,表中C

8、i,Co位功能選擇C0C1F00A+B01AB10AB11A B功能表輸入信號(hào),A,B為輸入變量,F(xiàn)為輸出。(1)列出真值表,寫出 F的表達(dá)式(沒(méi)有具體要求);(2)用八選一數(shù)據(jù)選擇器和門電路實(shí)現(xiàn)。C0C1ABF000000001100101001110100001010011000111110000100111010110110110011101011100111110111001010010101A2=C1, A0=A,則:D0=1, D2=0, D3=B,D4=B,D5=B ,D6= b ,D7= B若用譯碼器(4-16 譯碼器)F= m (1,2,3,7,9,10,12,14)3.時(shí)序

9、邏輯電路如圖所示,觸發(fā)器為維持阻塞型D觸發(fā)器,初態(tài)均為“ 0”。(1)畫出在CP作用下,輸出 Qi,Q2和Z的波形;(2)分析Z與CP的關(guān)系;TLrLrLrLrLTL4.圖為555定時(shí)器和D觸發(fā)器構(gòu)成的電路,請(qǐng)問(wèn):(1) 555定時(shí)器構(gòu)成的是哪種脈沖電路(2) 回出Uc,U01,U02的波形;(3) 計(jì)算U01, U02的頻率;(4) 如果在555定時(shí)器的第5腳接入4V的電壓源,則Uoi的頻率將變?yōu)槎嗌?5V5.如圖近示為一個(gè)可變進(jìn)制計(jì)數(shù)器,其中74LS138為3線-8線譯碼器,當(dāng)Si=1且S2 S30,它進(jìn)行譯碼操作,即當(dāng)A2A1A0從000到iii變化時(shí),Yi Y7依次被選中而輸出低電平。T1153位四選一數(shù)據(jù)選擇器。問(wèn):當(dāng) M,N為不同輸入時(shí),可組成幾種不同進(jìn)制的計(jì)數(shù)器分別是幾進(jìn)制簡(jiǎn)述理由。n jsi口, (V. A, 5Y* Y; / K Yi V %6.設(shè)計(jì)一個(gè)判斷4位二進(jìn)制數(shù) A3A2A1A0狀態(tài)的組合邏輯電路。 A3、A2、A1、A0作為輸入邏輯變量,F(xiàn)3、F2、F1、F0作為輸出邏輯變量。要求用ROM實(shí)現(xiàn)F3、F2、F1、F。,畫出簡(jiǎn)化圖。(2) 當(dāng)A3A2A1A0小于3時(shí),輸出Fi=1,否則,F(xiàn)i=0。(3) 當(dāng)A3A2A1A0為偶數(shù)時(shí),輸出 F2=1,否則,F(xiàn)2=0。(4) 當(dāng)A3A2A1A0中有偶數(shù)個(gè)1時(shí),輸出F3=1,否則,

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論