版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)
文檔簡介
1、現(xiàn)代計算機組成基本原理第第1 1章章 概概 述述 1.1 1.1 現(xiàn)代計算機組成原理課的任務(wù)現(xiàn)代計算機組成原理課的任務(wù) 單片機原理及應(yīng)用軟件工程編譯原理數(shù)據(jù)庫原理及應(yīng)用數(shù)據(jù)結(jié)構(gòu)C/C+語言程序設(shè)計計算機系統(tǒng)結(jié)構(gòu)計算機體系結(jié)構(gòu)操作系統(tǒng)計算機網(wǎng)絡(luò)微機原理微機接口技術(shù)計算機基礎(chǔ)數(shù)字邏輯電路計算機組成原理圖圖1-1 計算機專業(yè)基本課程體系簡圖計算機專業(yè)基本課程體系簡圖 第第1 1章章 概概 述述 1.1 1.1 現(xiàn)代計算機組成原理課的任務(wù)現(xiàn)代計算機組成原理課的任務(wù) 問題的提出問題的提出 1、缺失、缺失CPU硬件設(shè)計這一重要內(nèi)容硬件設(shè)計這一重要內(nèi)容 2、自主創(chuàng)新能力培養(yǎng)與訓(xùn)練方面的課程內(nèi)容偏少、自主創(chuàng)新
2、能力培養(yǎng)與訓(xùn)練方面的課程內(nèi)容偏少 第第1 1章章 概概 述述 1.1 1.1 現(xiàn)代計算機組成原理課的任務(wù)現(xiàn)代計算機組成原理課的任務(wù) 探索解決問題的方法探索解決問題的方法 1與國際接軌與國際接軌 2含有符合現(xiàn)代工程設(shè)計技術(shù)的含有符合現(xiàn)代工程設(shè)計技術(shù)的CPU設(shè)計內(nèi)容設(shè)計內(nèi)容 3創(chuàng)造能力的培養(yǎng)創(chuàng)造能力的培養(yǎng) 4增加了有關(guān)現(xiàn)代計算機組成的新知識點增加了有關(guān)現(xiàn)代計算機組成的新知識點 第第1 1章章 概概 述述 1.2 1.2 EDAEDA技術(shù)技術(shù) 探索解決問題的方法探索解決問題的方法 EDA (Electronic Design Automation) 作為作為EDA技術(shù)技術(shù)最終實現(xiàn)目標(biāo)的最終實現(xiàn)目標(biāo)的
3、ASIC,可以通過可以通過2種途徑來完成種途徑來完成 。超大規(guī)??删幊踢壿嬈骷笠?guī)模可編程邏輯器件 半定制或全定制半定制或全定制ASIC 第第1 1章章 概概 述述 1.3 FPGA器件器件 圖圖1-2 基本基本PLD器件的原理結(jié)構(gòu)圖器件的原理結(jié)構(gòu)圖 輸入緩沖電路與陣列或陣列輸出緩沖電路輸入輸出第第1 1章章 概概 述述 1.3 FPGA器件器件 1.3.1 FPGA的發(fā)展歷程的發(fā)展歷程 20世世紀紀 70年代年代 PROM和和PLA器件器件 70年代末年代末 PALPAL器件器件 80年代初年代初 GAL器件器件 80年代中期年代中期 FPGA器件器件 80年代末年代末 CPLD器件器件
4、90年代后年代后 大規(guī)模大規(guī)模FPGA器件器件 第第1 1章章 概概 述述 1.3 FPGA器件器件 1.3.2 Cyclone 系列系列 FPGA Cyclone與與Cyclone II系列器件系列器件 FPGA系列系列 Cyclone器件的可編程資源主要來自邏器件的可編程資源主要來自邏輯陣列塊(輯陣列塊(LAB),),而每個而每個LAB都是由都是由多個多個LE(Logic Element)來構(gòu)成。來構(gòu)成。 在在Cyclone器件中所含的嵌入式存儲器由數(shù)十器件中所含的嵌入式存儲器由數(shù)十個個M4K的存儲器塊構(gòu)成。的存儲器塊構(gòu)成。 第第1 1章章 概概 述述 1.4 VHDL 硬件描述語言硬件描
5、述語言 硬件描述語言硬件描述語言 HDL(Hardware Description Language) 常常見見的的HDL VHSIC(Very High Speed Integrated Circuit)Hardware Description Language 第第1 1章章 概概 述述 1.5 EDA設(shè)計流程設(shè)計流程 圖圖1-3 應(yīng)用于應(yīng)用于FPGA的的EDA開發(fā)流程開發(fā)流程 第第1 1章章 概概 述述 1.5 EDA設(shè)計流程設(shè)計流程 1. 編輯輸入(編輯輸入(Editting) (1)原理圖輸入。)原理圖輸入。 (2)狀態(tài)圖輸入。)狀態(tài)圖輸入。 (3)波形圖輸入。)波形圖輸入。 (4)
6、HDL文本輸入。文本輸入。 第第1 1章章 概概 述述 1.5 EDA設(shè)計流程設(shè)計流程 2. 綜合(綜合(Synthesis) 將電路的高級語言將電路的高級語言(如行為描述如行為描述)轉(zhuǎn)換成低級的,可與器轉(zhuǎn)換成低級的,可與器件基本結(jié)構(gòu)相映射的網(wǎng)表文件,或電路連接圖。件基本結(jié)構(gòu)相映射的網(wǎng)表文件,或電路連接圖。 與軟件語言的編譯(與軟件語言的編譯(Compilation)不同,由不同,由HDL綜綜合出的電路結(jié)構(gòu)不是惟一的,并且綜合的優(yōu)化也不是單純合出的電路結(jié)構(gòu)不是惟一的,并且綜合的優(yōu)化也不是單純的或一個方向的。為達到速度、面積(邏輯資源)、性能的或一個方向的。為達到速度、面積(邏輯資源)、性能的要
7、求,往往需要對綜合加以約束,稱為綜合約束,包括的要求,往往需要對綜合加以約束,稱為綜合約束,包括速度約束、面積約束、性能約束等。速度約束、面積約束、性能約束等。 第第1 1章章 概概 述述 1.5 EDA設(shè)計流程設(shè)計流程 3. 適配(適配(Fitting) 適配器適配器 結(jié)構(gòu)綜合器結(jié)構(gòu)綜合器 將由綜合器產(chǎn)生的網(wǎng)表文件配置于指定將由綜合器產(chǎn)生的網(wǎng)表文件配置于指定的目標(biāo)器件中,使之產(chǎn)生最終的下載文件,的目標(biāo)器件中,使之產(chǎn)生最終的下載文件,如如JEDEC、Jam格式的文件。格式的文件。 第第1 1章章 概概 述述 1.5 EDA設(shè)計流程設(shè)計流程 讓計算機根據(jù)一定的算法和一定的仿真庫對讓計算機根據(jù)一定
8、的算法和一定的仿真庫對EDA設(shè)計進行模擬,以驗證設(shè)計,排除錯誤。設(shè)計進行模擬,以驗證設(shè)計,排除錯誤。 仿真仿真(1)時序仿真。)時序仿真。 (2)功能仿真。)功能仿真。 4. 時序仿真與功能仿真時序仿真與功能仿真 (Timing Simulation and Functional Simulation)第第1 1章章 概概 述述 1.5 EDA設(shè)計流程設(shè)計流程 5. 編程下載(編程下載(Programming) 把適配后生成的下載或配置文件,通過編程器或編程把適配后生成的下載或配置文件,通過編程器或編程電纜向電纜向FPGA進行下載,以便進行硬件調(diào)試和驗證。進行下載,以便進行硬件調(diào)試和驗證。 6
9、. 硬件測試硬件測試(Hardware Debugging) 將含有載入了設(shè)計的將含有載入了設(shè)計的FPGA的硬件系統(tǒng)進行統(tǒng)一測試的硬件系統(tǒng)進行統(tǒng)一測試 第第1 1章章 概概 述述 1.6 Quartus II簡介簡介 圖圖1-4 Quartus II設(shè)計流程設(shè)計流程 第第1 1章章 概概 述述 1.7 CISC和和 RISC 處理器處理器 1復(fù)雜指令系統(tǒng)計算機復(fù)雜指令系統(tǒng)計算機CISC 指令系統(tǒng)復(fù)雜龐大指令系統(tǒng)復(fù)雜龐大 目標(biāo)目標(biāo)(1)面向目標(biāo)程序優(yōu)化。)面向目標(biāo)程序優(yōu)化。 (2)面向高級語言和編譯程序優(yōu)化。)面向高級語言和編譯程序優(yōu)化。 (3)面向操作系統(tǒng)的優(yōu)化。)面向操作系統(tǒng)的優(yōu)化。 問題問
10、題(1)20與與80規(guī)律。規(guī)律。 (2)VLSI技術(shù)發(fā)展迅速引起的問題。技術(shù)發(fā)展迅速引起的問題。 (3)軟硬件的功能分配問題。)軟硬件的功能分配問題。 第第1 1章章 概概 述述 1.7 CISC和和 RISC 處理器處理器 2精簡指令集計算機精簡指令集計算機RISC RISC設(shè)計方案是針對指令執(zhí)行的設(shè)計方案是針對指令執(zhí)行的 “微程序控制方式微程序控制方式”提提出來的改進方案。出來的改進方案。 主要目的主要目的 提高提高“性能性能/ /價格比價格比” 大多數(shù)指令在單周期內(nèi)完成、采用大多數(shù)指令在單周期內(nèi)完成、采用LOADSTORE結(jié)構(gòu)、結(jié)構(gòu)、硬布線控制邏輯、減少指令和尋址方式的種類、硬布線控制邏
11、輯、減少指令和尋址方式的種類、 固定的指令格式、注重編譯的優(yōu)化。固定的指令格式、注重編譯的優(yōu)化。面向寄存器結(jié)構(gòu)、重視提高流水線的執(zhí)行效率、面向寄存器結(jié)構(gòu)、重視提高流水線的執(zhí)行效率、 重視優(yōu)化編譯技術(shù)。重視優(yōu)化編譯技術(shù)。 第第1 1章章 概概 述述 1.8 1.8 FPGAFPGA在現(xiàn)代計算機領(lǐng)域中的應(yīng)用在現(xiàn)代計算機領(lǐng)域中的應(yīng)用 FPGA技術(shù)含量正以驚人的速度上升。電子類的新技技術(shù)含量正以驚人的速度上升。電子類的新技術(shù)項目的開發(fā)更多地依賴于術(shù)項目的開發(fā)更多地依賴于FPGA技術(shù)的應(yīng)用,特別是技術(shù)的應(yīng)用,特別是隨著隨著HDL等硬件描述語言綜合工具功能和性能的提高,等硬件描述語言綜合工具功能和性能的提高,計
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年度個人教育分期借款合同范本3篇
- 二零二五年度內(nèi)燃機核心零部件代理銷售合同3篇
- 二零二五年度門臉房屋租賃與文創(chuàng)產(chǎn)業(yè)合作合同4篇
- 二零二五年度生態(tài)農(nóng)莊木工建造服務(wù)合同4篇
- 二零二五版門頭智能化控制系統(tǒng)研發(fā)與安裝合同4篇
- 二零二五年度文化旅游產(chǎn)業(yè)發(fā)展基金合同及違約賠償細則4篇
- 二零二五版高新技術(shù)企業(yè)研發(fā)項目財務(wù)監(jiān)管合同范本2篇
- 2025年度個人抵押借款合同風(fēng)險評估范本
- 2025年度個人漁業(yè)貸款合同模板3篇
- 2025年度個人對個人光伏發(fā)電項目借款合同
- 三位數(shù)除以兩位數(shù)-豎式運算300題
- 2023年12月廣東珠海市軌道交通局公開招聘工作人員1人筆試近6年高頻考題難、易錯點薈萃答案帶詳解附后
- 寺院消防安全培訓(xùn)課件
- 比摩阻-管徑-流量計算公式
- GB/T 42430-2023血液、尿液中乙醇、甲醇、正丙醇、丙酮、異丙醇和正丁醇檢驗
- 五年級數(shù)學(xué)應(yīng)用題100道
- 西方經(jīng)濟學(xué)(第二版)完整整套課件(馬工程)
- 高三開學(xué)收心班會課件
- GB/T 33688-2017選煤磁選設(shè)備工藝效果評定方法
- 科技計劃項目申報培訓(xùn)
- 591食堂不合格食品處置制度
評論
0/150
提交評論