(完整版)電子技術(shù)基礎(chǔ)試題庫章_第1頁
(完整版)電子技術(shù)基礎(chǔ)試題庫章_第2頁
(完整版)電子技術(shù)基礎(chǔ)試題庫章_第3頁
(完整版)電子技術(shù)基礎(chǔ)試題庫章_第4頁
(完整版)電子技術(shù)基礎(chǔ)試題庫章_第5頁
已閱讀5頁,還剩8頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、電子技術(shù)基礎(chǔ)第二學(xué)期試題庫(7一、填空題:(每空1分)1、數(shù)字邏輯電路中三種基本邏輯關(guān)系是、和O答:與邏輯、或邏輯、非邏輯。2、邏輯電路的兩種邏輯體制中,正邏輯的高電平用表示,低電平用表示。答:1、0。3、二進(jìn)制只有和兩個(gè)數(shù)碼,計(jì)數(shù)規(guī)律是;十進(jìn)制有個(gè)數(shù)碼,計(jì)數(shù)規(guī)律O答:0、1、逢2進(jìn)1、10、逢10進(jìn)1。(中)6、8421BCD碼是一種碼,即:從高位到低位的二進(jìn)制數(shù)碼的分別是、和。答:有權(quán)、權(quán)、8、4、2、1。4、邏輯函數(shù)的基本表示方法有、和o(中)5、組合邏輯電路的特點(diǎn)是該電路在任一時(shí)刻的輸出狀態(tài)取決于該時(shí)刻電路的狀態(tài),與電路無關(guān)。答:輸入狀態(tài)、原狀態(tài)。6、三位二進(jìn)制編碼器有個(gè)輸入端;個(gè)輸出

2、端。答:8、3。(中)7、需將十進(jìn)制數(shù)09編成二進(jìn)制代碼,最少需要位二進(jìn)制代碼。答:4。8、BCD碼編碼器能將進(jìn)制代碼編成進(jìn)制代碼。答:十、二。9、觸發(fā)器是最常用的具有的基本單元電路。答:記憶功能。(中)19、觸發(fā)器和時(shí)序邏輯電路都具有功能,在某一時(shí)刻的輸出不僅取決于此時(shí)的,還與電路有關(guān)。答:記憶、輸入狀態(tài)、原來的狀態(tài)。10、“與非”門構(gòu)成的基本RS觸發(fā)器,輸入端是和,輸出端是和o答:RD、SD、Q、。Q11、“與非”門構(gòu)成的基本RS觸發(fā)器RD=1,SD=o時(shí),其輸出端狀態(tài)為o答:1。12、在時(shí)鐘脈沖的控制下,JK觸發(fā)器根據(jù)輸入信號(hào)J、K的不同情況,具有、和功能。答:置0、置1、保持、翻轉(zhuǎn)。1

3、3、在時(shí)鐘脈沖控制下,JK觸發(fā)器輸入端J=0、K=0時(shí),觸發(fā)器狀態(tài)為;J=1、K=0時(shí),觸發(fā)器狀態(tài)為;J=l、K=1時(shí),觸發(fā)器狀態(tài)隨CP脈沖的到來而o答:不變、1、翻轉(zhuǎn)。14、在CP脈沖到來后,D觸發(fā)器的狀態(tài)與其的狀態(tài)相同。答:輸入。15、在時(shí)鐘脈沖控制下T觸發(fā)器具有和功能。答:保持、翻轉(zhuǎn)。(中)27、T觸發(fā)器受T端輸入信號(hào)控制,T=時(shí),不計(jì)數(shù);T=時(shí)計(jì)數(shù),因此,它是一種可控制的計(jì)數(shù)器。答:0、1。16、寄存器是一種用來暫時(shí)存放的邏輯部件,具有,和、的功能。答:數(shù)據(jù)、接收數(shù)據(jù)、存放數(shù)據(jù)、輸出數(shù)據(jù)。17、寄存器中,一個(gè)觸發(fā)器可以存放位二進(jìn)制代碼,要存放n位二進(jìn)制代碼,就要有個(gè)觸發(fā)器。答:1、n。

4、18、按邏輯功能的不同,寄存器可分為和o答:數(shù)碼寄存器、移位寄存器。19、計(jì)數(shù)器可以用來輸入脈沖的個(gè)數(shù),還可以用來,或者進(jìn)行數(shù)字運(yùn)算等。答:統(tǒng)計(jì)、定時(shí)、分頻。20、計(jì)數(shù)器按計(jì)數(shù)的進(jìn)制不同,可分為,和計(jì)數(shù)器。答:二進(jìn)制、十進(jìn)制、N進(jìn)制。21、將模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào)的電路稱為轉(zhuǎn)換器,簡記為o答:模/數(shù)、ADC。22、將數(shù)字信號(hào)轉(zhuǎn)換成模擬信號(hào)的電路稱為轉(zhuǎn)換器,簡記為o答:數(shù)/模、DAC。23、模、數(shù)轉(zhuǎn)換器通常要經(jīng)過、和四個(gè)步驟來完成。答:采樣、保持、量化、編碼。二、判斷題:(每題1分)()1、邏輯電路中,一律用“1”表示高電平,用“0”表示低電平。()2、“與”門的邏輯功能是“有1出1,全0出0”

5、。()3、“異或”門的功能是“相同出0,不同出1”。()4、常用的門電路中,判斷兩個(gè)輸入信號(hào)是否相同的門電路是“與非”門。()5、由分立元件組成的三極管“非”門電路,實(shí)際上是一個(gè)三極管反相器。()6、用四位二進(jìn)制代碼表示1位十進(jìn)制數(shù)形成二進(jìn)制代碼稱為BCD碼。()7、邏輯代數(shù)又稱布爾代數(shù)。()8、邏輯變量只有0和1兩種數(shù)值,表示事物的兩種對(duì)立狀態(tài)。()9、邏輯函數(shù)常用的化簡方法有代數(shù)法和卡諾圖法。()10、任何一個(gè)邏輯函數(shù)的表達(dá)式一定是唯一的。答:1、X2、X3、,4、X5、,6、,7、,8、,9、,10、X;()11、任何一個(gè)邏輯表達(dá)式經(jīng)化簡后,其最簡式一定是唯一的。()12、我們常用的計(jì)算

6、機(jī)鍵盤是由譯碼器組成的。()13、優(yōu)先編碼器中,允許幾個(gè)信號(hào)同時(shí)加到輸入端,所以,編碼器能同時(shí)對(duì)幾個(gè)輸入信號(hào)進(jìn)行編碼。()14、常見的83線編碼器中有8個(gè)輸出端,3個(gè)輸入端。()15、輸出n位代碼的二進(jìn)制編碼器,最多可以有2n個(gè)輸入信號(hào)。()16、8421BCD碼是最常用的二一h進(jìn)制碼。()17、二一十進(jìn)制譯碼器的功能與二一十進(jìn)制編碼器的功能正好相反。()18、二一H進(jìn)制譯碼器對(duì)8421BCD碼以外的四位代碼拒絕翻譯。()19、電子手表常采用分段式數(shù)碼顯示器。答:11、X12、,3、X14、X15、,16、V17、,18、V19、V;()20、觸發(fā)器在某一時(shí)刻的輸出狀態(tài),不僅取決于當(dāng)時(shí)輸入信號(hào)

7、的狀態(tài),還與電路的原始狀態(tài)有關(guān)。21、()(中)()22、24、觸發(fā)器進(jìn)行復(fù)位后,其兩個(gè)輸出端均為觸發(fā)器與組合電路兩者都沒有記憶能力。)23、基本RS觸發(fā)器要受時(shí)鐘脈沖的控制d+1表示觸發(fā)器原來所處的狀態(tài),即現(xiàn)態(tài)。0.25、26、27、當(dāng)CP處于下降沿時(shí),觸發(fā)器的狀態(tài)一定發(fā)生翻轉(zhuǎn)。所謂單穩(wěn)態(tài)觸發(fā)器,只有一個(gè)穩(wěn)定狀態(tài),而不具有其他的狀態(tài)。JK觸發(fā)器能夠克服RS觸發(fā)器存在的缺點(diǎn)。答:()(中)()20、28、30、,21、,22、X23、X24、X25、X26、X27、31、32、33、)答:34、寄存器具有記憶功能,可用于暫存數(shù)據(jù)。)29、74LS194可執(zhí)行左移、右移、保持等幾種功能。在異步計(jì)

8、數(shù)器中,當(dāng)時(shí)鐘脈沖到達(dá)時(shí),各觸發(fā)器的翻轉(zhuǎn)是同時(shí)發(fā)生的。可逆計(jì)數(shù)器既能作加法計(jì)數(shù),又能作減法計(jì)數(shù)。計(jì)數(shù)器計(jì)數(shù)前不需要先清零。計(jì)數(shù)器只能用于計(jì)數(shù)的場合。74LS190只能進(jìn)行十進(jìn)制加法計(jì)數(shù)。28、,29、X30、X31、,32、X33、X34、X。三、選擇題:(每題2分)1、符合“或”邏輯關(guān)系的表達(dá)方式是(A.1+1=2B.1+1=10)。C.1+1=1D.1+1=02、“與非”門的邏輯功能是(A.全1出0,C.全1出1,3、能實(shí)現(xiàn)“有A.與門1,有0,有B.或門C,與非門D.或非門1的是()門電路。B.或C.非D.與非2的是()門電路。B.或C.非D.與非邏輯功能的是(0出0,全1出4、符合真值

9、表A.與1”)。ABP0001111010115、符合真值表A.與ABP1010010111106、將二進(jìn)制數(shù)轉(zhuǎn)換為十進(jìn)制數(shù),正確的是A.149)267D.1477、將十進(jìn)制數(shù)A.0101001199化為二進(jìn)制數(shù),正確的是01010101)。011000118、能使邏輯函數(shù)ABC為1的變量A、B、C的取值組合有(A.0001109、下列表達(dá)式中,表示不對(duì)的是D.A+A=0A. A-0=AB. A+0=A(中)10、A、B、C均為邏輯變量,A+BC等于A.AB+ACB.A+(BC)C.(A+B)+(A+C)答:1、C2、A3、A4、B5、D6、A7、C8、A9、A10、B(中)11、能使邏輯函數(shù)

10、YACABBC為0的變量A、B、C的數(shù)值組合有(D.111D.A2D.A2)。D.1)。D.1011012)位。D.6D.83線A.000B.100C.01012、邏輯函數(shù)式Y(jié)AA,簡化后的結(jié)果是()。A.2AB.AC.113、邏輯函數(shù)式A+A,簡化后的結(jié)果是()。A.2AB.AC.1(中)14、邏輯函數(shù)式Y(jié)EFEF的邏輯值為(A.EFB.EFC.0(中)15、用8421碼表示的十進(jìn)制數(shù)45,可以寫成(A.45B.101101BCDC.01000101BCD16、欲表示十進(jìn)制數(shù)的十個(gè)數(shù)碼,需要二進(jìn)制數(shù)碼的位數(shù)是(A.2B.4C,317、74LS138中規(guī)模集成電路也稱為()譯碼器。A.38線B

11、.410線C.二一h進(jìn)制18、以下表達(dá)正確的是()。A.組合邏輯電路和時(shí)序邏輯電路都具有記憶能力B.組合邏輯電路和時(shí)序邏輯電路都沒有記憶能力C.組合邏輯電路有記憶能力,而時(shí)序邏輯電路沒有記憶能力D.組合邏輯電路沒有記憶能力,而時(shí)序邏輯電路有記憶能力答:11、D12、B13、B14、D15、C16、B17、A18、D(中)19、基本RS觸發(fā)器中,輸入端RD和SD不能同時(shí)出現(xiàn)的狀態(tài)是()A.Rd=Sd=0B.Rd=0,SD=0C.Rd=Sd=1D.Rd=1,Sd=020、觸發(fā)器工作時(shí),時(shí)鐘脈沖作為(A.輸入信號(hào)B.清零信號(hào))C.抗干擾信號(hào)D.控制信號(hào)21、在觸發(fā)器電路中,利用Sd端、Rd端可以根據(jù)

12、需要預(yù)先將觸發(fā)器置()A.1B.0C.1或022、JK觸發(fā)器不具備()功能。D.模擬A.置0B.置1C.計(jì)數(shù)(中)23、JK觸發(fā)器的特征方程為()A.JQKQnnJQKQc.Qn1JQnKQnd.Qn1JQnKQ24、當(dāng)()時(shí),觸發(fā)器翻轉(zhuǎn),每來一個(gè)CP脈沖,觸發(fā)器的狀態(tài)都要改變一次。A.J=0、K=0B.J=0、K=1C.J=1、K=0D.J=1、K=125、()觸發(fā)器是JK觸發(fā)器在JWK條件下的特殊情況的電路。A.DB.TC.RS26、()觸發(fā)器是JK觸發(fā)器在J=K條件下的特殊情況的電路。A.DB.TC.RS27、T觸發(fā)器是一種可控制的()觸發(fā)器。A.計(jì)數(shù)B,不計(jì)數(shù)C.基本28、D觸發(fā)器在D

13、=1時(shí),輸入一個(gè)CP脈沖,其邏輯功能是()。A.置1B.清0C.保持D.翻轉(zhuǎn)答:19、B20、D21、C22、D23、A24、D25、B26、A27、A28、A29、()是一種用來暫時(shí)存放一位二進(jìn)制數(shù)碼的數(shù)字邏輯部件。A.編碼器B.譯碼器C.寄存器D.計(jì)數(shù)器30、移位寄存器除具有存放數(shù)碼的功能外,還具有()的功能。A.移位B.編碼C.譯碼D.計(jì)數(shù)31、與(AB)(AB)相等的邏輯函數(shù)式是()A.AB.BC.ABD.A+B32、雙向移位寄存器中的數(shù)碼可以()。A.左移B,右移C,左移或右移D.都不能33、與ABABAb相等的邏輯函數(shù)式是()A.AB.BC.ABD.A+B答:29、C30、A31、

14、B32、C33、D四、簡答題:(每題5分)1、什么是門電路?答:門電路就是像“門”一樣,按照一定條件“開”或“關(guān)”的電路,當(dāng)條件滿足時(shí),門電路的輸入信號(hào)就可以通過“門”而輸出,否則,信號(hào)就不能通過“門”。2、組合邏輯電路的特點(diǎn)是什么?答:在任一時(shí)刻電路的輸出狀態(tài)僅僅取決于該時(shí)刻電路的輸入狀態(tài),而與電路原來所處的狀態(tài)無關(guān)。3、時(shí)序邏輯電路的特點(diǎn)是什么?答:任一時(shí)刻電路的輸出狀態(tài)(新狀態(tài))不僅取決于該時(shí)刻的輸入狀態(tài),而且與前一時(shí)刻電路的狀態(tài)(原狀態(tài))有關(guān)。(中)4、觸發(fā)器必須具備哪些基本特點(diǎn)?答:(1)有兩個(gè)穩(wěn)定的工作狀態(tài),即“0”和“1”;(2)在適當(dāng)?shù)男盘?hào)作用下,兩種穩(wěn)定狀態(tài)可以相互轉(zhuǎn)換;(3

15、)輸入信號(hào)消失后,能將獲得的新狀態(tài)保持下來。(中)5、寫出JK觸發(fā)器邏輯表達(dá)式并作出它的邏輯功能表。?答:邏輯表達(dá)式表示為Qn1JQKQ邏輯功能表:?JK0001說明保持0復(fù)位(中)6、根輯圖。答:(中)7、根據(jù)邏出相應(yīng)的邏答:(中)8、寫出圖(中)式。9、10、器的輸入信輯函數(shù)Y(AB)(AC),畫圖。示電路的邏輯表達(dá)式。Y(AB)(BC)。出圖示電路的邏輯表達(dá)YABo非”門組成的基本RS觸發(fā)號(hào)波形如圖所示,試在波形ABBC,畫出相應(yīng)的邏下方畫出Q端和Q的信號(hào)波形。(設(shè)觸發(fā)器的初始狀態(tài)為“0”)答:根據(jù)(5分)YAB(10分)(中)3、將下列二進(jìn)制數(shù)轉(zhuǎn)化成十進(jìn)制數(shù):(每題5分)(1) 101

16、1(2) 100001(3) 101答:(1)11;(2)33;(3)5;(中)4、將下列十進(jìn)制數(shù)轉(zhuǎn)化成二進(jìn)制數(shù):(每題5分)(1) 9(2) 235(3) 5答:(1)1001;(2);(3)101;(中)5、將下列二進(jìn)制數(shù)轉(zhuǎn)化成十進(jìn)制數(shù):(每題5分)(1)101011101:(3)1000答:(1)10;(2)29;(3)8.(中)6、將下列十進(jìn)制數(shù)轉(zhuǎn)化成二進(jìn)制數(shù):(每題5分)(1) 5(2) 235(3) 64答:(1)101;(2);(3)1000000(難)7、將下列邏輯函數(shù)式化簡:(每題5分)(1) YBABCBC(2) YABAB(3) YA(AB)B(BC)B答:(1)B;(2)1;(3)B。(難)8、將下列邏輯函數(shù)式化簡:(每題5分)(1) YABABCBC

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

評(píng)論

0/150

提交評(píng)論