實(shí)驗(yàn)1 2選1多路選擇器的設(shè)計(jì)_第1頁(yè)
實(shí)驗(yàn)1 2選1多路選擇器的設(shè)計(jì)_第2頁(yè)
實(shí)驗(yàn)1 2選1多路選擇器的設(shè)計(jì)_第3頁(yè)
實(shí)驗(yàn)1 2選1多路選擇器的設(shè)計(jì)_第4頁(yè)
實(shí)驗(yàn)1 2選1多路選擇器的設(shè)計(jì)_第5頁(yè)
已閱讀5頁(yè),還剩8頁(yè)未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、 實(shí)驗(yàn)一實(shí)驗(yàn)一 簡(jiǎn)單組合電路的設(shè)計(jì)簡(jiǎn)單組合電路的設(shè)計(jì)按照按照QUARTUSII應(yīng)用向?qū)Ыo出的步驟,利用應(yīng)用向?qū)Ыo出的步驟,利用QUARTUS完成完成2選選1多路選擇器的文本編輯多路選擇器的文本編輯輸入輸入(mux21a.v)和仿真測(cè)試等步驟,給出仿真和仿真測(cè)試等步驟,給出仿真波形。最后在實(shí)驗(yàn)系統(tǒng)上進(jìn)行硬件測(cè)試,實(shí)際波形。最后在實(shí)驗(yàn)系統(tǒng)上進(jìn)行硬件測(cè)試,實(shí)際驗(yàn)證本項(xiàng)設(shè)計(jì)的功能。驗(yàn)證本項(xiàng)設(shè)計(jì)的功能。(1) 實(shí)驗(yàn)?zāi)康模簩?shí)驗(yàn)?zāi)康模菏煜な煜UARTUS的的Verilog HDL文本設(shè)計(jì)流文本設(shè)計(jì)流程全過程,學(xué)習(xí)簡(jiǎn)單組合電路的設(shè)計(jì)、多層程全過程,學(xué)習(xí)簡(jiǎn)單組合電路的設(shè)計(jì)、多層次電路設(shè)計(jì)、仿真和硬件測(cè)試。次電

2、路設(shè)計(jì)、仿真和硬件測(cè)試。(2) 實(shí)驗(yàn)內(nèi)容實(shí)驗(yàn)內(nèi)容1:ENTITY mux21a IS PORT( a, b : IN BIT ; s : IN BIT; y : OUT BIT ) ;END ENTITY mux21a ;ARCHITECTURE one OF mux21a IS BEGIN y a2,b=a3,s=s0,y=tmp); u2 : MUX21A PORT MAP(a=a1,b=tmp,s=s1,y=outy); END ARCHITECTURE BHV ;對(duì)上例分別進(jìn)行編譯、綜合、仿真。并對(duì)其仿真對(duì)上例分別進(jìn)行編譯、綜合、仿真。并對(duì)其仿真波形作出分析說明。波形作出分析說明。仿真

3、波形仿真波形 引腳鎖定以及硬件下載測(cè)試。若目標(biāo)器件引腳鎖定以及硬件下載測(cè)試。若目標(biāo)器件是是EPM7128SLC84-15,建議選實(shí)驗(yàn)電路模式,建議選實(shí)驗(yàn)電路模式5,用鍵,用鍵1(PIO0,引腳號(hào)為,引腳號(hào)為4)控制控制s0;用鍵;用鍵2(PIO1,引腳號(hào)為,引腳號(hào)為5)控制控制s1;a3、a2和和a1分別分別接接clock5(引腳號(hào)為引腳號(hào)為75)、clock0(引腳號(hào)為引腳號(hào)為2)和和clock2(引腳號(hào)為引腳號(hào)為70);輸出信號(hào);輸出信號(hào)outy仍接揚(yáng)聲仍接揚(yáng)聲器器spker(引腳號(hào)為引腳號(hào)為81)。通過短路帽選擇。通過短路帽選擇clock1接接256Hz信號(hào),信號(hào),clock5接接102

4、4Hz,clock2接接8Hz信號(hào)。最后進(jìn)行編譯、下載和硬件測(cè)試實(shí)驗(yàn)信號(hào)。最后進(jìn)行編譯、下載和硬件測(cè)試實(shí)驗(yàn)。(5) 實(shí)驗(yàn)內(nèi)容實(shí)驗(yàn)內(nèi)容3:(6) 實(shí)驗(yàn)報(bào)告:實(shí)驗(yàn)報(bào)告: 根據(jù)以上的實(shí)驗(yàn)內(nèi)容寫出實(shí)驗(yàn)報(bào)告,包括根據(jù)以上的實(shí)驗(yàn)內(nèi)容寫出實(shí)驗(yàn)報(bào)告,包括程序設(shè)計(jì)、軟件編譯、仿真分析、硬件測(cè)試和程序設(shè)計(jì)、軟件編譯、仿真分析、硬件測(cè)試和詳細(xì)實(shí)驗(yàn)過程;給出程序分析報(bào)告、仿真波形詳細(xì)實(shí)驗(yàn)過程;給出程序分析報(bào)告、仿真波形圖及其分析報(bào)告。圖及其分析報(bào)告。實(shí)驗(yàn)注意事項(xiàng):實(shí)驗(yàn)注意事項(xiàng):1、每次做實(shí)驗(yàn)前、每次做實(shí)驗(yàn)前先先簽到。簽到。 2、程序設(shè)計(jì)好,編譯仿真正確后,作好引、程序設(shè)計(jì)好,編譯仿真正確后,作好引腳鎖定并編譯。檢查正確后才打開實(shí)驗(yàn)箱的腳鎖定并編譯。檢查正確后才打開實(shí)驗(yàn)箱的電源。電源。 3、對(duì)邏輯芯片編程下載前,一定注意、對(duì)邏輯芯片編程下載前

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論