第2章 8086體系結(jié)構(gòu)-2_第1頁
第2章 8086體系結(jié)構(gòu)-2_第2頁
第2章 8086體系結(jié)構(gòu)-2_第3頁
第2章 8086體系結(jié)構(gòu)-2_第4頁
第2章 8086體系結(jié)構(gòu)-2_第5頁
已閱讀5頁,還剩46頁未讀 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡介

1、12345678CSDSSSESSPBPSIDIAHBHCHDHALBLCLDL累加器基址寄存器計(jì)數(shù)寄存器數(shù)據(jù)寄存器代碼段寄存器數(shù)據(jù)段寄存器堆棧段寄存器附加段寄存器堆棧指針寄存器基址指針寄存器源變址寄存器目的變址寄存器IPPSW指令指針寄存器標(biāo)志寄存器指令指針和標(biāo)志寄存器指令和變址寄存器段寄存器通用寄存器910AHBHCHDHALBLCLDL通用寄存器累加器基址寄存器計(jì)數(shù)寄存器數(shù)據(jù)寄存器PSW標(biāo)志寄存器11121314151617180段段1段段15段段1920212223或或代碼段代碼段數(shù)據(jù)段數(shù)據(jù)段堆棧段堆棧段242526272829303132333435368086系統(tǒng)與外部設(shè)備的輸入/

2、輸出是通過接口完成的。接口是一組電路,通過它CPU可以和外部設(shè)備進(jìn)行信息交互;CPU與外部設(shè)備的信息交換如同和內(nèi)存的不同單元進(jìn)行信息交換,是通過地址來進(jìn)行的;371)單獨(dú)編址 系統(tǒng)要為I/O芯片的每個端口分配一個地址,各個端口號不能重復(fù),是單獨(dú)編址的。2)尋址范圍 8086CPU設(shè)計(jì)了65535(64K)個8位的I/O端口,即尋址范圍是064K。兩個編號相鄰的8位端口可以組合成一個16位端口。 3)訪問指令 執(zhí)行IN, OUT指令,RD#信號或WR#信號與M/IO#信號同時(shí)為低電平。383940A19 A16AD15AD04142434445A19 A16AD15AD046 1、時(shí)序基本概念、時(shí)序基本概念 時(shí)鐘周期或狀態(tài)周期時(shí)鐘周期或狀態(tài)周期:8086CPU內(nèi)部的邏輯操作以及與外部存儲器和I/O交換數(shù)據(jù)進(jìn)行的總線操作全部由CPU的時(shí)鐘來定時(shí)的。CPU的基本定時(shí)單位稱為時(shí)鐘周期或者狀態(tài)周期。假設(shè)8086的主頻為10MHz,一個時(shí)鐘周期為100ns。 總線周期總線周期:CPU為了讀取指令或傳送數(shù)據(jù),需要通過總線接口部件BIU與存儲器或I/O接口進(jìn)行信息交互,執(zhí)行對總線的操作。進(jìn)行一次數(shù)據(jù)傳送的總線操作定義為一個總線周期。 指令周期指令周期:完成一條指令所需要的時(shí)間,是由一個或:完成一條指令所需要的時(shí)間,是由一個或多個總線周期組成。多個總線周

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論