數(shù)電03邏輯門電路課件_第1頁
數(shù)電03邏輯門電路課件_第2頁
數(shù)電03邏輯門電路課件_第3頁
數(shù)電03邏輯門電路課件_第4頁
數(shù)電03邏輯門電路課件_第5頁
已閱讀5頁,還剩47頁未讀, 繼續(xù)免費(fèi)閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)

文檔簡介

1、3.1 MOS邏輯門電路3.2 TTL邏輯門電路3.3 邏輯描述中的幾個問題3.4 邏輯門電路使用中的幾個實(shí)際問題3 邏輯門電路主要內(nèi)容:物抽奉箍賓嚇十卓雖開衡鵲閏譜毀棄漱皚傷丹廟擬紙賽灰影焉騷閣督恨筆數(shù)電03邏輯門電路數(shù)電03邏輯門電路13 邏輯門電路了解邏輯門電路的分類和特點(diǎn)掌握典型邏輯門的功能、外特性和實(shí)際使用中的一些問題*基本要求:治刺琵南指傍擔(dān)坦豈攢摔娃攢布榮卸擄江驅(qū)郝限復(fù)犧斗毯匙壘各甕鵬輾幽數(shù)電03邏輯門電路數(shù)電03邏輯門電路2* 1 、邏輯門:實(shí)現(xiàn)基本邏輯運(yùn)算和復(fù)合邏輯運(yùn)算的單元電路。門電路中以高/低電平表示邏輯狀態(tài)的1/0獲得高、低電平的基本原理: 開關(guān)元件S由半導(dǎo)體二極管、半

2、導(dǎo)體三極管、場效應(yīng)管構(gòu)成。3.1 MOS邏輯門電路3.1.1 概述襯農(nóng)革靖揉話洶瞞池勇境犯森閩替饅額掠浪瓣歧葷窖瞅段臟既賊泛婁臼鵬數(shù)電03邏輯門電路數(shù)電03邏輯門電路32、門電路的分類:*按邏輯功能分與門或門非門與非門或非門與或非門異或門同或門泵緯封諸絮湯喉剛遵制與抒舟天特熙雛衍仿莢聞瘦喚刑澡頗男婪苔拐莊檔數(shù)電03邏輯門電路數(shù)電03邏輯門電路4按輸出結(jié)構(gòu)分(1) 互補(bǔ)輸出/推拉式輸出 性能特點(diǎn):靜態(tài)特性好,工作速度較快,帶負(fù)載能力強(qiáng)。但不能線與! (2) OC輸出/OD輸出:集電極開路/漏極開路 (3) 三態(tài)輸出:輸出有三種狀態(tài):高電平、低電平、高阻態(tài)性能特點(diǎn):能線與!但工作速度、帶負(fù)載能力受

3、影響。性能特點(diǎn):能線與!且工作速度、帶負(fù)載能力不受影響。奠菇種聚僑尚耽擂蟹御逼控瀑窄磋瀑荷奈慘美巋烯音瘁勺午翰峰擂兔啥念數(shù)電03邏輯門電路數(shù)電03邏輯門電路5*按開關(guān)管的類型分二極管門電路三極管門電路TTL門電路MOS門電路PMOS門CMOS門邏輯門電路分立門電路集成門電路NMOS門TTL邏輯門:由若干半導(dǎo)體三極管和電阻組成 CMOS邏輯門:由若干場效應(yīng)管和電阻組成性能特點(diǎn):工作速度較快,但功耗較大。性能特點(diǎn):功耗和抗干擾能力強(qiáng),目前工作速度已經(jīng)可以與TTL比擬,在超大規(guī)模和可編程集成器件中有越來越廣泛的應(yīng)用。窯光鎳嗆駝譬燃踢酶撓辦建龜睬檄稅聾癸汕封姿頒瑟憚?wù)нz忘效癱落冶泌數(shù)電03邏輯門電路數(shù)

4、電03邏輯門電路6(2)CMOS集成電路:廣泛應(yīng)用于超大規(guī)模、甚大規(guī)模集成電路 4000系列74HC 74HCT74VHC 74VHCT速度慢與TTL不兼容抗干擾功耗低74LVC 74VAUC速度加快與TTL兼容負(fù)載能力強(qiáng)抗干擾功耗低速度兩倍于74HC與TTL兼容負(fù)載能力強(qiáng)抗干擾功耗低低(超低)電壓速度更加快與TTL兼容負(fù)載能力強(qiáng)抗干擾功耗低 74系列74LS系列74AS系列 74ALS系列(1)TTL 集成電路:廣泛應(yīng)用于中大規(guī)模集成電路金瓦傣朔評鞘拂菇賀葷糖吹晉議伙橡桅粳迄遺艷認(rèn)汛詠沈編窘網(wǎng)脫急兵皺數(shù)電03邏輯門電路數(shù)電03邏輯門電路73、門電路的符號&與門1非門或反相器&與非門1或非門=

5、1異或門=同或門*&CS三態(tài)與非門(TSL門)L1或門& (OC/OD門)集電極/漏極開路與非門&1與或非門皺排未稅勻送淄別嬰哇礫吹苯還篆紀(jì)懾帚熙叫甚凹丑翹掇便幸罰染剿丈惰數(shù)電03邏輯門電路數(shù)電03邏輯門電路83.1.2 MOS管的開關(guān)特性:MOS管工作在可變電阻區(qū),輸出低電平: MOS管截止, 輸出高電平當(dāng)I VT*酸酪贈塞匝河松篡蓉限這麗績茍礙紹商涅由儀庭脅幣謂短筑訖她合疙棠珠數(shù)電03邏輯門電路數(shù)電03邏輯門電路9MOS管相當(dāng)于一個由vGS控制的無觸點(diǎn)開關(guān)。MOS管工作在可變電阻區(qū),相當(dāng)于開關(guān)“閉合”,輸出為低電平。MOS管截止,相當(dāng)于開關(guān)“斷開”輸出為高電平。當(dāng)輸入為低電平時:當(dāng)輸入為高

6、電平時:MOS管的開關(guān)等效電路*半導(dǎo)體二極管、三極管也具有這種開關(guān)特性!億源氈捅湍賊曳譯鑒燦遁侈窩誓工堂償忌日魁天翰岔矗汕拈蝗鵲鷗燎拿蔗數(shù)電03邏輯門電路數(shù)電03邏輯門電路10VDDCDAB1/2VDD1/2VDDVDDOvOvIVGS(th)PVGS(th)P3.1.3 CMOS反相器和傳輸門CMOS反相器的電壓傳輸特性接近于理想的反相器:. 靜態(tài)電流0,功耗小;.推拉式輸出級:帶負(fù)載能力強(qiáng),轉(zhuǎn)換速度快。一、 CMOS反相器的電壓傳輸特性*收項隕惰農(nóng)衙覺軀壘霧砒策倆幽袋昧邑男凹闖規(guī)勾歉演釋榜拳墊鉚匡烹勺數(shù)電03邏輯門電路數(shù)電03邏輯門電路11二、CMOS傳輸門(TG)*C和C是互補(bǔ)控制端當(dāng)C

7、=1、C=0時, TG 導(dǎo)通, vO= vI當(dāng)C=0、C=1時, TG禁止, vO= 0相當(dāng)于受控模擬開關(guān)TGCvIvO1邏輯符號任碾咯齋耪齊恬膊垢蛙眾灣靈綁雍仕齒謙挺赫捧雞屏避泊腔病取完桔廠負(fù)數(shù)電03邏輯門電路數(shù)電03邏輯門電路123.1.4 CMOS與非門、或非門和異或門內(nèi)部結(jié)構(gòu)不要求,只要求掌握邏輯功能。3.1.5 CMOS漏極開路門電路和三態(tài)輸出門電路一、 COMS漏極開路門電路OD門1.邏輯符號*熒苔胡簾裝揣穢訂湍嗅誓咯弊鈞謄錳衰端升精穩(wěn)霍栽抬雀逾掛茄騰貶俏旅數(shù)電03邏輯門電路數(shù)電03邏輯門電路131) 實(shí)現(xiàn)“線與”邏輯2. OD門的典型應(yīng)用何謂“線與” ?靠線連接實(shí)現(xiàn)與邏輯的功能將

8、兩個門的輸出端并聯(lián)以實(shí)現(xiàn)與邏輯的功能,稱為線與。使用時輸出端要加上拉電阻!宿扛你伶般展承肺詠教完腐蘿亭粥幕主父短坯挾擻壤賴獵謝丁弱練蕭秩狹數(shù)電03邏輯門電路數(shù)電03邏輯門電路142)實(shí)現(xiàn)總線傳輸 當(dāng)B1、B2和B3當(dāng)中只有一個為1,就可以在同一條總線上分時傳送信號 、 和 3)實(shí)現(xiàn)邏輯電平的轉(zhuǎn)換4)驅(qū)動發(fā)光二極管 忿急基既穩(wěn)壽脆努稈惹曳代冀緒獸張玖?xí)x備韻古沛艦虛訴慫心滿穆隱雌酮數(shù)電03邏輯門電路數(shù)電03邏輯門電路15二、CMOS三態(tài)(TSL)門控制端或使能端當(dāng)EN端為有效電平時,輸出端L有三種狀態(tài):高電平、低電平、高阻態(tài)否則輸出為高阻態(tài)高電平使能*A=0, L=0A=1,L=1潞硅截雛全吠膛然

9、磨埂滋渠遺拎訣撅繕駭膝聯(lián)傾硯服弓拓貓舵待爍峪肚輕數(shù)電03邏輯門電路數(shù)電03邏輯門電路163.1.6 門電路的電氣特性和參數(shù)1. 輸入和輸出的高、低電平 vO vI 驅(qū)動門G1 負(fù)載門G2 1 1 輸出高電平的下限值 VOH(min)輸入低電平的上限值 VIL(max)輸入高電平的下限值 VIH(min)輸出低電平的上限值 VOL(max)輸出高電平+VDD VOH(min)VOL(max) 0 G1門vO范圍 vO 輸出低電平 輸入高電平VIH(min) VIL(max) +VDD 0 G2門vI范圍 輸入低電平 vI *歧水騙途汪豫雄凱癡等汐錳忌駿舍錦腆詐沛拖存脹庫椽當(dāng)澄嫌賬捍鞋外衰數(shù)電03

10、邏輯門電路數(shù)電03邏輯門電路172.噪聲容限:VIH(min)VOH(min)VIL(max)VOL(max)1輸出0輸出1輸入1輸出0輸入vo1vI211vO1vI2輸入高電平噪聲容限VNH= VOH(min) VIH(min)輸入低電平噪聲容限VNL= VIL(max) VOL(max)VNHVNL*在保證輸出電平不變的條件下,輸入電平允許波動的范圍。只要輸入電平在此范圍內(nèi)波動,輸出就不受影響。它表示門電路的抗干擾能力。驅(qū)動門G1負(fù)載門G2噪聲容限定義示意圖遺瘦攙暴察乓餡鐮豎落航撂蛋低仗秧啄曳料撥標(biāo)進(jìn)良華炭蟬涕菊殖閩駝蒂數(shù)電03邏輯門電路數(shù)電03邏輯門電路18類型參數(shù)74HCVDD=5V7

11、4HCTVDD=5V74LVCVDD=3.3V74AUCVDD=1.8VtPLH或tPHL(ns)782.10.93.傳輸延遲時間傳輸延遲時間是表征門電路開關(guān)速度的參數(shù),它說明門電路在輸入脈沖波形的作用下,其輸出波形相對于輸入波形延遲了多長時間。門電路的傳輸延遲時間 tPHL 輸出 50% 90% 50% 10% tPLH tf tr 輸入 50% 50% 10% 90% *濘進(jìn)私攘休滬丁馳技運(yùn)球幢障鋅攢紊摻彰匠李歧虱貴緩黨興畏鑼穎撞沒斂數(shù)電03邏輯門電路數(shù)電03邏輯門電路194. 功耗靜態(tài)功耗:指的是當(dāng)電路的輸出沒有狀態(tài)轉(zhuǎn)換時的功耗,即門電路空載時電源總電流ID與電源電壓VDD的乘積。扇入數(shù)

12、:取決于邏輯門的輸入端的個數(shù)。6. 扇入與扇出數(shù)動態(tài)功耗:指的是電路在輸出狀態(tài)轉(zhuǎn)換時的功耗。5.開門電平VON:使與非門開通的輸入高電平的最小值。 關(guān)門電平Voff:使與非門關(guān)閉的輸入低電平的最大值。*例如:一個2輸入端的與門,其扇入數(shù)為2。輸入端沒有加脈沖信號輸入端加脈沖信號域盎蹭韓要繹庚乍岡楓芯薯欄帽傅郊紀(jì)好隱非這凄聚脈滾佐充局覆翌供愚數(shù)電03邏輯門電路數(shù)電03邏輯門電路20扇出數(shù):是指其在正常工作情況下,所能帶同類門電路的最大數(shù)目。 (a)拉電流工作(輸出高電平)情況:當(dāng)負(fù)載門的個數(shù)增加時,總的拉電流將增加,會引起輸出高電壓的降低。但不得低于輸出高電平的下限值,這就限制了負(fù)載門的個數(shù)。

13、高電平扇出數(shù):IOH :驅(qū)動門的輸出端為高電平電流IIH :負(fù)載門的輸入電流*巫膩橢反娟犀威碼現(xiàn)戰(zhàn)蠱綱脆奪的鳳緒躁存哆涕薔輾訓(xùn)挺邊敦爛況圈佬昌數(shù)電03邏輯門電路數(shù)電03邏輯門電路21(b)灌電流工作(輸出低電平)情況:當(dāng)負(fù)載門的個數(shù)增加時,總的灌電流IOL將增加,同時也將引起輸出低電壓VOL的升高。保證輸出為低電平,并且不超過輸出低電平的上限值。IOL :驅(qū)動門的輸出端為低電平電流IIL :負(fù)載門輸入端電流*一般情況下取兩者中的較小者!鰓柬赤摔闌翹恤鼠樣吱窖舜撓看但旱騰廳寓鄲傀候苞葡瑰柑毗掃猾莢煌約數(shù)電03邏輯門電路數(shù)電03邏輯門電路22*3.2 TTL門電路一、TTL與非門的靜態(tài)電壓傳輸特性

14、AB段:輸出高電平(邏輯1) 與非門關(guān)閉DE段:輸出低電平(邏輯0) 與非門開通CD段:高低電平過渡理想的靜態(tài)電壓傳輸特性用折線近似!BC段:亦可視為輸出高電平vovIABCDE3.6V2.48V0.2V0.4V1.4V門檻電壓或閾值電平Vth溫鴉翟乃拳梁嬸序?qū)ж懱m述己居緞?wù)按霸\餌安長隴揀巾粒象螞禾索竹伏吉數(shù)電03邏輯門電路數(shù)電03邏輯門電路23(1)輸入級采用多發(fā)射極三極管,輸出級采用推拉式結(jié)構(gòu),有利于提高開關(guān)速度和帶負(fù)載能力;但功耗較大。(2)普通的TTL門不能“線與”。*二、特點(diǎn):3.2 TTL門電路如何能實(shí)現(xiàn)線與?可采用集電極開路與非門或三態(tài)門陵曼酥首仍遙蜒喻廟搶母揚(yáng)智揩撩獵晤宵挪女刃

15、竹媳撤芹垃燒也舟盎吩蹈數(shù)電03邏輯門電路數(shù)電03邏輯門電路24使用時輸出端要加上拉電阻!TSL門片選端或使能端當(dāng)CS端為有效電平時,&CSLAB輸出端L有三種狀態(tài):高電平、低電平、高阻態(tài)L=AB否則為高阻態(tài)CS端有效電平可為高電平,也可為低電平。高電平使能L=CSAB&Ru+VCC(OC門)三、集電極開路與非門(OC門)四、三態(tài)與非門(TSL門)*淳骸枉考菏撻稽標(biāo)籍彭志擁仲鎊飯枝句屯淵倪公掖佯渣嵌芝翱豁坤碑鈾礎(chǔ)數(shù)電03邏輯門電路數(shù)電03邏輯門電路25三態(tài)與非門(TSL門)片選端或使能端低電平使能&CSLABCS A B L00 0 10 1 11 0 11 1 01 高阻低電平使能CS A B

16、 L10 0 10 1 11 0 11 1 00 高阻高電平使能*眠收怪曳沈起騾楷衰靳禍保流摻甭塢嘴貪防汀句蠟嗡句樹琉幢套邵道獰坊數(shù)電03邏輯門電路數(shù)電03邏輯門電路26三態(tài)門(TSL門)的應(yīng)用: 多個部件以TSL門作為輸出,并以線與的方式連接,構(gòu)成總線形式的電路。方法:分時控制各個門的CS端,使相應(yīng)的TSL門的CS =1,其它TSL門的CS =0。要求:同一時刻,只允許一個部件的數(shù)據(jù)進(jìn)入總線,其它應(yīng)與總線斷路。&ABCS&ABCS&ABCS總線&ABCSTSL門既可線與,又保持了TTL與非門的推拉式輸出級帶負(fù)載能力和工作速度均性能優(yōu)越,應(yīng)用廣泛。*1、多路數(shù)據(jù)傳輸酬奄狀章祭譜聶積屏弓曾暑淡耪

17、概那努顫晴褪專年拳茬警席挺景矗嗎嗣而數(shù)電03邏輯門電路數(shù)電03邏輯門電路27E=0,門1導(dǎo)通,門2禁止,數(shù)據(jù)從ABE=1,門2導(dǎo)通,門1禁止,數(shù)據(jù)從BA2、數(shù)據(jù)的雙向傳輸:*兩個三態(tài)門組成的電路,門1為低電平使能門2為高電平使能101TTL電路除非門外,還有與非門、或非門、與或非門、同或門、異或門等,分析方法類同。G1G2撞熊膩巨忙航關(guān)熏沛猶膳繕舉恒遞邁鍵父措賞瘟謊斬遼啪迷猩刨頗乎邏釀數(shù)電03邏輯門電路數(shù)電03邏輯門電路283.3邏輯描述中的幾個問題正邏輯:定義高電平為邏輯“1”,低電平為邏輯“0”。負(fù)邏輯:定義低電平為邏輯“1”,高電平為邏輯“0”。1、正、負(fù)邏輯的規(guī)定:*尋迸呀快入殿吏浮碴

18、甫攘釋昔抑貨哇肇質(zhì)赤豫吸迄栽蔚刑硝丟紀(jì)鬧滲另你數(shù)電03邏輯門電路數(shù)電03邏輯門電路29ABF1 11ABF1 00 10 00000ABF0 10 01 01 1111VL VLVLVLVHVLVL VHVH VLVH VH電平表示正邏輯負(fù)邏輯正邏輯與負(fù)邏輯的關(guān)系:(與門)(或門)F=ABF=A+B高電平VH用邏輯1表示,低電平VL用邏輯0表示高電平VH用邏輯0表示,低電平VL用邏輯1表示同一個邏輯門電路,在不同的邏輯體制下具有不同的功能!*紐搜鹼螢壯尤頰幣哉匆儒渾諷雁肘敝幾啦蝸關(guān)預(yù)呸穗渾笆蔫吮異熙枷裝禱數(shù)電03邏輯門電路數(shù)電03邏輯門電路30數(shù)字系統(tǒng)設(shè)計中,一般采用一種邏輯體制,本書采用的是

19、正邏輯體制。 2、正負(fù)邏輯的等效變換正與門負(fù)或門正或門負(fù)與門正與非門負(fù)或非門正或非門負(fù)與非門*肪腸叼吻加戎杠辭膜搜泛贏摳莉剁擎癰履朔拾詩憐平犬霄柞泌傣龍擻劉怪?jǐn)?shù)電03邏輯門電路數(shù)電03邏輯門電路313、 基本邏輯門電路的等效符號與非門及其等效符號或非門及其等效符號*闖迅趴除朔孜枕蛋添沉促詩霹呈啟拼頭膚笨診匹爸裴稠繁同筋尚佩特館理數(shù)電03邏輯門電路數(shù)電03邏輯門電路32*書吳煞雌雍惜簽豈液耗鄧遇柔揪攘趨瘸躁耘幅怖功敝允惡忘郡實(shí)玉躇嶼弦數(shù)電03邏輯門電路數(shù)電03邏輯門電路334、邏輯門等效符號的應(yīng)用利用邏輯門等效符號,可實(shí)現(xiàn)對邏輯電路進(jìn)行變換,以簡化電路,能減少實(shí)現(xiàn)電路的門的種類。*蓑僚逢仗晨巾疙

20、櫻析佃融拋賠應(yīng)環(huán)哺其堪匆耗怨應(yīng)甜哀爪餌盛淵津鹽郁娥數(shù)電03邏輯門電路數(shù)電03邏輯門電路343.4 邏輯門電路使用中的幾個實(shí)際問題一、各種門電路之間的接口技術(shù) 無論何種門電路互連,驅(qū)動門必須為負(fù)載門提供合乎標(biāo)準(zhǔn)的高、低電平和足夠的驅(qū)動電流。即,必須同時滿足下列條件:驅(qū)動門(前級) 負(fù)載門(后級)VOH (min) VIH (min) VOL(max) VIL(max)IOL(max) IIL(total) 灌電流IOH(max) IIH(total) 拉電流電壓接口電流接口 在數(shù)字系統(tǒng)中,有時為了工作速度或功耗的要求,而采用多種邏輯器件混合使用,常見的是TTL與CMOS器件混合使用。*1. 接口

21、原則:幣宇臻耘野卉箱拼遞晤答嘛和昭餅鰓嗎耘束護(hù)排炳朽歲吧響冊淺播鋪啞襟數(shù)電03邏輯門電路數(shù)電03邏輯門電路35vOvI驅(qū)動門 負(fù)載門1 1 VOH(min)vO VOL(max) vI VIH(min)VIL(max) 負(fù)載器件所要求的輸入電壓VOH(min) VIH(min)VOL(max) VIL(max)接口電壓示意圖*酣何齡苑疏衙掏裔隧撤波怯薪壓碎茫長憲茄曬而剪對抉莊楔續(xù)銑娩誰虞啟數(shù)電03邏輯門電路數(shù)電03邏輯門電路36灌電流IILIOLIIL拉電流IIHIOHIIH101111n個011101n個對負(fù)載器件提供足夠大的拉電流和灌電流IOL(max) IIL(total)接口電流示意圖

22、* IOH(max) IIH(total)活橫朔嘲諷抄吳竟拯閡制赴賀刁研啃可嚷穢惰曹軋艷嶺救孵浚澤泉蓮車潔數(shù)電03邏輯門電路數(shù)電03邏輯門電路372. CMOS門驅(qū)動TTL門電流不匹配:IOL(CMOS) IIL(TTL)同一封裝內(nèi)的驅(qū)動門并聯(lián)使用,以擴(kuò)大帶負(fù)載能力。可以使用CMOS驅(qū)動器,例如漏極開路的CC40107等。*飯低整吮葷棠雄峭趙抄苔司油蹈隘藹湍靴蓑椅稼卿丑掃轎攢穎慨騎翹興冬數(shù)電03邏輯門電路數(shù)電03邏輯門電路38外加分立元件的電流放大電路。*唾墑握夕速蝎曼涪學(xué)匝鼓鋼走埋磺黍撂淄勾奸舔占競速日社泡用卡簍櫥魏數(shù)電03邏輯門電路數(shù)電03邏輯門電路39例3.4.1 用一個74HC00與非

23、門電路驅(qū)動一個74系列TTL反相器和六個74LS系列邏輯門電路。試驗(yàn)算此時的CMOS門電路是否過載?VOH(min)=3.84V, VOL(max) =0.33VIOH(max)=-4mAIOL(max)=4mA 74HC00:IIH(max)=0.04mAIIL(max)=1.6mA74系列:VIH(min)=2V, VIL(max) =0.8V&111CMOS門74系列74LS系列74LS系列IIL(max)=0.4mA,IIH(max)=0.02mA,VOH(min) VIH(min)VOL(max) VIL(max)*爭漱奏憲萎忻柳蜂膀瑰削誡期瘡味歲脆舊柔弱稀啄巖賬渝泊剩芒潤聊擒釉數(shù)電

24、03邏輯門電路數(shù)電03邏輯門電路40總的輸入電流IIL(total)=1.6mA+60.4mA=4mA灌電流情況 拉電流情況 74HC00: IOH(max)=4mA74系列反相器: IIH(max)=0.04mA74LS門: IIH(max)=0.02mA總的輸入電流IIH(total)=0.04mA+60.02mA=0.16mA 74HC00: IOL(max)=4mA74系列反相器: IIL(max)=1.6mA74LS門: IIL(max)=0.4mA驅(qū)動電路能為負(fù)載電路提供足夠的驅(qū)動電流&111CMOS門 74系列74LS系列*=IOL(max)IOH(max)隴鴻情蠢毫珠爭芝蔬海段

25、揣獨(dú)彥旱集瞪偵翰熒蠕湛沖尺耘跳抉奎圓歉張償數(shù)電03邏輯門電路數(shù)電03邏輯門電路413. TTL門驅(qū)動CMOS門TTL的輸出高電平和CMOS的輸入高電平不匹配:VOH VCC時可以使用OC門加上拉電阻的方法實(shí)現(xiàn)。還可以使用專門的接口電路CMOS電平移動器如CC40109TTL7474LS:VOH(min)=2.4/2.7V,故可以直接驅(qū)動74HCT系列CMOS門電路。*74HCT系列CMOS邏輯門電路VIH=2V,可以直接驅(qū)動.漠溯燦腸糞藤秸廄兼魄狄菇羅勃別柱熙押剁畔于玫癌餾被蝎救傀幽鍍謬傲數(shù)電03邏輯門電路數(shù)電03邏輯門電路434.門電路帶負(fù)載時的接口問題 門電路不僅要帶同類負(fù)載,有時還要驅(qū)動

26、指示燈、發(fā)光二極管、LED數(shù)碼管或其它顯示器件。此時,不僅需要合適的電平配合,還要有一定的驅(qū)動電流(功率)。因此,有的可直接驅(qū)動,有的需外加驅(qū)動電路。膘上莊舷席朗抨茲拱序拿蝦顫瑩擒兜甚緩池淑鵲蕩柳廉翻瓣譴培澳立匯影數(shù)電03邏輯門電路數(shù)電03邏輯門電路44限流電阻RLED正向壓降LED的電流*拉電流驅(qū)動反相器驅(qū)動一發(fā)光二極管LED 門電路的輸入為低電平: 門電路的輸入為高電平: 限流電阻RLED正向壓降LED的電流灌電流驅(qū)動剃咽酮拐輔龐?;呢暡璋T評娘娟黔棒黔畝過而備約玉燭疇都愿揀稈蒸退專數(shù)電03邏輯門電路數(shù)電03邏輯門電路45解:LED正常發(fā)光需要幾mA的電流,并且導(dǎo)通時的壓降VF為1.6V。根

27、據(jù)附錄A查得,當(dāng)VCC=5V時,VOL(max)=0.1V,IOL(max)=4mA,因此ID取值不能超過4mA。限流電阻的最小值為例3.4.2 試用74HC04六個CMOS反相器中的一個作為接口電路,使門電路的輸入為高電平時,LED導(dǎo)通發(fā)光。*雷衛(wèi)場墜行呂玫假盜娜嘉綽逆桶攻署級乒元塘瘤丑曝顆項宙迢均縷蚜喉遍數(shù)電03邏輯門電路數(shù)電03邏輯門電路46TTL反相器或與非門輸入端負(fù)載特性三、多余輸入端的處理原則:不影響電路的邏輯功能,工作穩(wěn)定可靠(抗干擾)輸入端懸空相當(dāng)于輸入端接高電平。關(guān)門電阻Roff=0.85K開門電阻Ron=2.5K 與非門輸出高電平稱為與非門關(guān)閉; 與非門輸出低電平稱為與非門開通。*嘎剝而冪謙羨隕垣槽頭虛孺災(zāi)疆柞蓮概劈末潭墜巢燃驟玖板私菜禿匙橇紹數(shù)電03邏輯門電路數(shù)電03邏輯門電路47 CMOS門是由場效應(yīng)管構(gòu)成的,輸入

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論