實(shí)驗(yàn)報(bào)告一多路選擇器_第1頁(yè)
實(shí)驗(yàn)報(bào)告一多路選擇器_第2頁(yè)
實(shí)驗(yàn)報(bào)告一多路選擇器_第3頁(yè)
全文預(yù)覽已結(jié)束

下載本文檔

版權(quán)說(shuō)明:本文檔由用戶(hù)提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)

文檔簡(jiǎn)介

1、.1計(jì)算機(jī)組成原理實(shí)驗(yàn)報(bào)告實(shí)驗(yàn)一 多路選擇器的設(shè)計(jì)與實(shí)現(xiàn)專(zhuān) 業(yè):計(jì)算機(jī)科學(xué)與技術(shù)師姓 名:* 學(xué) 號(hào):指導(dǎo)教師:完成日期: 實(shí)驗(yàn)?zāi)康?、回憶多路選擇器的原理 2、熟悉Logisim軟件的使用方法3、熟悉ISE軟件的開(kāi)發(fā)過(guò)程 4、鍛煉使用VHDL語(yǔ)言面熟硬件的能力 5、熟悉Digilent Ne*y3 FPGA開(kāi)發(fā)板 實(shí)驗(yàn)容用兩種方法實(shí)現(xiàn)一個(gè)兩位數(shù)據(jù)的2選1多路選擇器用Logisim軟件設(shè)計(jì)2選1多路選擇器并進(jìn)展仿真使用VHDL語(yǔ)言設(shè)計(jì)2選1多路選擇器,并在ISE環(huán)境 下進(jìn)展綜合、仿真、調(diào)試,并下載到Digilent Ne*y3 FPGA開(kāi)發(fā)板進(jìn)展驗(yàn)證實(shí)驗(yàn)過(guò)程第一局部:用Logisim實(shí)現(xiàn)2選1

2、多路選擇器Step 1:創(chuàng)立工程 2選1多路選擇器的邏輯表達(dá)式:Z=A* S+ B*S,由此可知一個(gè)2選1多路選擇器需要用到與、或、非三種邏輯門(mén)電路 Step 2:添加元件 添加U1、U2、U3、U4四個(gè)與門(mén)電路,U5一個(gè)非門(mén)電路,U6、U7兩個(gè)或門(mén)電路 添加A0、A1、B0、B1、S五個(gè)輸入端口,Z0、 Z1兩個(gè)輸出端口 完成后如以下圖所示: Step3:連線完成后如以下圖所示: Step 4:仿真 Step 5:編輯電路外觀 Step 6: 電路應(yīng)用實(shí)驗(yàn)結(jié)果第一局部:用Logisim實(shí)現(xiàn)2選1多路選擇器實(shí)驗(yàn)結(jié)果1、表格:序號(hào)輸入輸出A1A0B1B0SZ1Z0預(yù)期)Z1Z0(實(shí)際)100011010120010110103001110011401000010151000010106110001111 2、截圖實(shí)驗(yàn)心得通過(guò)實(shí)驗(yàn)我

溫馨提示

  • 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶(hù)所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 人人文庫(kù)網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶(hù)上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶(hù)上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
  • 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶(hù)因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。

最新文檔

評(píng)論

0/150

提交評(píng)論