版權說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權,請進行舉報或認領
文檔簡介
1、-. z數(shù)字電子技術典型題選一、填空題根底型1在數(shù)字電路中,邏輯變量的值只有2個。2在邏輯函數(shù)的化簡中,合并最小項的個數(shù)必須是2n個。3化簡邏輯函數(shù)的方法,常用的有公式和卡諾圖。4邏輯函數(shù)A、B的同或表達式為AB= /A/B+AB。 T觸發(fā)器的特性方程Qn+1= T/Qn+/TQn。5.函數(shù),反函數(shù)= A+/B*/A+C,對偶式Y(jié) = /A+B*/A+/C 。64線10線譯碼器又叫做2-10進制譯碼器,它有4個輸入端和個輸出端, 6個不用的狀態(tài)。7組合邏輯電路的輸出僅取決于該電路當前的輸入信號,與電路原來的狀態(tài)有關。8TTL三態(tài)門的輸出有三種狀態(tài):高電平、低電平和高阻態(tài)狀態(tài)。9組成計數(shù)器的各個
2、觸發(fā)器的狀態(tài),能在時鐘信號到達時同時翻轉(zhuǎn),它屬于同步計數(shù)器。10四位雙向移位存放器74LS194A的功能表如表所示。由功能表可知,要實現(xiàn)保持功能,應使,當 RD=1;S1=1,S0=0時 ,電路實現(xiàn)功能。74LS194A的功能表如下:S1 S0工作狀態(tài)01111 0 0 0 1 1 0 1 1置零保持右移左移并行輸入11假設要構成七進制計數(shù)器,最少用個觸發(fā)器,它有個無效狀態(tài)。12根據(jù)觸發(fā)器構造的不同,邊沿型觸發(fā)器狀態(tài)的變化發(fā)生在CP 邊沿時,其它時刻觸發(fā)器保持原態(tài)不變。13用中規(guī)模集成計數(shù)器構成任意進制計數(shù)器的方法通常有三種,它們是級連法,和。14由555定時器構成的單穩(wěn)態(tài)觸發(fā)器,假設電阻R=
3、500K,電容C=10F,則該單穩(wěn)態(tài)觸發(fā)器的脈沖寬度tw。15在555定時器組成的施密特觸發(fā)器、單穩(wěn)態(tài)觸發(fā)器和多諧振蕩器三種電路中,電路能自動產(chǎn)生脈沖信號,其脈沖周期T。16. 用555定時器組成的三種應用電路如下圖,其中圖a、b、c分別對應的電路名稱是a ,b ,c 17. A/D轉(zhuǎn)換器的轉(zhuǎn)換過程包括,四個步驟。一、填空題綜合提高型1施密特觸發(fā)器有2個穩(wěn)定狀態(tài).,單穩(wěn)態(tài)觸發(fā)器有1個穩(wěn)定狀態(tài).,多諧振蕩器有0個穩(wěn)定狀態(tài)。2欲對160個符號進展二進制編碼,至少需要位二進制數(shù);16路數(shù)據(jù)分配器,其地址輸入端有個;2n選1的MU*,其地址端有_個,其數(shù)據(jù)輸入端有_個3欲構成可將1kHZ的脈沖轉(zhuǎn)化為5
4、0HZ的脈沖的分頻器,該電路至少需要用5個觸發(fā)器;該電路共有20個有效狀態(tài)。*計數(shù)器的狀態(tài)轉(zhuǎn)換圖如下圖,該計數(shù)器為進制法計數(shù),它有個有效狀態(tài),該電路 有或無自啟動能力?4隨機存儲器RAM的電路構造主要由、和三局部組成。為構成40968的RAM,需要片10244的RAM芯片,并需要用位地址碼以完成尋址操作。5. 8位移位存放器,串行輸入時經(jīng)個CP脈沖后,將得到8位數(shù)據(jù)的并行輸出;欲將其串行輸出,需經(jīng)個CP脈沖后,數(shù)碼才能全部輸出。6分別寫出圖1a、b、c、d所示電路中的輸出函數(shù)表達式:Y1= Y2= /(AB) ;Y3= /(AB) ; Y4= /(AB)*/(BC) ; 7如下圖電路的邏輯表達
5、式, F=1時的全部輸入變量取值組合有 12 個8如圖2所示的組合邏輯電路中的74138為3線-8線譯碼器,寫出圖2所示電路中各輸出函數(shù)的最簡與或表達式:F1= Y0+Y1+Y2= F2= Y4+Y7= 9.圖3是*ROM存儲陣列的點陣圖,A3、A2、A1、A0為地址線,D3、D2、D1、D0為數(shù)據(jù)線。試分別寫出D3、D2、D1關于A3、A2、A1、A0的邏輯表達式。圖中的點表示在行線和列線穿插處連接了存儲元件。圖310. 由四位并行進位加法器74LS283如下圖,當A=0時,*3*2*1*0=0111,Y3Y2Y1Y0=0100,Z3Z2Z1Z0=_,W=_。電路功能為有符號數(shù)求和運算加減運
6、算:;A0時: Z*Y1011; WCo0;二、選擇題:請將正確答案的序號填在橫線上。1以下一組數(shù)中,是等值的。A716 101001102 16610 A和 B. 和 C. 和2.在邏輯函數(shù)中的卡諾圖化簡中,假設被合并的最小項數(shù)越多畫的圈越大,則說明化簡后。 A乘積項個數(shù)越少 B. 實現(xiàn)該功能的門電路少 C該乘積項含因子少3指出以下各式中哪個是四變量、的最小項 A、;B、;C、;D、 4的最小項之和的形式是。 A. B. C. 5. 在以下各種電路中,屬于組合電路的有。 A編碼器 B. 觸發(fā)器 C. 存放器674LS138是3線-8線譯碼器,譯碼輸出為低電平有效,假設輸入A2A1A0=100
7、時,輸出=。.00010000, B. 11101111 C. 11110111 78線3線優(yōu)先編碼器74LS148的優(yōu)先權順序是I7,I6,I1,I0 ,輸出 Y2 Y1 Y0 ,輸入低電平有效,輸出為三位二進制反碼輸出。當 I7I6,I1I0 為11100111時,輸出 Y2 Y1 Y0為。 A011 B.100 C. 110 8在以下各種電路中,屬于時序電路的有。 A反相器 B. 編碼器 C. 存放器 D.數(shù)據(jù)選擇器9RS觸發(fā)器當R=S=0時,Qn+1=。 A0 B.1 C.Qn D. Q 10施密特觸發(fā)器常用于對脈沖波形的。A延時和定時 B. 計數(shù)與存放C整形與變換11. CPLD是基
8、于,F(xiàn)GPA是基于A 乘積項,查找表 B查找表,乘積項C乘積項,乘積項D查找表,查找表12.以下單元電路中,具有記憶功能的單元電路是A、加法器; B、觸發(fā)器;C、TTL門電路; D、譯碼器;13.對于CMOS與門集成電路,多余的輸入端應該A 接高電平 B接低電平C 懸空 D 接時鐘信號如果TTL電路的輸入端開路,相當于接入A 邏輯1 B邏輯0C 無法預測 D 有可能是邏輯1,也有可能是邏輯0。14.摩根定律反演律的正確表達式是: A、 B、C、 D、15.JK觸發(fā)器實現(xiàn)T觸發(fā)器的功能時,J,K應該怎樣連接AJ=K=T BJ=K=D.CJ=0,K=1DJ=D,K=16.同步時序電路和異步時序電路
9、比擬,其差異在于后者。A.沒有觸發(fā)器 B.沒有統(tǒng)一的時鐘脈沖控制C.沒有穩(wěn)定狀態(tài) D.輸出只與部狀態(tài)有關17. 要使JK觸發(fā)器的輸出Q從1變成0,它的輸入信號JK應為 。A. 00 B.01 C. 10 D. 無法確定18對于T觸發(fā)器,假設原態(tài)Qn=1,欲使新態(tài)Qn+1=1,應使輸入T=。A.0 B.1 C.Q D.19.以下觸發(fā)器中,沒有約束條件的是。A.根本RS觸發(fā)器 B.主從RS觸發(fā)器 C.同步RS觸發(fā)器 D.邊沿D觸發(fā)器20. 邏輯函數(shù)的表示方法中具有唯一性的是。A .真值表 B.表達式 C.邏輯圖 D.卡諾圖21.83線優(yōu)先編碼器74LS148中,8條輸入線同時有效時,優(yōu)先級最高為I
10、7線,則輸出是 A. 000 B.010 C. 101 D. 11122. 七段顯示譯碼器是指 的電路。A. 將二進制代碼轉(zhuǎn)換成09個數(shù)字 B. 將BCD碼轉(zhuǎn)換成七段顯示字形信號C. 將09個數(shù)轉(zhuǎn)換成BCD碼 D. 將七段顯示字形信號轉(zhuǎn)換成BCD碼23. 邏輯數(shù)F=A+A+B,當變量的取值為 時,將出現(xiàn)冒險現(xiàn)象。A. B=C=1 B. B=C=0 C. A=1,C=0 D. A=0,B=024.用n個觸發(fā)器構成計數(shù)器,可得到最大計數(shù)模值是 A.n B. 2n-1 C . 2n D. 2n-1三、邏輯函數(shù)化簡與變換:1. 試求邏輯函數(shù)F的反函數(shù)的最簡與或式,并用與或非門實現(xiàn)電路解: 2證明以下各
11、邏輯函數(shù)式:左式= = = =右式 原式成立3. 將以下邏輯函數(shù)化簡成最簡與或及與非-與非表達式答案略四組合邏輯電路的分析與設計1、4選1數(shù)據(jù)選擇器74LS153的功能表達式為:試寫出以下圖電路輸出z的邏輯函數(shù)式。/A/B+/AC+A/C 2、設計一位8421BCD碼的判奇電路,當輸入碼中,1的個數(shù)為奇數(shù)時,輸出為1,否則為0。1畫出卡諾圖,并寫出最簡與或表達式;2用一片8選1數(shù)據(jù)選擇器74LS151功能符號見圖加假設干門電路實現(xiàn),畫出電路圖。解:1卡諾圖:最簡與或式:;2電路圖:3、*組合邏輯電路的芯片引腳圖如題圖所示。1分析題圖所示電路,寫出輸出函數(shù)F1、F2的邏輯表達式,并說明該電路功能
12、。2假定用四路數(shù)據(jù)選擇器實現(xiàn)題圖所示電路的邏輯功能,請確定以下圖所示邏輯電路中各數(shù)據(jù)輸入端的值,畫出完善的邏輯電路圖。解:1寫出電路輸出函數(shù)F1、F2的邏輯表達式,并說明該電路功能。該電路實現(xiàn)全減器的功能功能。2假定用四路數(shù)據(jù)選擇器實現(xiàn)該電路的邏輯功能,請確定給定邏輯電路中各數(shù)據(jù)輸入端的值,完善邏輯電路。4 3線-8線譯碼器74LS138邏輯功能表達式為,正常工作時,S1 =1, S2=S3=0。1、試寫出Z1和Z2的邏輯函數(shù)式。5、用3線-8線譯碼器74LS138芯片設計一位全加器,可附加門電路,要求寫出真值表、邏輯表達式,畫出邏輯電路圖。解:真值表略.邏輯表達式如下:邏輯電路圖如下: 6試
13、用最少的與非門設計實現(xiàn)一個一位十進制數(shù)用8421BCD碼表示的四舍五入電路,當數(shù)碼大于等于5時輸出為1,否則輸出為0。要求列出真值表、卡諾圖,寫出最簡表達式,并畫出邏輯電路圖:1直接用門電路實現(xiàn);2用兩片3-8線譯碼器74138實現(xiàn);3用4-1MU*及必要的門電路實現(xiàn)。解:邏輯表達式為:1;23答案略,自己做!7、由四位并行進位加法器74LS283構成以下圖所示電路:1當A=0時,*3*2*1*0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0=,W=2當A=1時,*3*2*1*0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0=,W=3寫出*(*3*2*1*0)、Y(Y3Y2
14、Y1Y0)、A與Z(Z3Z2Z1Z0)、W之間的算法公式,并指出其功能。解:1A0時: Z*Y0111; WCo0;2A1時:0100;3電路功能為有符號數(shù)求和運算加減運算:;8、用74283及門電路構成一位8421 BCD碼加法器解:大于9或有進位輸出,就加6同時輸出進位五畫觸發(fā)器電路時序圖1、試畫出如下圖電路在輸入波形CP、及D作用下Q1及Q2的輸出波形設電路初態(tài)Q1Q2=11,且不計傳輸時延解:2、在數(shù)字系統(tǒng)設計時,常用如下左圖所示電路來檢測輸入信號的上升沿,輸入信號Din如下右圖所示,設觸發(fā)器初態(tài)為0,請畫出檢測輸出信號DECT波形。3、試對圖5所示電路在輸入波形作用下,畫出相應的輸出
15、波形假設初態(tài)Q1Q2=00六時序邏輯電路分析與設計1、試分析如下圖的時序邏輯電路,要求:1列出驅(qū)動方程、狀態(tài)方程2Q2、Q1、Q0狀態(tài)表,畫出狀態(tài)圖3畫出在CP脈沖作用下三個觸發(fā)器的狀態(tài)信號和Y的波形圖,設三個觸發(fā)器的初態(tài)均為0。解:1驅(qū)動方程:J0 = K0 = 1J1 = K1 = J2 = K2 = 2狀態(tài)表Q2n Q1n Q0nQ2n+1Q1n+1Q0n+1000001001010010011011100100101101110110111111000觸發(fā)器構成模8計數(shù)器,數(shù)據(jù)選擇器74151產(chǎn)生所需序列10001111 2、如圖6所示電路中*為控制端;試分析當*=0和*=1時電路的邏
16、輯功能;寫出驅(qū)動方程、狀態(tài)方程和狀態(tài)圖,并畫出當*=1時的時序圖; (設初始狀態(tài)Q1Q0=11)。解:輸出方程和鼓勵方程:狀態(tài)方程狀態(tài)圖當外部輸入*=0時,狀態(tài)轉(zhuǎn)移按0001101100規(guī)律變化,實現(xiàn)模4加法計數(shù)器的功能;當*=1時,狀態(tài)轉(zhuǎn)移按0011100100規(guī)律變化,實現(xiàn)模4減法計數(shù)器的功能。所以,該電路是一個同步模4可逆計數(shù)器。*為加/減控制信號,Z為借位輸出 3、分析如題圖所示時序邏輯電路的邏輯功能,寫出電路的驅(qū)動方程、狀態(tài)方程和輸出方程,畫出電路的狀態(tài)轉(zhuǎn)換圖和時序圖。并說明電路能否自啟動(設初始狀態(tài)均為零)。解:略,自行分析!4、電路如題圖所示,其中RA=RB=10k,C=0.1f
17、,試問:1在Uk為高電平期間,由555定時器構成的是什么電路,其輸出U0的頻率f0=2分析由JK觸發(fā)器FF1、FF2、FF3構成的計數(shù)器電路,要求:寫出驅(qū)動方程和狀態(tài)方程,列出狀態(tài)轉(zhuǎn)換表,畫出完整的狀態(tài)轉(zhuǎn)換圖;3設Q3、Q2、Q1的初態(tài)為000,Uk所加正脈沖的寬度為Tw=6/f0,脈沖過后Q3、Q2、Q1將保持在哪個狀態(tài)?解:1多諧振蕩器 f0=476Hz; 2寫出驅(qū)動方程、狀態(tài)方程,列出狀態(tài)轉(zhuǎn)換000-100-110-111-011-001-回到100; 3Q3Q2Q1=100;4、畫出題圖a、b的狀態(tài)轉(zhuǎn)換圖,分別說明它們是幾進制計數(shù)器。解:11進制,12進制,67進制5、同步4位二進制集
18、成計數(shù)器CT74161的常用符號和功能表如圖示1).說明圖示電路為幾進制計數(shù)器,并畫出其主循環(huán)狀態(tài)圖;2).用反應清零法將其構成一個同步38進制計數(shù)器。CRLDCLKETEPQ3 Q2Q1 Q00*0 0 0 010*D3 D2 D1 D01111計數(shù)11*0*保持11*0保持解:17進制2先同步級聯(lián)再反應清零,清零邏輯:CR=Q5Q2Q1(38=00100110)圖略6、給出同步十進制集成計數(shù)器CT74160的功能表。74LS138為3線8線譯碼器; 說明題圖所示電路中CT74160構成的是幾進制計數(shù)器?并畫出其有效循環(huán)狀態(tài)圖;畫出在圖8給定的CP脈沖作用下輸出Y的波形圖用整體清零法將兩片CT74160構成一個同步36進制BCD碼計數(shù)器。解:15進制,00000001001000110100000023先同步級聯(lián)再反應清零,清零邏輯:CR=Q5Q4Q2Q1(0011,0110)7、在圖示電路中,Ra、Rb、R1、R2分別為四個4位移位
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
- 6. 下載文件中如有侵權或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 2025年度智能化農(nóng)業(yè)機械購置及售后服務合同范本4篇
- 二零二五年度「精英招募」企業(yè)人才招聘合同模板3篇
- 二零二五年度游戲角色設計授權合同4篇
- 2025年度房地產(chǎn)項目預售合同示范文本4篇
- 2025年度南匯農(nóng)業(yè)志修訂與版權登記合同3篇
- 二零二五版汽車維修連鎖店經(jīng)營權轉(zhuǎn)讓合同2篇
- 2025年度個人設備租賃擔保貸款合同范本2篇
- 2025年度苗木出口貿(mào)易合同標準樣本3篇
- 2025年度個人借款合同信用評估體系構建4篇
- 二零二五年度新型建材門面房租賃及推廣合作合同
- 經(jīng)營范圍登記規(guī)范表述目錄(試行)(V1.0.2版)
- 阿里商旅整體差旅解決方案
- 浙江天臺歷史文化名城保護規(guī)劃說明書
- 邏輯思維訓練500題
- 第八講 發(fā)展全過程人民民主PPT習概論2023優(yōu)化版教學課件
- 實體瘤療效評價標準RECIST-1.1版中文
- 企業(yè)新春茶話會PPT模板
- GB/T 19185-2008交流線路帶電作業(yè)安全距離計算方法
- DIC診治新進展課件
- 公路工程施工現(xiàn)場安全檢查手冊
- 1汽輪機跳閘事故演練
評論
0/150
提交評論