




版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、半導(dǎo)體存儲(chǔ)器和可編程邏輯器件第1頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二一 RAM的基本結(jié)構(gòu) 由存儲(chǔ)矩陣、地址譯碼器、讀寫控制器、輸入/輸出控制、片選控制等幾部分組成。7.1 隨機(jī)存取存儲(chǔ)器(RAM)第2頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二 1. 存儲(chǔ)矩陣圖中,1024個(gè)字排列成3232的矩陣。為了存取方便,給它們編上號(hào)。32行編號(hào)為X0、X1、X31,32列編號(hào)為Y0、Y1、Y31。這樣每一個(gè)存儲(chǔ)單元都有了一個(gè)固定的編號(hào),稱為地址。 第3頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二2地址譯碼器將寄存器地址所對(duì)應(yīng)的二進(jìn)制數(shù)譯成有效的行選信號(hào)和列選
2、信號(hào),從而選中該存儲(chǔ)單元。 采用雙譯碼結(jié)構(gòu)。 行地址譯碼器:5輸入32輸出,輸入為A0、A1 、A4, 輸出為X0、X1、X31; 列地址譯碼器:5輸入32輸出,輸入為A5、A6 、A9,輸出為Y0、Y1、Y31, 這樣共有10條地址線。例如,輸入地址碼A9A8A7A6A5A4A3A2A1A0=0000000001,則行選線X11、列選線Y01,選中第X1行第Y0列的那個(gè)存儲(chǔ)單元。第4頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二3 RAM的存儲(chǔ)單元六管NMOS靜態(tài)存儲(chǔ)單元只有當(dāng)行、列選擇線均為高電平時(shí),該存儲(chǔ)單元才會(huì)被選中。第5頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期
3、二三管動(dòng)態(tài)存儲(chǔ)單元數(shù)據(jù)存儲(chǔ)在電容C里,當(dāng)電容充有足夠的電荷時(shí),為邏輯狀態(tài)0。當(dāng)有讀數(shù)據(jù)時(shí),可對(duì)該存儲(chǔ)單元進(jìn)行刷新。只要該行有讀信號(hào),該行數(shù)據(jù)均可刷新。第6頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二靜態(tài)RAM存儲(chǔ)單元所用的管子多,功耗大,集成度受到影響,目前常用的是動(dòng)態(tài)RAM。單管動(dòng)態(tài)存儲(chǔ)單元數(shù)據(jù)存儲(chǔ)在Cs中,T為門控管,通過控制T的導(dǎo)通與截止,可以把數(shù)據(jù)從存儲(chǔ)單元送至位線上或?qū)⑽痪€上的數(shù)據(jù)寫入到存儲(chǔ)單元。第7頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二 4. 片選及輸入/輸出控制電路 當(dāng)選片信號(hào)CS1時(shí),G5、G4輸出為0,三態(tài)門G1、G2、G3均處于高阻狀態(tài),輸入/
4、輸出(I/O)端與存儲(chǔ)器內(nèi)部完全隔離,存儲(chǔ)器禁止讀/寫操作,即不工作;當(dāng)CS0時(shí),芯片被選通:當(dāng) 1時(shí),G5輸出高電平,G3被打開,于是被選中的單元所存儲(chǔ)的數(shù)據(jù)出現(xiàn)在I/O端,存儲(chǔ)器執(zhí)行讀操作;當(dāng) 0時(shí),G4輸出高電平,G1、G2被打開,此時(shí)加在I/O端的數(shù)據(jù)以互補(bǔ)的形式出現(xiàn)在內(nèi)部數(shù)據(jù)線上,存儲(chǔ)器執(zhí)行寫操作。第8頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二讀出操作過程如下:(1)欲寫入單元的地址加到存儲(chǔ)器的地址輸入端;(2)加入有效的選片信號(hào)CS;(3)將待寫入的數(shù)據(jù)加到數(shù)據(jù)輸入端。(3)在 線上加低電平,進(jìn)入寫工作狀態(tài);(4)讓選片信號(hào)CS無效,I/O端呈高阻態(tài)。 二. RAM的
5、工作時(shí)序(以寫入過程為例)第9頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二三 RAM的容量擴(kuò)展1位擴(kuò)展用8片1024(1K)1位RAM構(gòu)成的10248位RAM系統(tǒng)。第10頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二2字?jǐn)U展用8片1K8位RAM構(gòu)成的8K8位RAM。第11頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二擴(kuò)展后的存儲(chǔ)器系統(tǒng),它的地址空間有多大?地址又是如何分配的?某RAM芯片存有2048個(gè)字,每個(gè)字長為8位,該芯片應(yīng)有 個(gè)地址引腳,I/O引腳應(yīng)有 個(gè) 11 8 第12頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二RAM的芯片簡(jiǎn)介(6116)
6、6116為2K8位靜態(tài)CMOSRAM芯片引腳排列圖:A0A10是地址碼輸入端,D0D7是數(shù)據(jù)輸出端, 是選片端, 是輸出使能端, 是寫入控制端。第13頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二(2)一次性可編程ROM(PROM)。出廠時(shí),存儲(chǔ)內(nèi)容全為1(或全為0),用戶可根據(jù)自己的需要編程,但只能編程一次。7.2 只讀存儲(chǔ)器(ROM) 一 ROM的分類按照數(shù)據(jù)寫入方式特點(diǎn)不同,ROM可分為以下幾種:(1)固定ROM(又叫掩膜ROM)。廠家把數(shù)據(jù)寫入存儲(chǔ)器中,用戶無法進(jìn)行任何修改。(3)光可擦除可編程ROM(EPROM)。采用浮柵技術(shù)生產(chǎn)的可編程存儲(chǔ)器。其內(nèi)容可通過紫外線照射而被擦
7、除,可多次編程。第14頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二(5)快閃存儲(chǔ)器(Flash Memory)。也是采用浮柵型MOS管,存儲(chǔ)器中數(shù)據(jù)的擦除和寫入是分開進(jìn)行的,數(shù)據(jù)寫入方式與EPROM相同,一般一只芯片可以擦除/寫入100次以上。(4)電可擦除可編程ROM(E2PROM)。也是采用浮柵技術(shù)生產(chǎn)的可編程ROM,但是構(gòu)成其存儲(chǔ)單元的是隧道MOS管,是用電擦除,并且擦除的速度要快的多(一般為毫秒數(shù)量級(jí))。E2PROM的電擦除過程就是改寫過程,它具有ROM的非易失性,又具備類似RAM的功能,可以隨時(shí)改寫(可重復(fù)擦寫1萬次以上)。第15頁,共60頁,2022年,5月20日,1點(diǎn)
8、46分,星期二二、二極管陣列的掩膜ROM 二極管存貯矩陣字地址譯碼器W0W1W2W3A1A0字線位線地址線輸出三態(tài)門D3 D2 D1 D0數(shù)據(jù)線輸出使能 OEA1A0 W3W2 W1 W0 D3D2D1D00 0 0 0 0 1 1 1 1 00 1 0 0 1 0 0 1 0 11 0 0 1 0 0 1 1 0 01 1 1 0 0 0 0 0 1 1每個(gè)單元所存數(shù)據(jù)第16頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二PROM(熔絲式)電路原理字線位線熔斷絲第17頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二(1)PLD的邏輯表示方法固定連接編程連接不連接熔絲第18頁,
9、共60頁,2022年,5月20日,1點(diǎn)46分,星期二(2)PLD的圖形符號(hào)緩沖門AAA相當(dāng)于&1AAAABCY與門AY&BCABCY或門AY1BCABCYAY&B可編程連接或不連接第19頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二PLD圖形符號(hào)(續(xù))與或門A B C DY多輸入端或門畫法多輸入端與門畫法第20頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二門電路符號(hào)中美對(duì)照表&11&1=1與或非與非或非異或第21頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二清華大學(xué)電機(jī)系唐慶玉2003年11月15日編三、PROM的內(nèi)部結(jié)構(gòu)及編程 AND陣列固定OR陣列可編程輸出輸
10、入O2 O1 O0I2 I1 I0第22頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二例1 用PROM實(shí)現(xiàn)半加器半加器邏輯式F=AB+AB=A BC=ABF CA B 如何用PROM實(shí)現(xiàn)全加器?第23頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二例2 用PROM實(shí)現(xiàn)三變量奇數(shù)校驗(yàn)電路A B CYABC Y0 0 0 00 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1真值表第24頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二四、光可擦除可編程ROM(EPROM) EPROM是一種可以多次重復(fù)使用的ROM,其存儲(chǔ)位結(jié)構(gòu)
11、如圖6.8所示。它的每個(gè)存儲(chǔ)位都制作一個(gè)管子,但與掩膜式ROM不同,其柵極G懸浮于高阻抗的SiO2層中,浮柵上有無電荷將決定管子是否導(dǎo)通,即該位狀態(tài)是0還是1。編程時(shí),在較高的編程電壓Vpp的作用下,電荷可以感生進(jìn)入浮柵。因SiO2的高阻抗,電荷一旦進(jìn)入浮柵后可以保持十年以上。若要擦除已寫入的數(shù)據(jù),可用紫外光照射浮柵,使浮柵上的電荷獲得足夠的能量越過SiO2層逐漸泄放,回到初始狀態(tài)。為便于紫外光線透入,EPROM一般都帶有石英玻璃窗口。為避免陽光或其他光源中的紫外線對(duì)EPROM起作用,正常使用時(shí),窗口上應(yīng)該貼上一層不透明的保護(hù)膜。第25頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二圖
12、 6.8 EPROM存儲(chǔ)位模型圖EPROM是目前使用最廣泛的一類ROM,甚至有些廉價(jià)的塑封EPROM根本就不制作石英玻璃窗口,目的是降低制作成本,不過這種EPROM只能編程一次。 第26頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二EPROM舉例2764第27頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二五、電可改寫只讀存儲(chǔ)器E2PROM由于EPROM在擦除時(shí)必須用紫外線照射,因而給使用者帶來不便。而E2PROM正是為克服這一缺點(diǎn)而出現(xiàn)的新型存儲(chǔ)器。E2PROM的存儲(chǔ)位結(jié)構(gòu)與EPROM相似,但在浮柵與漏極間增加了一個(gè)隧道管,使電荷可以在浮柵與漏極之間雙向流動(dòng),不再需要紫外線
13、來激發(fā),即編程和擦除均可用電來完成。E2PROM既能像EPROM那樣長期保存信息,又能在在線情況下隨時(shí)改寫;既可單字節(jié)改寫,又可全片擦除改寫。第28頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二六、ROM容量的擴(kuò)展(1)字長的擴(kuò)展(位擴(kuò)展)現(xiàn)有型號(hào)的EPROM,輸出多為8位。下圖是將兩片2764擴(kuò)展成8k16位EPROM的連線圖。第29頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二用8片2764擴(kuò)展成64k8位的EPROM:(2)字?jǐn)?shù)擴(kuò)展(地址碼擴(kuò)展)第30頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二7.3可編程邏輯器件(PLD)PLDProgrammable
14、Logic Devices 大規(guī)模集成電路,集成了大量的門電路和觸發(fā)器,用戶可編程構(gòu)成所需電路。清華大學(xué)電機(jī)系唐慶玉2003年11月15日編優(yōu)點(diǎn):(1)節(jié)省集成芯片的數(shù)量節(jié)省電路板面積, 節(jié)省電耗,減少產(chǎn)品體積,降低成本(2)電路保密,不易被他人仿造第31頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二清華大學(xué)電機(jī)系唐慶玉2003年11月15日編PLD類型(1)PROM型(Programmable ROM)(2)PLA型( Programmable Logic Array 可編程邏輯陣列 )(3)PAL型( Programmable Array Logic可編程陣列邏輯)(4)GAL型
15、(Generic Array Logic通用陣列邏輯)(5)CPLD型( Complex PLD)最復(fù)雜簡(jiǎn)單較復(fù)雜第32頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二清華大學(xué)電機(jī)系唐慶玉2003年11月15日編結(jié)構(gòu): AND邏輯陣列+OR邏輯陣列 類型 AND陣列 OR陣列 D觸發(fā)器PROM 連接固定 可編程(一次性)PLA 可編程(一次性) 可編程(一次性)PAL 可編程(可多次電擦除) 連接固定 8個(gè)GAL 可編程(可多次電擦除) 連接固定 8個(gè)輸出比PAL增加“可編程輸出邏輯宏單元”使編程更靈活。第33頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二PLD的誕生不僅簡(jiǎn)化
16、了數(shù)字邏輯系統(tǒng)的設(shè)計(jì)過程,而且降低了數(shù)字系統(tǒng)的體積和成本,提高了系統(tǒng)的可靠性,PLD作為規(guī)格化邏輯設(shè)計(jì)方法已應(yīng)用多年。最先主要是掩膜可編程,主要是作為ROM用于計(jì)算機(jī)內(nèi)部。后來出現(xiàn)了熔絲可編程邏輯器件,人們可通過簡(jiǎn)單的編程設(shè)備對(duì)邏輯器件進(jìn)行編程,產(chǎn)生了半定制邏輯器件。由于EPROM(可擦可編程只讀存儲(chǔ)器)及E2ROM(電可擦除存儲(chǔ)器)工藝的問世,PLD得到了快速發(fā)展及廣泛應(yīng)用。它從根本上改變了系統(tǒng)設(shè)計(jì)方法,大大簡(jiǎn)化了系統(tǒng)設(shè)計(jì)。第34頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二一、PLD電路的表示方法用邏輯電路的一般表示法很難描述PLD器件內(nèi)部電路,為了在芯片的內(nèi)部配置和邏輯圖之間建
17、立一一對(duì)應(yīng)關(guān)系,對(duì)描述PLD基本結(jié)構(gòu)的有關(guān)邏輯符號(hào)和規(guī)則作出某些約定,使其邏輯圖和真值表結(jié)合在一起構(gòu)成一種緊湊而易于識(shí)讀的形式,現(xiàn)對(duì)這些約定作簡(jiǎn)單介紹。第35頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二PLD的基本結(jié)構(gòu)是與門和或門,左圖給出了三輸入與門的兩種表示法。傳統(tǒng)表示法中與門的3個(gè)輸入A、B、C在PLD表示法中稱為3個(gè)輸入項(xiàng),而輸出F稱為“與”項(xiàng)。同樣,或門也采用類似方法表示。(a)傳統(tǒng)表示法 PLD的與門表示法 (b)PLD表示法第36頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二圖63表示PLD的典型輸入緩沖器。它的兩個(gè)輸出B、C是其輸入A的原和反,其邏輯關(guān)系為
18、:圖6.3 PLD輸入緩沖器第37頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二圖8.4(a)給出了PLD陣列交叉點(diǎn)上的三種連接方式。實(shí)點(diǎn)“”表示固定連接;“”表示可編程連接;沒有“”也沒有“”的表示兩線不連接。如圖84(b)中的輸出F =AC 。 (a) (b)圖8.4 PLD連接表示方式第38頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二二、可編程邏輯陣列PLA從前面的介紹可知,ROM的地址譯碼器采用全譯碼方式,n個(gè)地址碼可選中2n個(gè)不同的存儲(chǔ)單元。而且,地址碼與存儲(chǔ)單元有一一對(duì)應(yīng)的關(guān)系,因此,即使有多個(gè)存鍺單元所存放的內(nèi)容完全相同也必須重復(fù)存放,無法節(jié)省這些單元。從實(shí)
19、現(xiàn)邏輯函數(shù)的角度看,ROM的“與”陣列固定地產(chǎn)生n個(gè)輸入變量的全部最小項(xiàng)。而對(duì)于大多數(shù)邏輯函數(shù)而言,并不需要使用全部最小項(xiàng),有許多最小項(xiàng)是無用的,尤其對(duì)于包含約束條件的邏輯函數(shù),許多最小項(xiàng)是不可能出現(xiàn)的。因此,ROM的“與”陣列不能獲得充分利用而造成硬件浪費(fèi),使得芯片面積的利用率不高。為了解決此問題,在ROM的基礎(chǔ)上出現(xiàn)了一種“與”陣列和“或”陣列均可編程的邏輯器件,即可編程邏輯陣列PLA(Programmable Logic Array)。第39頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二(一)、PLA的邏輯結(jié)構(gòu)PLA的邏輯結(jié)構(gòu)與ROM類似,也是由一個(gè)“與”陣列和一個(gè)“或”陣列構(gòu)
20、成。所不同的是它的“與”陣列和“或”陣列一樣是可編程的。而且,n個(gè)輸入變量的“與”陣列不再是產(chǎn)生2n個(gè)“與”項(xiàng),而是有n個(gè)與門就提供n個(gè)“與”項(xiàng),每個(gè)“與”項(xiàng)與哪些變量相關(guān)可由編程決定?!盎颉标嚵型ㄟ^編程可選擇需要的“與”項(xiàng)相“或”,形成“與或”函數(shù)式。由PLA實(shí)現(xiàn)的“與或”函數(shù)式是最簡(jiǎn)“與或”表達(dá)式。第40頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二AND陣列可編程OR陣列可編程O2 O1 O0I2 I1 I0輸出輸入第41頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二PLA的存儲(chǔ)容量不僅與輸入變量個(gè)數(shù)和輸出端個(gè)數(shù)有關(guān),而且還和它的“與”項(xiàng)數(shù)(即與 門數(shù))有關(guān),其存儲(chǔ)容
21、量用輸入變量數(shù)(n)、與項(xiàng)數(shù)(p)、輸出端數(shù)(m)來表示。如圖6.11所示PLA的容量為383。目前常見的有容量為16488和14一968等PLA器件。 第42頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二 (二)、采用PLA進(jìn)行邏輯設(shè)計(jì)采用PLA進(jìn)行邏輯設(shè)計(jì),可以十分有效地實(shí)現(xiàn)各種邏輯功能。相對(duì)ROM而言,PLA更靈活、更經(jīng)濟(jì)、結(jié)構(gòu)更簡(jiǎn)單。用PLA設(shè)計(jì)組合邏輯電路時(shí),一般首先將給定問題的邏輯函數(shù)按多輸出邏輯函數(shù)的化簡(jiǎn)方法簡(jiǎn)化成最簡(jiǎn)“與或”表達(dá)式,然后,根據(jù)最簡(jiǎn)表達(dá)式中的不同“與”項(xiàng)以及各函數(shù)式的“與”項(xiàng)之和分別構(gòu)成“與”陣列和“或”陣列,并畫出陣列邏輯圖即可。第43頁,共60頁,2
22、022年,5月20日,1點(diǎn)46分,星期二例3 用PLA實(shí)現(xiàn)三八譯碼器A2A1A00 0 0 只 =0Y00 0 1 只 =0Y11 1 1 只 =0Y7輸出三八譯碼器真值表A2 A1 A0Y0 Y1 Y7A2A1A0A2A1A0第44頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二 例62 用PLA設(shè)計(jì)一個(gè)代碼轉(zhuǎn)換電路,將一位十進(jìn)制數(shù)的8421BCD碼轉(zhuǎn)換成余3碼。 解 設(shè)A,B,C,D表示8421BCD碼的各位,W,X,Y,Z表示余3碼的各位??傻棉D(zhuǎn)換電路的真值表如表6.2所列。第45頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二表6.2 一位十進(jìn)制數(shù)的8421BCD碼與余
23、3碼的轉(zhuǎn)換真值表A B C DW X Y ZA B C DW X Y Z0 0 0 00 0 1 11 0 0 01 0 1 10 0 0 10 1 0 01 0 0 11 1 0 00 0 1 00 1 0 11 0 1 0d d d d0 0 1 10 1 1 01 0 1 1d d d d0 1 0 00 1 1 11 1 0 0d d d d0 1 0 11 0 0 01 1 0 1d d d d0 1 1 01 0 0 11 1 1 0d d d d0 1 1 11 0 1 01 1 1 1d d d d第46頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二根據(jù)表6.2寫出函
24、數(shù)表達(dá)式,并按照多輸出函數(shù)化簡(jiǎn)法則用卡諾圖進(jìn)行化簡(jiǎn)后,可得如下最簡(jiǎn)“與或”表達(dá)式由此可見,全部輸出函數(shù)只包含9個(gè)不同“與”項(xiàng)。所以,該代碼轉(zhuǎn)換電路可用一個(gè)容量為494的PLA實(shí)現(xiàn),其陣列圖如圖6.12所示。第47頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二圖 6.12 一位十進(jìn)制數(shù)的8421BCD碼轉(zhuǎn)換 成余3碼的PLA陣列邏輯圖 第48頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二三、可編程陣列邏輯器件PALPAL器件的與陣列是可編程的,或陣列是固定的。 PAL(Programmable Array Logic)是在ROM和PLA的基礎(chǔ)上發(fā)展起來的一種可編程邏輯器件。為
25、了能提供最高性能和最有效的結(jié)構(gòu),PAL力求既有規(guī)則的陣列結(jié)構(gòu),又能實(shí)現(xiàn)靈活多變的邏輯功能,同時(shí)編程簡(jiǎn)單,易于實(shí)現(xiàn)。它相對(duì)于ROM而言更靈活,且易于完成多種邏輯功能,同時(shí)又比PLA工藝簡(jiǎn)單,易于編程和實(shí)現(xiàn)。第49頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二圖6.13 三輸入三輸出PAL的邏輯結(jié)構(gòu)圖第50頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二四、可編程通用陣列邏輯器件GALGAL(Generic Array Logic)器件是1985年由美國LATTICE公司開發(fā)并商品化的一種新型PLD器件。它是在PAL器件的基礎(chǔ)上綜合了E2ROM和CMOS技術(shù)發(fā)展起來的一種新型技術(shù)
26、。GAL器件比PAL功能更強(qiáng)、性能更優(yōu)越,具有PAL器件所沒有的可電擦除、可多次重新編程及可組態(tài)其結(jié)構(gòu)的特點(diǎn)。這些特點(diǎn)形成了器件的可測(cè)試性和高可靠性,且具有更大的靈活性。第51頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二GAL器件按門陣列的可編程結(jié)構(gòu)可分為兩大類:一類是與PAL基本結(jié)構(gòu)相似的普通型GAL器件,其與門陣列是可編程的,或門陣列是固定連接的,如20引腳的GAL16V8;另一類是與PLA器件相類似的新一代GAL器件,其與門陣列和或門陣列都是可編程的,如24引腳的GAL39V8便屬于這一類器件。由于GAL的內(nèi)部邏輯結(jié)構(gòu)較為復(fù)雜。第52頁,共60頁,2022年,5月20日,1點(diǎn)46分,星期二7.4復(fù)雜的可編程邏輯器件CPLD一、CPLD的結(jié)構(gòu)其特點(diǎn)是在系統(tǒng)可編程(ISP)。在系
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 人人文庫網(wǎng)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 門崗改造方案范本
- 媒體機(jī)構(gòu)編輯主任的職責(zé)與內(nèi)容管理
- 建筑結(jié)構(gòu)力學(xué)與抗震設(shè)計(jì)知識(shí)要點(diǎn)解析
- 鋼筋安裝施工流程的項(xiàng)目管理實(shí)踐
- 心理學(xué)應(yīng)用案例分析練習(xí)題
- 九年級(jí)下冊(cè)數(shù)學(xué)教學(xué)計(jì)劃實(shí)施細(xì)則
- 扶手帶安裝施工方案
- 軟件開發(fā)新技術(shù)探索測(cè)試題
- 數(shù)學(xué)課程資源開發(fā)與利用計(jì)劃
- 民房開荒保潔方案范本
- 2025年浙江機(jī)電職業(yè)技術(shù)學(xué)院?jiǎn)握新殬I(yè)技能測(cè)試題庫含答案
- 綜采工作面質(zhì)量驗(yàn)收員技能理論考試題庫150題(含答案)
- 2024年中國電信集團(tuán)有限公司招聘考試真題
- 勞務(wù)外包服務(wù)投標(biāo)方案(技術(shù)標(biāo))
- 《中醫(yī)體重管理臨床指南》
- 醫(yī)院?;分R(shí)培訓(xùn)課件
- 兒童營養(yǎng)及營養(yǎng)性疾病
- 2020-2025年中國洗護(hù)發(fā)產(chǎn)品市場(chǎng)運(yùn)行態(tài)勢(shì)及行業(yè)發(fā)展前景預(yù)測(cè)報(bào)告
- 《渡槽安全評(píng)價(jià)導(dǎo)則》
- 有效溝通技巧課件
- 專業(yè)設(shè)置可行性報(bào)告
評(píng)論
0/150
提交評(píng)論